Merge tag 'cleanup2' of git://git.kernel.org/pub/scm/linux/kernel/git/arm/arm-soc
[linux-3.10.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_HAVE_CUSTOM_GPIO_H
5         select HAVE_AOUT
6         select HAVE_DMA_API_DEBUG
7         select HAVE_IDE if PCI || ISA || PCMCIA
8         select HAVE_DMA_ATTRS
9         select HAVE_DMA_CONTIGUOUS if MMU
10         select HAVE_MEMBLOCK
11         select RTC_LIB
12         select SYS_SUPPORTS_APM_EMULATION
13         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
14         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
15         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
16         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
17         select HAVE_ARCH_KGDB
18         select HAVE_ARCH_TRACEHOOK
19         select HAVE_KPROBES if !XIP_KERNEL
20         select HAVE_KRETPROBES if (HAVE_KPROBES)
21         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
22         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
23         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
24         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
25         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
26         select HAVE_GENERIC_DMA_COHERENT
27         select HAVE_KERNEL_GZIP
28         select HAVE_KERNEL_LZO
29         select HAVE_KERNEL_LZMA
30         select HAVE_KERNEL_XZ
31         select HAVE_IRQ_WORK
32         select HAVE_PERF_EVENTS
33         select PERF_USE_VMALLOC
34         select HAVE_REGS_AND_STACK_ACCESS_API
35         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
36         select HAVE_C_RECORDMCOUNT
37         select HAVE_GENERIC_HARDIRQS
38         select HARDIRQS_SW_RESEND
39         select GENERIC_IRQ_PROBE
40         select GENERIC_IRQ_SHOW
41         select ARCH_WANT_IPC_PARSE_VERSION
42         select HARDIRQS_SW_RESEND
43         select CPU_PM if (SUSPEND || CPU_IDLE)
44         select GENERIC_PCI_IOMAP
45         select HAVE_BPF_JIT
46         select GENERIC_SMP_IDLE_THREAD
47         select KTIME_SCALAR
48         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
49         select GENERIC_STRNCPY_FROM_USER
50         select GENERIC_STRNLEN_USER
51         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN
52         help
53           The ARM series is a line of low-power-consumption RISC chip designs
54           licensed by ARM Ltd and targeted at embedded applications and
55           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
56           manufactured, but legacy ARM-based PC hardware remains popular in
57           Europe.  There is an ARM Linux project with a web page at
58           <http://www.arm.linux.org.uk/>.
59
60 config ARM_HAS_SG_CHAIN
61         bool
62
63 config NEED_SG_DMA_LENGTH
64         bool
65
66 config ARM_DMA_USE_IOMMU
67         select NEED_SG_DMA_LENGTH
68         select ARM_HAS_SG_CHAIN
69         bool
70
71 config HAVE_PWM
72         bool
73
74 config MIGHT_HAVE_PCI
75         bool
76
77 config SYS_SUPPORTS_APM_EMULATION
78         bool
79
80 config GENERIC_GPIO
81         bool
82
83 config HAVE_TCM
84         bool
85         select GENERIC_ALLOCATOR
86
87 config HAVE_PROC_CPU
88         bool
89
90 config NO_IOPORT
91         bool
92
93 config EISA
94         bool
95         ---help---
96           The Extended Industry Standard Architecture (EISA) bus was
97           developed as an open alternative to the IBM MicroChannel bus.
98
99           The EISA bus provided some of the features of the IBM MicroChannel
100           bus while maintaining backward compatibility with cards made for
101           the older ISA bus.  The EISA bus saw limited use between 1988 and
102           1995 when it was made obsolete by the PCI bus.
103
104           Say Y here if you are building a kernel for an EISA-based machine.
105
106           Otherwise, say N.
107
108 config SBUS
109         bool
110
111 config STACKTRACE_SUPPORT
112         bool
113         default y
114
115 config HAVE_LATENCYTOP_SUPPORT
116         bool
117         depends on !SMP
118         default y
119
120 config LOCKDEP_SUPPORT
121         bool
122         default y
123
124 config TRACE_IRQFLAGS_SUPPORT
125         bool
126         default y
127
128 config RWSEM_GENERIC_SPINLOCK
129         bool
130         default y
131
132 config RWSEM_XCHGADD_ALGORITHM
133         bool
134
135 config ARCH_HAS_ILOG2_U32
136         bool
137
138 config ARCH_HAS_ILOG2_U64
139         bool
140
141 config ARCH_HAS_CPUFREQ
142         bool
143         help
144           Internal node to signify that the ARCH has CPUFREQ support
145           and that the relevant menu configurations are displayed for
146           it.
147
148 config GENERIC_HWEIGHT
149         bool
150         default y
151
152 config GENERIC_CALIBRATE_DELAY
153         bool
154         default y
155
156 config ARCH_MAY_HAVE_PC_FDC
157         bool
158
159 config ZONE_DMA
160         bool
161
162 config NEED_DMA_MAP_STATE
163        def_bool y
164
165 config ARCH_HAS_DMA_SET_COHERENT_MASK
166         bool
167
168 config GENERIC_ISA_DMA
169         bool
170
171 config FIQ
172         bool
173
174 config NEED_RET_TO_USER
175         bool
176
177 config ARCH_MTD_XIP
178         bool
179
180 config VECTORS_BASE
181         hex
182         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
183         default DRAM_BASE if REMAP_VECTORS_TO_RAM
184         default 0x00000000
185         help
186           The base address of exception vectors.
187
188 config ARM_PATCH_PHYS_VIRT
189         bool "Patch physical to virtual translations at runtime" if EMBEDDED
190         default y
191         depends on !XIP_KERNEL && MMU
192         depends on !ARCH_REALVIEW || !SPARSEMEM
193         help
194           Patch phys-to-virt and virt-to-phys translation functions at
195           boot and module load time according to the position of the
196           kernel in system memory.
197
198           This can only be used with non-XIP MMU kernels where the base
199           of physical memory is at a 16MB boundary.
200
201           Only disable this option if you know that you do not require
202           this feature (eg, building a kernel for a single machine) and
203           you need to shrink the kernel to the minimal size.
204
205 config NEED_MACH_IO_H
206         bool
207         help
208           Select this when mach/io.h is required to provide special
209           definitions for this platform.  The need for mach/io.h should
210           be avoided when possible.
211
212 config NEED_MACH_MEMORY_H
213         bool
214         help
215           Select this when mach/memory.h is required to provide special
216           definitions for this platform.  The need for mach/memory.h should
217           be avoided when possible.
218
219 config PHYS_OFFSET
220         hex "Physical address of main memory" if MMU
221         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
222         default DRAM_BASE if !MMU
223         help
224           Please provide the physical address corresponding to the
225           location of main memory in your system.
226
227 config GENERIC_BUG
228         def_bool y
229         depends on BUG
230
231 source "init/Kconfig"
232
233 source "kernel/Kconfig.freezer"
234
235 menu "System Type"
236
237 config MMU
238         bool "MMU-based Paged Memory Management Support"
239         default y
240         help
241           Select if you want MMU-based virtualised addressing space
242           support by paged memory management. If unsure, say 'Y'.
243
244 #
245 # The "ARM system type" choice list is ordered alphabetically by option
246 # text.  Please add new entries in the option alphabetic order.
247 #
248 choice
249         prompt "ARM system type"
250         default ARCH_VERSATILE
251
252 config ARCH_SOCFPGA
253         bool "Altera SOCFPGA family"
254         select ARCH_WANT_OPTIONAL_GPIOLIB
255         select ARM_AMBA
256         select ARM_GIC
257         select CACHE_L2X0
258         select CLKDEV_LOOKUP
259         select COMMON_CLK
260         select CPU_V7
261         select DW_APB_TIMER
262         select DW_APB_TIMER_OF
263         select GENERIC_CLOCKEVENTS
264         select GPIO_PL061 if GPIOLIB
265         select HAVE_ARM_SCU
266         select SPARSE_IRQ
267         select USE_OF
268         help
269           This enables support for Altera SOCFPGA Cyclone V platform
270
271 config ARCH_INTEGRATOR
272         bool "ARM Ltd. Integrator family"
273         select ARM_AMBA
274         select ARCH_HAS_CPUFREQ
275         select COMMON_CLK
276         select COMMON_CLK_VERSATILE
277         select HAVE_TCM
278         select ICST
279         select GENERIC_CLOCKEVENTS
280         select PLAT_VERSATILE
281         select PLAT_VERSATILE_FPGA_IRQ
282         select NEED_MACH_MEMORY_H
283         select SPARSE_IRQ
284         select MULTI_IRQ_HANDLER
285         help
286           Support for ARM's Integrator platform.
287
288 config ARCH_REALVIEW
289         bool "ARM Ltd. RealView family"
290         select ARM_AMBA
291         select COMMON_CLK
292         select COMMON_CLK_VERSATILE
293         select ICST
294         select GENERIC_CLOCKEVENTS
295         select ARCH_WANT_OPTIONAL_GPIOLIB
296         select PLAT_VERSATILE
297         select PLAT_VERSATILE_CLCD
298         select ARM_TIMER_SP804
299         select GPIO_PL061 if GPIOLIB
300         select NEED_MACH_MEMORY_H
301         help
302           This enables support for ARM Ltd RealView boards.
303
304 config ARCH_VERSATILE
305         bool "ARM Ltd. Versatile family"
306         select ARM_AMBA
307         select ARM_VIC
308         select CLKDEV_LOOKUP
309         select HAVE_MACH_CLKDEV
310         select ICST
311         select GENERIC_CLOCKEVENTS
312         select ARCH_WANT_OPTIONAL_GPIOLIB
313         select PLAT_VERSATILE
314         select PLAT_VERSATILE_CLOCK
315         select PLAT_VERSATILE_CLCD
316         select PLAT_VERSATILE_FPGA_IRQ
317         select ARM_TIMER_SP804
318         help
319           This enables support for ARM Ltd Versatile board.
320
321 config ARCH_VEXPRESS
322         bool "ARM Ltd. Versatile Express family"
323         select ARCH_WANT_OPTIONAL_GPIOLIB
324         select ARM_AMBA
325         select ARM_TIMER_SP804
326         select CLKDEV_LOOKUP
327         select COMMON_CLK
328         select GENERIC_CLOCKEVENTS
329         select HAVE_CLK
330         select HAVE_PATA_PLATFORM
331         select ICST
332         select NO_IOPORT
333         select PLAT_VERSATILE
334         select PLAT_VERSATILE_CLCD
335         select REGULATOR_FIXED_VOLTAGE if REGULATOR
336         help
337           This enables support for the ARM Ltd Versatile Express boards.
338
339 config ARCH_AT91
340         bool "Atmel AT91"
341         select ARCH_REQUIRE_GPIOLIB
342         select HAVE_CLK
343         select CLKDEV_LOOKUP
344         select IRQ_DOMAIN
345         select NEED_MACH_IO_H if PCCARD
346         help
347           This enables support for systems based on Atmel
348           AT91RM9200 and AT91SAM9* processors.
349
350 config ARCH_BCM2835
351         bool "Broadcom BCM2835 family"
352         select ARCH_WANT_OPTIONAL_GPIOLIB
353         select ARM_AMBA
354         select ARM_ERRATA_411920
355         select ARM_TIMER_SP804
356         select CLKDEV_LOOKUP
357         select COMMON_CLK
358         select CPU_V6
359         select GENERIC_CLOCKEVENTS
360         select MULTI_IRQ_HANDLER
361         select SPARSE_IRQ
362         select USE_OF
363         help
364           This enables support for the Broadcom BCM2835 SoC. This SoC is
365           use in the Raspberry Pi, and Roku 2 devices.
366
367 config ARCH_HIGHBANK
368         bool "Calxeda Highbank-based"
369         select ARCH_WANT_OPTIONAL_GPIOLIB
370         select ARM_AMBA
371         select ARM_GIC
372         select ARM_TIMER_SP804
373         select CACHE_L2X0
374         select CLKDEV_LOOKUP
375         select COMMON_CLK
376         select CPU_V7
377         select GENERIC_CLOCKEVENTS
378         select HAVE_ARM_SCU
379         select HAVE_SMP
380         select SPARSE_IRQ
381         select USE_OF
382         help
383           Support for the Calxeda Highbank SoC based boards.
384
385 config ARCH_CLPS711X
386         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
387         select CPU_ARM720T
388         select ARCH_USES_GETTIMEOFFSET
389         select COMMON_CLK
390         select CLKDEV_LOOKUP
391         select NEED_MACH_MEMORY_H
392         help
393           Support for Cirrus Logic 711x/721x/731x based boards.
394
395 config ARCH_CNS3XXX
396         bool "Cavium Networks CNS3XXX family"
397         select CPU_V6K
398         select GENERIC_CLOCKEVENTS
399         select ARM_GIC
400         select MIGHT_HAVE_CACHE_L2X0
401         select MIGHT_HAVE_PCI
402         select PCI_DOMAINS if PCI
403         help
404           Support for Cavium Networks CNS3XXX platform.
405
406 config ARCH_GEMINI
407         bool "Cortina Systems Gemini"
408         select CPU_FA526
409         select ARCH_REQUIRE_GPIOLIB
410         select ARCH_USES_GETTIMEOFFSET
411         help
412           Support for the Cortina Systems Gemini family SoCs
413
414 config ARCH_SIRF
415         bool "CSR SiRF"
416         select NO_IOPORT
417         select ARCH_REQUIRE_GPIOLIB
418         select GENERIC_CLOCKEVENTS
419         select COMMON_CLK
420         select GENERIC_IRQ_CHIP
421         select MIGHT_HAVE_CACHE_L2X0
422         select PINCTRL
423         select PINCTRL_SIRF
424         select USE_OF
425         help
426           Support for CSR SiRFprimaII/Marco/Polo platforms
427
428 config ARCH_EBSA110
429         bool "EBSA-110"
430         select CPU_SA110
431         select ISA
432         select NO_IOPORT
433         select ARCH_USES_GETTIMEOFFSET
434         select NEED_MACH_IO_H
435         select NEED_MACH_MEMORY_H
436         help
437           This is an evaluation board for the StrongARM processor available
438           from Digital. It has limited hardware on-board, including an
439           Ethernet interface, two PCMCIA sockets, two serial ports and a
440           parallel port.
441
442 config ARCH_EP93XX
443         bool "EP93xx-based"
444         select CPU_ARM920T
445         select ARM_AMBA
446         select ARM_VIC
447         select CLKDEV_LOOKUP
448         select ARCH_REQUIRE_GPIOLIB
449         select ARCH_HAS_HOLES_MEMORYMODEL
450         select ARCH_USES_GETTIMEOFFSET
451         select NEED_MACH_MEMORY_H
452         help
453           This enables support for the Cirrus EP93xx series of CPUs.
454
455 config ARCH_FOOTBRIDGE
456         bool "FootBridge"
457         select CPU_SA110
458         select FOOTBRIDGE
459         select GENERIC_CLOCKEVENTS
460         select HAVE_IDE
461         select NEED_MACH_IO_H if !MMU
462         select NEED_MACH_MEMORY_H
463         help
464           Support for systems based on the DC21285 companion chip
465           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
466
467 config ARCH_MXC
468         bool "Freescale MXC/iMX-based"
469         select GENERIC_CLOCKEVENTS
470         select ARCH_REQUIRE_GPIOLIB
471         select CLKDEV_LOOKUP
472         select CLKSRC_MMIO
473         select GENERIC_IRQ_CHIP
474         select MULTI_IRQ_HANDLER
475         select SPARSE_IRQ
476         select USE_OF
477         help
478           Support for Freescale MXC/iMX-based family of processors
479
480 config ARCH_MXS
481         bool "Freescale MXS-based"
482         select GENERIC_CLOCKEVENTS
483         select ARCH_REQUIRE_GPIOLIB
484         select CLKDEV_LOOKUP
485         select CLKSRC_MMIO
486         select COMMON_CLK
487         select HAVE_CLK_PREPARE
488         select PINCTRL
489         select USE_OF
490         help
491           Support for Freescale MXS-based family of processors
492
493 config ARCH_NETX
494         bool "Hilscher NetX based"
495         select CLKSRC_MMIO
496         select CPU_ARM926T
497         select ARM_VIC
498         select GENERIC_CLOCKEVENTS
499         help
500           This enables support for systems based on the Hilscher NetX Soc
501
502 config ARCH_H720X
503         bool "Hynix HMS720x-based"
504         select CPU_ARM720T
505         select ISA_DMA_API
506         select ARCH_USES_GETTIMEOFFSET
507         help
508           This enables support for systems based on the Hynix HMS720x
509
510 config ARCH_IOP13XX
511         bool "IOP13xx-based"
512         depends on MMU
513         select CPU_XSC3
514         select PLAT_IOP
515         select PCI
516         select ARCH_SUPPORTS_MSI
517         select VMSPLIT_1G
518         select NEED_MACH_MEMORY_H
519         select NEED_RET_TO_USER
520         help
521           Support for Intel's IOP13XX (XScale) family of processors.
522
523 config ARCH_IOP32X
524         bool "IOP32x-based"
525         depends on MMU
526         select CPU_XSCALE
527         select NEED_RET_TO_USER
528         select PLAT_IOP
529         select PCI
530         select ARCH_REQUIRE_GPIOLIB
531         help
532           Support for Intel's 80219 and IOP32X (XScale) family of
533           processors.
534
535 config ARCH_IOP33X
536         bool "IOP33x-based"
537         depends on MMU
538         select CPU_XSCALE
539         select NEED_RET_TO_USER
540         select PLAT_IOP
541         select PCI
542         select ARCH_REQUIRE_GPIOLIB
543         help
544           Support for Intel's IOP33X (XScale) family of processors.
545
546 config ARCH_IXP4XX
547         bool "IXP4xx-based"
548         depends on MMU
549         select ARCH_HAS_DMA_SET_COHERENT_MASK
550         select CLKSRC_MMIO
551         select CPU_XSCALE
552         select ARCH_REQUIRE_GPIOLIB
553         select GENERIC_CLOCKEVENTS
554         select MIGHT_HAVE_PCI
555         select NEED_MACH_IO_H
556         select DMABOUNCE if PCI
557         help
558           Support for Intel's IXP4XX (XScale) family of processors.
559
560 config ARCH_MVEBU
561         bool "Marvell SOCs with Device Tree support"
562         select GENERIC_CLOCKEVENTS
563         select MULTI_IRQ_HANDLER
564         select SPARSE_IRQ
565         select CLKSRC_MMIO
566         select GENERIC_IRQ_CHIP
567         select IRQ_DOMAIN
568         select COMMON_CLK
569         help
570           Support for the Marvell SoC Family with device tree support
571
572 config ARCH_DOVE
573         bool "Marvell Dove"
574         select CPU_V7
575         select PCI
576         select ARCH_REQUIRE_GPIOLIB
577         select GENERIC_CLOCKEVENTS
578         select PLAT_ORION
579         help
580           Support for the Marvell Dove SoC 88AP510
581
582 config ARCH_KIRKWOOD
583         bool "Marvell Kirkwood"
584         select CPU_FEROCEON
585         select PCI
586         select ARCH_REQUIRE_GPIOLIB
587         select GENERIC_CLOCKEVENTS
588         select PLAT_ORION
589         help
590           Support for the following Marvell Kirkwood series SoCs:
591           88F6180, 88F6192 and 88F6281.
592
593 config ARCH_LPC32XX
594         bool "NXP LPC32XX"
595         select CLKSRC_MMIO
596         select CPU_ARM926T
597         select ARCH_REQUIRE_GPIOLIB
598         select HAVE_IDE
599         select ARM_AMBA
600         select USB_ARCH_HAS_OHCI
601         select CLKDEV_LOOKUP
602         select GENERIC_CLOCKEVENTS
603         select USE_OF
604         select HAVE_PWM
605         help
606           Support for the NXP LPC32XX family of processors
607
608 config ARCH_MV78XX0
609         bool "Marvell MV78xx0"
610         select CPU_FEROCEON
611         select PCI
612         select ARCH_REQUIRE_GPIOLIB
613         select GENERIC_CLOCKEVENTS
614         select PLAT_ORION
615         help
616           Support for the following Marvell MV78xx0 series SoCs:
617           MV781x0, MV782x0.
618
619 config ARCH_ORION5X
620         bool "Marvell Orion"
621         depends on MMU
622         select CPU_FEROCEON
623         select PCI
624         select ARCH_REQUIRE_GPIOLIB
625         select GENERIC_CLOCKEVENTS
626         select PLAT_ORION
627         help
628           Support for the following Marvell Orion 5x series SoCs:
629           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
630           Orion-2 (5281), Orion-1-90 (6183).
631
632 config ARCH_MMP
633         bool "Marvell PXA168/910/MMP2"
634         depends on MMU
635         select ARCH_REQUIRE_GPIOLIB
636         select CLKDEV_LOOKUP
637         select GENERIC_CLOCKEVENTS
638         select GPIO_PXA
639         select IRQ_DOMAIN
640         select PLAT_PXA
641         select SPARSE_IRQ
642         select GENERIC_ALLOCATOR
643         help
644           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
645
646 config ARCH_KS8695
647         bool "Micrel/Kendin KS8695"
648         select CPU_ARM922T
649         select ARCH_REQUIRE_GPIOLIB
650         select NEED_MACH_MEMORY_H
651         select CLKSRC_MMIO
652         select GENERIC_CLOCKEVENTS
653         help
654           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
655           System-on-Chip devices.
656
657 config ARCH_W90X900
658         bool "Nuvoton W90X900 CPU"
659         select CPU_ARM926T
660         select ARCH_REQUIRE_GPIOLIB
661         select CLKDEV_LOOKUP
662         select CLKSRC_MMIO
663         select GENERIC_CLOCKEVENTS
664         help
665           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
666           At present, the w90x900 has been renamed nuc900, regarding
667           the ARM series product line, you can login the following
668           link address to know more.
669
670           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
671                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
672
673 config ARCH_TEGRA
674         bool "NVIDIA Tegra"
675         select CLKDEV_LOOKUP
676         select CLKSRC_MMIO
677         select GENERIC_CLOCKEVENTS
678         select GENERIC_GPIO
679         select HAVE_CLK
680         select HAVE_SMP
681         select MIGHT_HAVE_CACHE_L2X0
682         select ARCH_HAS_CPUFREQ
683         select USE_OF
684         select COMMON_CLK
685         help
686           This enables support for NVIDIA Tegra based systems (Tegra APX,
687           Tegra 6xx and Tegra 2 series).
688
689 config ARCH_PICOXCELL
690         bool "Picochip picoXcell"
691         select ARCH_REQUIRE_GPIOLIB
692         select ARM_PATCH_PHYS_VIRT
693         select ARM_VIC
694         select CPU_V6K
695         select DW_APB_TIMER
696         select DW_APB_TIMER_OF
697         select GENERIC_CLOCKEVENTS
698         select GENERIC_GPIO
699         select HAVE_TCM
700         select NO_IOPORT
701         select SPARSE_IRQ
702         select USE_OF
703         help
704           This enables support for systems based on the Picochip picoXcell
705           family of Femtocell devices.  The picoxcell support requires device tree
706           for all boards.
707
708 config ARCH_PXA
709         bool "PXA2xx/PXA3xx-based"
710         depends on MMU
711         select ARCH_MTD_XIP
712         select ARCH_HAS_CPUFREQ
713         select CLKDEV_LOOKUP
714         select CLKSRC_MMIO
715         select ARCH_REQUIRE_GPIOLIB
716         select GENERIC_CLOCKEVENTS
717         select GPIO_PXA
718         select PLAT_PXA
719         select SPARSE_IRQ
720         select AUTO_ZRELADDR
721         select MULTI_IRQ_HANDLER
722         select ARM_CPU_SUSPEND if PM
723         select HAVE_IDE
724         help
725           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
726
727 config ARCH_MSM
728         bool "Qualcomm MSM"
729         select HAVE_CLK
730         select GENERIC_CLOCKEVENTS
731         select ARCH_REQUIRE_GPIOLIB
732         select CLKDEV_LOOKUP
733         help
734           Support for Qualcomm MSM/QSD based systems.  This runs on the
735           apps processor of the MSM/QSD and depends on a shared memory
736           interface to the modem processor which runs the baseband
737           stack and controls some vital subsystems
738           (clock and power control, etc).
739
740 config ARCH_SHMOBILE
741         bool "Renesas SH-Mobile / R-Mobile"
742         select HAVE_CLK
743         select CLKDEV_LOOKUP
744         select HAVE_MACH_CLKDEV
745         select HAVE_SMP
746         select GENERIC_CLOCKEVENTS
747         select MIGHT_HAVE_CACHE_L2X0
748         select NO_IOPORT
749         select SPARSE_IRQ
750         select MULTI_IRQ_HANDLER
751         select PM_GENERIC_DOMAINS if PM
752         select NEED_MACH_MEMORY_H
753         help
754           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
755
756 config ARCH_RPC
757         bool "RiscPC"
758         select ARCH_ACORN
759         select FIQ
760         select ARCH_MAY_HAVE_PC_FDC
761         select HAVE_PATA_PLATFORM
762         select ISA_DMA_API
763         select NO_IOPORT
764         select ARCH_SPARSEMEM_ENABLE
765         select ARCH_USES_GETTIMEOFFSET
766         select HAVE_IDE
767         select NEED_MACH_IO_H
768         select NEED_MACH_MEMORY_H
769         help
770           On the Acorn Risc-PC, Linux can support the internal IDE disk and
771           CD-ROM interface, serial and parallel port, and the floppy drive.
772
773 config ARCH_SA1100
774         bool "SA1100-based"
775         select CLKSRC_MMIO
776         select CPU_SA1100
777         select ISA
778         select ARCH_SPARSEMEM_ENABLE
779         select ARCH_MTD_XIP
780         select ARCH_HAS_CPUFREQ
781         select CPU_FREQ
782         select GENERIC_CLOCKEVENTS
783         select CLKDEV_LOOKUP
784         select ARCH_REQUIRE_GPIOLIB
785         select HAVE_IDE
786         select NEED_MACH_MEMORY_H
787         select SPARSE_IRQ
788         help
789           Support for StrongARM 11x0 based boards.
790
791 config ARCH_S3C24XX
792         bool "Samsung S3C24XX SoCs"
793         select GENERIC_GPIO
794         select ARCH_HAS_CPUFREQ
795         select HAVE_CLK
796         select CLKDEV_LOOKUP
797         select ARCH_USES_GETTIMEOFFSET
798         select HAVE_S3C2410_I2C if I2C
799         select HAVE_S3C_RTC if RTC_CLASS
800         select HAVE_S3C2410_WATCHDOG if WATCHDOG
801         select NEED_MACH_IO_H
802         help
803           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
804           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
805           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
806           Samsung SMDK2410 development board (and derivatives).
807
808 config ARCH_S3C64XX
809         bool "Samsung S3C64XX"
810         select PLAT_SAMSUNG
811         select CPU_V6
812         select ARM_VIC
813         select HAVE_CLK
814         select HAVE_TCM
815         select CLKDEV_LOOKUP
816         select NO_IOPORT
817         select ARCH_USES_GETTIMEOFFSET
818         select ARCH_HAS_CPUFREQ
819         select ARCH_REQUIRE_GPIOLIB
820         select SAMSUNG_CLKSRC
821         select SAMSUNG_IRQ_VIC_TIMER
822         select S3C_GPIO_TRACK
823         select S3C_DEV_NAND
824         select USB_ARCH_HAS_OHCI
825         select SAMSUNG_GPIOLIB_4BIT
826         select HAVE_S3C2410_I2C if I2C
827         select HAVE_S3C2410_WATCHDOG if WATCHDOG
828         help
829           Samsung S3C64XX series based systems
830
831 config ARCH_S5P64X0
832         bool "Samsung S5P6440 S5P6450"
833         select CPU_V6
834         select GENERIC_GPIO
835         select HAVE_CLK
836         select CLKDEV_LOOKUP
837         select CLKSRC_MMIO
838         select HAVE_S3C2410_WATCHDOG if WATCHDOG
839         select GENERIC_CLOCKEVENTS
840         select HAVE_S3C2410_I2C if I2C
841         select HAVE_S3C_RTC if RTC_CLASS
842         help
843           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
844           SMDK6450.
845
846 config ARCH_S5PC100
847         bool "Samsung S5PC100"
848         select GENERIC_GPIO
849         select HAVE_CLK
850         select CLKDEV_LOOKUP
851         select CPU_V7
852         select ARCH_USES_GETTIMEOFFSET
853         select HAVE_S3C2410_I2C if I2C
854         select HAVE_S3C_RTC if RTC_CLASS
855         select HAVE_S3C2410_WATCHDOG if WATCHDOG
856         help
857           Samsung S5PC100 series based systems
858
859 config ARCH_S5PV210
860         bool "Samsung S5PV210/S5PC110"
861         select CPU_V7
862         select ARCH_SPARSEMEM_ENABLE
863         select ARCH_HAS_HOLES_MEMORYMODEL
864         select GENERIC_GPIO
865         select HAVE_CLK
866         select CLKDEV_LOOKUP
867         select CLKSRC_MMIO
868         select ARCH_HAS_CPUFREQ
869         select GENERIC_CLOCKEVENTS
870         select HAVE_S3C2410_I2C if I2C
871         select HAVE_S3C_RTC if RTC_CLASS
872         select HAVE_S3C2410_WATCHDOG if WATCHDOG
873         select NEED_MACH_MEMORY_H
874         help
875           Samsung S5PV210/S5PC110 series based systems
876
877 config ARCH_EXYNOS
878         bool "SAMSUNG EXYNOS"
879         select CPU_V7
880         select ARCH_SPARSEMEM_ENABLE
881         select ARCH_HAS_HOLES_MEMORYMODEL
882         select GENERIC_GPIO
883         select HAVE_CLK
884         select CLKDEV_LOOKUP
885         select ARCH_HAS_CPUFREQ
886         select GENERIC_CLOCKEVENTS
887         select HAVE_S3C_RTC if RTC_CLASS
888         select HAVE_S3C2410_I2C if I2C
889         select HAVE_S3C2410_WATCHDOG if WATCHDOG
890         select NEED_MACH_MEMORY_H
891         help
892           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
893
894 config ARCH_SHARK
895         bool "Shark"
896         select CPU_SA110
897         select ISA
898         select ISA_DMA
899         select ZONE_DMA
900         select PCI
901         select ARCH_USES_GETTIMEOFFSET
902         select NEED_MACH_MEMORY_H
903         help
904           Support for the StrongARM based Digital DNARD machine, also known
905           as "Shark" (<http://www.shark-linux.de/shark.html>).
906
907 config ARCH_U300
908         bool "ST-Ericsson U300 Series"
909         depends on MMU
910         select CLKSRC_MMIO
911         select CPU_ARM926T
912         select HAVE_TCM
913         select ARM_AMBA
914         select ARM_PATCH_PHYS_VIRT
915         select ARM_VIC
916         select GENERIC_CLOCKEVENTS
917         select CLKDEV_LOOKUP
918         select COMMON_CLK
919         select GENERIC_GPIO
920         select ARCH_REQUIRE_GPIOLIB
921         select SPARSE_IRQ
922         help
923           Support for ST-Ericsson U300 series mobile platforms.
924
925 config ARCH_U8500
926         bool "ST-Ericsson U8500 Series"
927         depends on MMU
928         select CPU_V7
929         select ARM_AMBA
930         select GENERIC_CLOCKEVENTS
931         select CLKDEV_LOOKUP
932         select ARCH_REQUIRE_GPIOLIB
933         select ARCH_HAS_CPUFREQ
934         select HAVE_SMP
935         select MIGHT_HAVE_CACHE_L2X0
936         help
937           Support for ST-Ericsson's Ux500 architecture
938
939 config ARCH_NOMADIK
940         bool "STMicroelectronics Nomadik"
941         select ARM_AMBA
942         select ARM_VIC
943         select CPU_ARM926T
944         select COMMON_CLK
945         select GENERIC_CLOCKEVENTS
946         select PINCTRL
947         select MIGHT_HAVE_CACHE_L2X0
948         select ARCH_REQUIRE_GPIOLIB
949         help
950           Support for the Nomadik platform by ST-Ericsson
951
952 config ARCH_DAVINCI
953         bool "TI DaVinci"
954         select GENERIC_CLOCKEVENTS
955         select ARCH_REQUIRE_GPIOLIB
956         select ZONE_DMA
957         select HAVE_IDE
958         select CLKDEV_LOOKUP
959         select GENERIC_ALLOCATOR
960         select GENERIC_IRQ_CHIP
961         select ARCH_HAS_HOLES_MEMORYMODEL
962         help
963           Support for TI's DaVinci platform.
964
965 config ARCH_OMAP
966         bool "TI OMAP"
967         depends on MMU
968         select HAVE_CLK
969         select ARCH_REQUIRE_GPIOLIB
970         select ARCH_HAS_CPUFREQ
971         select CLKSRC_MMIO
972         select GENERIC_CLOCKEVENTS
973         select ARCH_HAS_HOLES_MEMORYMODEL
974         help
975           Support for TI's OMAP platform (OMAP1/2/3/4).
976
977 config PLAT_SPEAR
978         bool "ST SPEAr"
979         select ARM_AMBA
980         select ARCH_REQUIRE_GPIOLIB
981         select CLKDEV_LOOKUP
982         select COMMON_CLK
983         select CLKSRC_MMIO
984         select GENERIC_CLOCKEVENTS
985         select HAVE_CLK
986         help
987           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
988
989 config ARCH_VT8500
990         bool "VIA/WonderMedia 85xx"
991         select CPU_ARM926T
992         select GENERIC_GPIO
993         select ARCH_HAS_CPUFREQ
994         select GENERIC_CLOCKEVENTS
995         select ARCH_REQUIRE_GPIOLIB
996         select USE_OF
997         select COMMON_CLK
998         select HAVE_CLK
999         select CLKDEV_LOOKUP
1000         help
1001           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
1002
1003 config ARCH_ZYNQ
1004         bool "Xilinx Zynq ARM Cortex A9 Platform"
1005         select CPU_V7
1006         select GENERIC_CLOCKEVENTS
1007         select CLKDEV_LOOKUP
1008         select ARM_GIC
1009         select ARM_AMBA
1010         select ICST
1011         select MIGHT_HAVE_CACHE_L2X0
1012         select USE_OF
1013         help
1014           Support for Xilinx Zynq ARM Cortex A9 Platform
1015 endchoice
1016
1017 #
1018 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1019 # Kconfigs may be included either alphabetically (according to the
1020 # plat- suffix) or along side the corresponding mach-* source.
1021 #
1022 source "arch/arm/mach-mvebu/Kconfig"
1023
1024 source "arch/arm/mach-at91/Kconfig"
1025
1026 source "arch/arm/mach-clps711x/Kconfig"
1027
1028 source "arch/arm/mach-cns3xxx/Kconfig"
1029
1030 source "arch/arm/mach-davinci/Kconfig"
1031
1032 source "arch/arm/mach-dove/Kconfig"
1033
1034 source "arch/arm/mach-ep93xx/Kconfig"
1035
1036 source "arch/arm/mach-footbridge/Kconfig"
1037
1038 source "arch/arm/mach-gemini/Kconfig"
1039
1040 source "arch/arm/mach-h720x/Kconfig"
1041
1042 source "arch/arm/mach-integrator/Kconfig"
1043
1044 source "arch/arm/mach-iop32x/Kconfig"
1045
1046 source "arch/arm/mach-iop33x/Kconfig"
1047
1048 source "arch/arm/mach-iop13xx/Kconfig"
1049
1050 source "arch/arm/mach-ixp4xx/Kconfig"
1051
1052 source "arch/arm/mach-kirkwood/Kconfig"
1053
1054 source "arch/arm/mach-ks8695/Kconfig"
1055
1056 source "arch/arm/mach-msm/Kconfig"
1057
1058 source "arch/arm/mach-mv78xx0/Kconfig"
1059
1060 source "arch/arm/plat-mxc/Kconfig"
1061
1062 source "arch/arm/mach-mxs/Kconfig"
1063
1064 source "arch/arm/mach-netx/Kconfig"
1065
1066 source "arch/arm/mach-nomadik/Kconfig"
1067 source "arch/arm/plat-nomadik/Kconfig"
1068
1069 source "arch/arm/plat-omap/Kconfig"
1070
1071 source "arch/arm/mach-omap1/Kconfig"
1072
1073 source "arch/arm/mach-omap2/Kconfig"
1074
1075 source "arch/arm/mach-orion5x/Kconfig"
1076
1077 source "arch/arm/mach-pxa/Kconfig"
1078 source "arch/arm/plat-pxa/Kconfig"
1079
1080 source "arch/arm/mach-mmp/Kconfig"
1081
1082 source "arch/arm/mach-realview/Kconfig"
1083
1084 source "arch/arm/mach-sa1100/Kconfig"
1085
1086 source "arch/arm/plat-samsung/Kconfig"
1087 source "arch/arm/plat-s3c24xx/Kconfig"
1088
1089 source "arch/arm/plat-spear/Kconfig"
1090
1091 source "arch/arm/mach-s3c24xx/Kconfig"
1092 if ARCH_S3C24XX
1093 source "arch/arm/mach-s3c2412/Kconfig"
1094 source "arch/arm/mach-s3c2440/Kconfig"
1095 endif
1096
1097 if ARCH_S3C64XX
1098 source "arch/arm/mach-s3c64xx/Kconfig"
1099 endif
1100
1101 source "arch/arm/mach-s5p64x0/Kconfig"
1102
1103 source "arch/arm/mach-s5pc100/Kconfig"
1104
1105 source "arch/arm/mach-s5pv210/Kconfig"
1106
1107 source "arch/arm/mach-exynos/Kconfig"
1108
1109 source "arch/arm/mach-shmobile/Kconfig"
1110
1111 source "arch/arm/mach-prima2/Kconfig"
1112
1113 source "arch/arm/mach-tegra/Kconfig"
1114
1115 source "arch/arm/mach-u300/Kconfig"
1116
1117 source "arch/arm/mach-ux500/Kconfig"
1118
1119 source "arch/arm/mach-versatile/Kconfig"
1120
1121 source "arch/arm/mach-vexpress/Kconfig"
1122 source "arch/arm/plat-versatile/Kconfig"
1123
1124 source "arch/arm/mach-w90x900/Kconfig"
1125
1126 # Definitions to make life easier
1127 config ARCH_ACORN
1128         bool
1129
1130 config PLAT_IOP
1131         bool
1132         select GENERIC_CLOCKEVENTS
1133
1134 config PLAT_ORION
1135         bool
1136         select CLKSRC_MMIO
1137         select GENERIC_IRQ_CHIP
1138         select IRQ_DOMAIN
1139         select COMMON_CLK
1140
1141 config PLAT_PXA
1142         bool
1143
1144 config PLAT_VERSATILE
1145         bool
1146
1147 config ARM_TIMER_SP804
1148         bool
1149         select CLKSRC_MMIO
1150         select HAVE_SCHED_CLOCK
1151
1152 source arch/arm/mm/Kconfig
1153
1154 config ARM_NR_BANKS
1155         int
1156         default 16 if ARCH_EP93XX
1157         default 8
1158
1159 config IWMMXT
1160         bool "Enable iWMMXt support"
1161         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1162         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1163         help
1164           Enable support for iWMMXt context switching at run time if
1165           running on a CPU that supports it.
1166
1167 config XSCALE_PMU
1168         bool
1169         depends on CPU_XSCALE
1170         default y
1171
1172 config MULTI_IRQ_HANDLER
1173         bool
1174         help
1175           Allow each machine to specify it's own IRQ handler at run time.
1176
1177 if !MMU
1178 source "arch/arm/Kconfig-nommu"
1179 endif
1180
1181 config ARM_ERRATA_326103
1182         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1183         depends on CPU_V6
1184         help
1185           Executing a SWP instruction to read-only memory does not set bit 11
1186           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1187           treat the access as a read, preventing a COW from occurring and
1188           causing the faulting task to livelock.
1189
1190 config ARM_ERRATA_411920
1191         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1192         depends on CPU_V6 || CPU_V6K
1193         help
1194           Invalidation of the Instruction Cache operation can
1195           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1196           It does not affect the MPCore. This option enables the ARM Ltd.
1197           recommended workaround.
1198
1199 config ARM_ERRATA_430973
1200         bool "ARM errata: Stale prediction on replaced interworking branch"
1201         depends on CPU_V7
1202         help
1203           This option enables the workaround for the 430973 Cortex-A8
1204           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1205           interworking branch is replaced with another code sequence at the
1206           same virtual address, whether due to self-modifying code or virtual
1207           to physical address re-mapping, Cortex-A8 does not recover from the
1208           stale interworking branch prediction. This results in Cortex-A8
1209           executing the new code sequence in the incorrect ARM or Thumb state.
1210           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1211           and also flushes the branch target cache at every context switch.
1212           Note that setting specific bits in the ACTLR register may not be
1213           available in non-secure mode.
1214
1215 config ARM_ERRATA_458693
1216         bool "ARM errata: Processor deadlock when a false hazard is created"
1217         depends on CPU_V7
1218         help
1219           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1220           erratum. For very specific sequences of memory operations, it is
1221           possible for a hazard condition intended for a cache line to instead
1222           be incorrectly associated with a different cache line. This false
1223           hazard might then cause a processor deadlock. The workaround enables
1224           the L1 caching of the NEON accesses and disables the PLD instruction
1225           in the ACTLR register. Note that setting specific bits in the ACTLR
1226           register may not be available in non-secure mode.
1227
1228 config ARM_ERRATA_460075
1229         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1230         depends on CPU_V7
1231         help
1232           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1233           erratum. Any asynchronous access to the L2 cache may encounter a
1234           situation in which recent store transactions to the L2 cache are lost
1235           and overwritten with stale memory contents from external memory. The
1236           workaround disables the write-allocate mode for the L2 cache via the
1237           ACTLR register. Note that setting specific bits in the ACTLR register
1238           may not be available in non-secure mode.
1239
1240 config ARM_ERRATA_742230
1241         bool "ARM errata: DMB operation may be faulty"
1242         depends on CPU_V7 && SMP
1243         help
1244           This option enables the workaround for the 742230 Cortex-A9
1245           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1246           between two write operations may not ensure the correct visibility
1247           ordering of the two writes. This workaround sets a specific bit in
1248           the diagnostic register of the Cortex-A9 which causes the DMB
1249           instruction to behave as a DSB, ensuring the correct behaviour of
1250           the two writes.
1251
1252 config ARM_ERRATA_742231
1253         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1254         depends on CPU_V7 && SMP
1255         help
1256           This option enables the workaround for the 742231 Cortex-A9
1257           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1258           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1259           accessing some data located in the same cache line, may get corrupted
1260           data due to bad handling of the address hazard when the line gets
1261           replaced from one of the CPUs at the same time as another CPU is
1262           accessing it. This workaround sets specific bits in the diagnostic
1263           register of the Cortex-A9 which reduces the linefill issuing
1264           capabilities of the processor.
1265
1266 config PL310_ERRATA_588369
1267         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1268         depends on CACHE_L2X0
1269         help
1270            The PL310 L2 cache controller implements three types of Clean &
1271            Invalidate maintenance operations: by Physical Address
1272            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1273            They are architecturally defined to behave as the execution of a
1274            clean operation followed immediately by an invalidate operation,
1275            both performing to the same memory location. This functionality
1276            is not correctly implemented in PL310 as clean lines are not
1277            invalidated as a result of these operations.
1278
1279 config ARM_ERRATA_720789
1280         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1281         depends on CPU_V7
1282         help
1283           This option enables the workaround for the 720789 Cortex-A9 (prior to
1284           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1285           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1286           As a consequence of this erratum, some TLB entries which should be
1287           invalidated are not, resulting in an incoherency in the system page
1288           tables. The workaround changes the TLB flushing routines to invalidate
1289           entries regardless of the ASID.
1290
1291 config PL310_ERRATA_727915
1292         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1293         depends on CACHE_L2X0
1294         help
1295           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1296           operation (offset 0x7FC). This operation runs in background so that
1297           PL310 can handle normal accesses while it is in progress. Under very
1298           rare circumstances, due to this erratum, write data can be lost when
1299           PL310 treats a cacheable write transaction during a Clean &
1300           Invalidate by Way operation.
1301
1302 config ARM_ERRATA_743622
1303         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1304         depends on CPU_V7
1305         help
1306           This option enables the workaround for the 743622 Cortex-A9
1307           (r2p*) erratum. Under very rare conditions, a faulty
1308           optimisation in the Cortex-A9 Store Buffer may lead to data
1309           corruption. This workaround sets a specific bit in the diagnostic
1310           register of the Cortex-A9 which disables the Store Buffer
1311           optimisation, preventing the defect from occurring. This has no
1312           visible impact on the overall performance or power consumption of the
1313           processor.
1314
1315 config ARM_ERRATA_751472
1316         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1317         depends on CPU_V7
1318         help
1319           This option enables the workaround for the 751472 Cortex-A9 (prior
1320           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1321           completion of a following broadcasted operation if the second
1322           operation is received by a CPU before the ICIALLUIS has completed,
1323           potentially leading to corrupted entries in the cache or TLB.
1324
1325 config PL310_ERRATA_753970
1326         bool "PL310 errata: cache sync operation may be faulty"
1327         depends on CACHE_PL310
1328         help
1329           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1330
1331           Under some condition the effect of cache sync operation on
1332           the store buffer still remains when the operation completes.
1333           This means that the store buffer is always asked to drain and
1334           this prevents it from merging any further writes. The workaround
1335           is to replace the normal offset of cache sync operation (0x730)
1336           by another offset targeting an unmapped PL310 register 0x740.
1337           This has the same effect as the cache sync operation: store buffer
1338           drain and waiting for all buffers empty.
1339
1340 config ARM_ERRATA_754322
1341         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1342         depends on CPU_V7
1343         help
1344           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1345           r3p*) erratum. A speculative memory access may cause a page table walk
1346           which starts prior to an ASID switch but completes afterwards. This
1347           can populate the micro-TLB with a stale entry which may be hit with
1348           the new ASID. This workaround places two dsb instructions in the mm
1349           switching code so that no page table walks can cross the ASID switch.
1350
1351 config ARM_ERRATA_754327
1352         bool "ARM errata: no automatic Store Buffer drain"
1353         depends on CPU_V7 && SMP
1354         help
1355           This option enables the workaround for the 754327 Cortex-A9 (prior to
1356           r2p0) erratum. The Store Buffer does not have any automatic draining
1357           mechanism and therefore a livelock may occur if an external agent
1358           continuously polls a memory location waiting to observe an update.
1359           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1360           written polling loops from denying visibility of updates to memory.
1361
1362 config ARM_ERRATA_364296
1363         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1364         depends on CPU_V6 && !SMP
1365         help
1366           This options enables the workaround for the 364296 ARM1136
1367           r0p2 erratum (possible cache data corruption with
1368           hit-under-miss enabled). It sets the undocumented bit 31 in
1369           the auxiliary control register and the FI bit in the control
1370           register, thus disabling hit-under-miss without putting the
1371           processor into full low interrupt latency mode. ARM11MPCore
1372           is not affected.
1373
1374 config ARM_ERRATA_764369
1375         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1376         depends on CPU_V7 && SMP
1377         help
1378           This option enables the workaround for erratum 764369
1379           affecting Cortex-A9 MPCore with two or more processors (all
1380           current revisions). Under certain timing circumstances, a data
1381           cache line maintenance operation by MVA targeting an Inner
1382           Shareable memory region may fail to proceed up to either the
1383           Point of Coherency or to the Point of Unification of the
1384           system. This workaround adds a DSB instruction before the
1385           relevant cache maintenance functions and sets a specific bit
1386           in the diagnostic control register of the SCU.
1387
1388 config PL310_ERRATA_769419
1389         bool "PL310 errata: no automatic Store Buffer drain"
1390         depends on CACHE_L2X0
1391         help
1392           On revisions of the PL310 prior to r3p2, the Store Buffer does
1393           not automatically drain. This can cause normal, non-cacheable
1394           writes to be retained when the memory system is idle, leading
1395           to suboptimal I/O performance for drivers using coherent DMA.
1396           This option adds a write barrier to the cpu_idle loop so that,
1397           on systems with an outer cache, the store buffer is drained
1398           explicitly.
1399
1400 endmenu
1401
1402 source "arch/arm/common/Kconfig"
1403
1404 menu "Bus support"
1405
1406 config ARM_AMBA
1407         bool
1408
1409 config ISA
1410         bool
1411         help
1412           Find out whether you have ISA slots on your motherboard.  ISA is the
1413           name of a bus system, i.e. the way the CPU talks to the other stuff
1414           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1415           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1416           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1417
1418 # Select ISA DMA controller support
1419 config ISA_DMA
1420         bool
1421         select ISA_DMA_API
1422
1423 # Select ISA DMA interface
1424 config ISA_DMA_API
1425         bool
1426
1427 config PCI
1428         bool "PCI support" if MIGHT_HAVE_PCI
1429         help
1430           Find out whether you have a PCI motherboard. PCI is the name of a
1431           bus system, i.e. the way the CPU talks to the other stuff inside
1432           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1433           VESA. If you have PCI, say Y, otherwise N.
1434
1435 config PCI_DOMAINS
1436         bool
1437         depends on PCI
1438
1439 config PCI_NANOENGINE
1440         bool "BSE nanoEngine PCI support"
1441         depends on SA1100_NANOENGINE
1442         help
1443           Enable PCI on the BSE nanoEngine board.
1444
1445 config PCI_SYSCALL
1446         def_bool PCI
1447
1448 # Select the host bridge type
1449 config PCI_HOST_VIA82C505
1450         bool
1451         depends on PCI && ARCH_SHARK
1452         default y
1453
1454 config PCI_HOST_ITE8152
1455         bool
1456         depends on PCI && MACH_ARMCORE
1457         default y
1458         select DMABOUNCE
1459
1460 source "drivers/pci/Kconfig"
1461
1462 source "drivers/pcmcia/Kconfig"
1463
1464 endmenu
1465
1466 menu "Kernel Features"
1467
1468 config HAVE_SMP
1469         bool
1470         help
1471           This option should be selected by machines which have an SMP-
1472           capable CPU.
1473
1474           The only effect of this option is to make the SMP-related
1475           options available to the user for configuration.
1476
1477 config SMP
1478         bool "Symmetric Multi-Processing"
1479         depends on CPU_V6K || CPU_V7
1480         depends on GENERIC_CLOCKEVENTS
1481         depends on HAVE_SMP
1482         depends on MMU
1483         select USE_GENERIC_SMP_HELPERS
1484         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1485         help
1486           This enables support for systems with more than one CPU. If you have
1487           a system with only one CPU, like most personal computers, say N. If
1488           you have a system with more than one CPU, say Y.
1489
1490           If you say N here, the kernel will run on single and multiprocessor
1491           machines, but will use only one CPU of a multiprocessor machine. If
1492           you say Y here, the kernel will run on many, but not all, single
1493           processor machines. On a single processor machine, the kernel will
1494           run faster if you say N here.
1495
1496           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1497           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1498           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1499
1500           If you don't know what to do here, say N.
1501
1502 config SMP_ON_UP
1503         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1504         depends on EXPERIMENTAL
1505         depends on SMP && !XIP_KERNEL
1506         default y
1507         help
1508           SMP kernels contain instructions which fail on non-SMP processors.
1509           Enabling this option allows the kernel to modify itself to make
1510           these instructions safe.  Disabling it allows about 1K of space
1511           savings.
1512
1513           If you don't know what to do here, say Y.
1514
1515 config ARM_CPU_TOPOLOGY
1516         bool "Support cpu topology definition"
1517         depends on SMP && CPU_V7
1518         default y
1519         help
1520           Support ARM cpu topology definition. The MPIDR register defines
1521           affinity between processors which is then used to describe the cpu
1522           topology of an ARM System.
1523
1524 config SCHED_MC
1525         bool "Multi-core scheduler support"
1526         depends on ARM_CPU_TOPOLOGY
1527         help
1528           Multi-core scheduler support improves the CPU scheduler's decision
1529           making when dealing with multi-core CPU chips at a cost of slightly
1530           increased overhead in some places. If unsure say N here.
1531
1532 config SCHED_SMT
1533         bool "SMT scheduler support"
1534         depends on ARM_CPU_TOPOLOGY
1535         help
1536           Improves the CPU scheduler's decision making when dealing with
1537           MultiThreading at a cost of slightly increased overhead in some
1538           places. If unsure say N here.
1539
1540 config HAVE_ARM_SCU
1541         bool
1542         help
1543           This option enables support for the ARM system coherency unit
1544
1545 config ARM_ARCH_TIMER
1546         bool "Architected timer support"
1547         depends on CPU_V7
1548         help
1549           This option enables support for the ARM architected timer
1550
1551 config HAVE_ARM_TWD
1552         bool
1553         depends on SMP
1554         help
1555           This options enables support for the ARM timer and watchdog unit
1556
1557 choice
1558         prompt "Memory split"
1559         default VMSPLIT_3G
1560         help
1561           Select the desired split between kernel and user memory.
1562
1563           If you are not absolutely sure what you are doing, leave this
1564           option alone!
1565
1566         config VMSPLIT_3G
1567                 bool "3G/1G user/kernel split"
1568         config VMSPLIT_2G
1569                 bool "2G/2G user/kernel split"
1570         config VMSPLIT_1G
1571                 bool "1G/3G user/kernel split"
1572 endchoice
1573
1574 config PAGE_OFFSET
1575         hex
1576         default 0x40000000 if VMSPLIT_1G
1577         default 0x80000000 if VMSPLIT_2G
1578         default 0xC0000000
1579
1580 config NR_CPUS
1581         int "Maximum number of CPUs (2-32)"
1582         range 2 32
1583         depends on SMP
1584         default "4"
1585
1586 config HOTPLUG_CPU
1587         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1588         depends on SMP && HOTPLUG && EXPERIMENTAL
1589         help
1590           Say Y here to experiment with turning CPUs off and on.  CPUs
1591           can be controlled through /sys/devices/system/cpu.
1592
1593 config LOCAL_TIMERS
1594         bool "Use local timer interrupts"
1595         depends on SMP
1596         default y
1597         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1598         help
1599           Enable support for local timers on SMP platforms, rather then the
1600           legacy IPI broadcast method.  Local timers allows the system
1601           accounting to be spread across the timer interval, preventing a
1602           "thundering herd" at every timer tick.
1603
1604 config ARCH_NR_GPIO
1605         int
1606         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1607         default 355 if ARCH_U8500
1608         default 264 if MACH_H4700
1609         default 512 if SOC_OMAP5
1610         default 288 if ARCH_VT8500
1611         default 0
1612         help
1613           Maximum number of GPIOs in the system.
1614
1615           If unsure, leave the default value.
1616
1617 source kernel/Kconfig.preempt
1618
1619 config HZ
1620         int
1621         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1622                 ARCH_S5PV210 || ARCH_EXYNOS4
1623         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1624         default AT91_TIMER_HZ if ARCH_AT91
1625         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1626         default 100
1627
1628 config THUMB2_KERNEL
1629         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1630         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1631         select AEABI
1632         select ARM_ASM_UNIFIED
1633         select ARM_UNWIND
1634         help
1635           By enabling this option, the kernel will be compiled in
1636           Thumb-2 mode. A compiler/assembler that understand the unified
1637           ARM-Thumb syntax is needed.
1638
1639           If unsure, say N.
1640
1641 config THUMB2_AVOID_R_ARM_THM_JUMP11
1642         bool "Work around buggy Thumb-2 short branch relocations in gas"
1643         depends on THUMB2_KERNEL && MODULES
1644         default y
1645         help
1646           Various binutils versions can resolve Thumb-2 branches to
1647           locally-defined, preemptible global symbols as short-range "b.n"
1648           branch instructions.
1649
1650           This is a problem, because there's no guarantee the final
1651           destination of the symbol, or any candidate locations for a
1652           trampoline, are within range of the branch.  For this reason, the
1653           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1654           relocation in modules at all, and it makes little sense to add
1655           support.
1656
1657           The symptom is that the kernel fails with an "unsupported
1658           relocation" error when loading some modules.
1659
1660           Until fixed tools are available, passing
1661           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1662           code which hits this problem, at the cost of a bit of extra runtime
1663           stack usage in some cases.
1664
1665           The problem is described in more detail at:
1666               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1667
1668           Only Thumb-2 kernels are affected.
1669
1670           Unless you are sure your tools don't have this problem, say Y.
1671
1672 config ARM_ASM_UNIFIED
1673         bool
1674
1675 config AEABI
1676         bool "Use the ARM EABI to compile the kernel"
1677         help
1678           This option allows for the kernel to be compiled using the latest
1679           ARM ABI (aka EABI).  This is only useful if you are using a user
1680           space environment that is also compiled with EABI.
1681
1682           Since there are major incompatibilities between the legacy ABI and
1683           EABI, especially with regard to structure member alignment, this
1684           option also changes the kernel syscall calling convention to
1685           disambiguate both ABIs and allow for backward compatibility support
1686           (selected with CONFIG_OABI_COMPAT).
1687
1688           To use this you need GCC version 4.0.0 or later.
1689
1690 config OABI_COMPAT
1691         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1692         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1693         default y
1694         help
1695           This option preserves the old syscall interface along with the
1696           new (ARM EABI) one. It also provides a compatibility layer to
1697           intercept syscalls that have structure arguments which layout
1698           in memory differs between the legacy ABI and the new ARM EABI
1699           (only for non "thumb" binaries). This option adds a tiny
1700           overhead to all syscalls and produces a slightly larger kernel.
1701           If you know you'll be using only pure EABI user space then you
1702           can say N here. If this option is not selected and you attempt
1703           to execute a legacy ABI binary then the result will be
1704           UNPREDICTABLE (in fact it can be predicted that it won't work
1705           at all). If in doubt say Y.
1706
1707 config ARCH_HAS_HOLES_MEMORYMODEL
1708         bool
1709
1710 config ARCH_SPARSEMEM_ENABLE
1711         bool
1712
1713 config ARCH_SPARSEMEM_DEFAULT
1714         def_bool ARCH_SPARSEMEM_ENABLE
1715
1716 config ARCH_SELECT_MEMORY_MODEL
1717         def_bool ARCH_SPARSEMEM_ENABLE
1718
1719 config HAVE_ARCH_PFN_VALID
1720         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1721
1722 config HIGHMEM
1723         bool "High Memory Support"
1724         depends on MMU
1725         help
1726           The address space of ARM processors is only 4 Gigabytes large
1727           and it has to accommodate user address space, kernel address
1728           space as well as some memory mapped IO. That means that, if you
1729           have a large amount of physical memory and/or IO, not all of the
1730           memory can be "permanently mapped" by the kernel. The physical
1731           memory that is not permanently mapped is called "high memory".
1732
1733           Depending on the selected kernel/user memory split, minimum
1734           vmalloc space and actual amount of RAM, you may not need this
1735           option which should result in a slightly faster kernel.
1736
1737           If unsure, say n.
1738
1739 config HIGHPTE
1740         bool "Allocate 2nd-level pagetables from highmem"
1741         depends on HIGHMEM
1742
1743 config HW_PERF_EVENTS
1744         bool "Enable hardware performance counter support for perf events"
1745         depends on PERF_EVENTS
1746         default y
1747         help
1748           Enable hardware performance counter support for perf events. If
1749           disabled, perf events will use software events only.
1750
1751 source "mm/Kconfig"
1752
1753 config FORCE_MAX_ZONEORDER
1754         int "Maximum zone order" if ARCH_SHMOBILE
1755         range 11 64 if ARCH_SHMOBILE
1756         default "9" if SA1111
1757         default "11"
1758         help
1759           The kernel memory allocator divides physically contiguous memory
1760           blocks into "zones", where each zone is a power of two number of
1761           pages.  This option selects the largest power of two that the kernel
1762           keeps in the memory allocator.  If you need to allocate very large
1763           blocks of physically contiguous memory, then you may need to
1764           increase this value.
1765
1766           This config option is actually maximum order plus one. For example,
1767           a value of 11 means that the largest free memory block is 2^10 pages.
1768
1769 config LEDS
1770         bool "Timer and CPU usage LEDs"
1771         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1772                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1773                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1774                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1775                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1776                    ARCH_AT91 || ARCH_DAVINCI || \
1777                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1778         help
1779           If you say Y here, the LEDs on your machine will be used
1780           to provide useful information about your current system status.
1781
1782           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1783           be able to select which LEDs are active using the options below. If
1784           you are compiling a kernel for the EBSA-110 or the LART however, the
1785           red LED will simply flash regularly to indicate that the system is
1786           still functional. It is safe to say Y here if you have a CATS
1787           system, but the driver will do nothing.
1788
1789 config LEDS_TIMER
1790         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1791                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1792                             || MACH_OMAP_PERSEUS2
1793         depends on LEDS
1794         depends on !GENERIC_CLOCKEVENTS
1795         default y if ARCH_EBSA110
1796         help
1797           If you say Y here, one of the system LEDs (the green one on the
1798           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1799           will flash regularly to indicate that the system is still
1800           operational. This is mainly useful to kernel hackers who are
1801           debugging unstable kernels.
1802
1803           The LART uses the same LED for both Timer LED and CPU usage LED
1804           functions. You may choose to use both, but the Timer LED function
1805           will overrule the CPU usage LED.
1806
1807 config LEDS_CPU
1808         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1809                         !ARCH_OMAP) \
1810                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1811                         || MACH_OMAP_PERSEUS2
1812         depends on LEDS
1813         help
1814           If you say Y here, the red LED will be used to give a good real
1815           time indication of CPU usage, by lighting whenever the idle task
1816           is not currently executing.
1817
1818           The LART uses the same LED for both Timer LED and CPU usage LED
1819           functions. You may choose to use both, but the Timer LED function
1820           will overrule the CPU usage LED.
1821
1822 config ALIGNMENT_TRAP
1823         bool
1824         depends on CPU_CP15_MMU
1825         default y if !ARCH_EBSA110
1826         select HAVE_PROC_CPU if PROC_FS
1827         help
1828           ARM processors cannot fetch/store information which is not
1829           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1830           address divisible by 4. On 32-bit ARM processors, these non-aligned
1831           fetch/store instructions will be emulated in software if you say
1832           here, which has a severe performance impact. This is necessary for
1833           correct operation of some network protocols. With an IP-only
1834           configuration it is safe to say N, otherwise say Y.
1835
1836 config UACCESS_WITH_MEMCPY
1837         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1838         depends on MMU && EXPERIMENTAL
1839         default y if CPU_FEROCEON
1840         help
1841           Implement faster copy_to_user and clear_user methods for CPU
1842           cores where a 8-word STM instruction give significantly higher
1843           memory write throughput than a sequence of individual 32bit stores.
1844
1845           A possible side effect is a slight increase in scheduling latency
1846           between threads sharing the same address space if they invoke
1847           such copy operations with large buffers.
1848
1849           However, if the CPU data cache is using a write-allocate mode,
1850           this option is unlikely to provide any performance gain.
1851
1852 config SECCOMP
1853         bool
1854         prompt "Enable seccomp to safely compute untrusted bytecode"
1855         ---help---
1856           This kernel feature is useful for number crunching applications
1857           that may need to compute untrusted bytecode during their
1858           execution. By using pipes or other transports made available to
1859           the process as file descriptors supporting the read/write
1860           syscalls, it's possible to isolate those applications in
1861           their own address space using seccomp. Once seccomp is
1862           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1863           and the task is only allowed to execute a few safe syscalls
1864           defined by each seccomp mode.
1865
1866 config CC_STACKPROTECTOR
1867         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1868         depends on EXPERIMENTAL
1869         help
1870           This option turns on the -fstack-protector GCC feature. This
1871           feature puts, at the beginning of functions, a canary value on
1872           the stack just before the return address, and validates
1873           the value just before actually returning.  Stack based buffer
1874           overflows (that need to overwrite this return address) now also
1875           overwrite the canary, which gets detected and the attack is then
1876           neutralized via a kernel panic.
1877           This feature requires gcc version 4.2 or above.
1878
1879 config DEPRECATED_PARAM_STRUCT
1880         bool "Provide old way to pass kernel parameters"
1881         help
1882           This was deprecated in 2001 and announced to live on for 5 years.
1883           Some old boot loaders still use this way.
1884
1885 endmenu
1886
1887 menu "Boot options"
1888
1889 config USE_OF
1890         bool "Flattened Device Tree support"
1891         select OF
1892         select OF_EARLY_FLATTREE
1893         select IRQ_DOMAIN
1894         help
1895           Include support for flattened device tree machine descriptions.
1896
1897 # Compressed boot loader in ROM.  Yes, we really want to ask about
1898 # TEXT and BSS so we preserve their values in the config files.
1899 config ZBOOT_ROM_TEXT
1900         hex "Compressed ROM boot loader base address"
1901         default "0"
1902         help
1903           The physical address at which the ROM-able zImage is to be
1904           placed in the target.  Platforms which normally make use of
1905           ROM-able zImage formats normally set this to a suitable
1906           value in their defconfig file.
1907
1908           If ZBOOT_ROM is not enabled, this has no effect.
1909
1910 config ZBOOT_ROM_BSS
1911         hex "Compressed ROM boot loader BSS address"
1912         default "0"
1913         help
1914           The base address of an area of read/write memory in the target
1915           for the ROM-able zImage which must be available while the
1916           decompressor is running. It must be large enough to hold the
1917           entire decompressed kernel plus an additional 128 KiB.
1918           Platforms which normally make use of ROM-able zImage formats
1919           normally set this to a suitable value in their defconfig file.
1920
1921           If ZBOOT_ROM is not enabled, this has no effect.
1922
1923 config ZBOOT_ROM
1924         bool "Compressed boot loader in ROM/flash"
1925         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1926         help
1927           Say Y here if you intend to execute your compressed kernel image
1928           (zImage) directly from ROM or flash.  If unsure, say N.
1929
1930 choice
1931         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1932         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1933         default ZBOOT_ROM_NONE
1934         help
1935           Include experimental SD/MMC loading code in the ROM-able zImage.
1936           With this enabled it is possible to write the ROM-able zImage
1937           kernel image to an MMC or SD card and boot the kernel straight
1938           from the reset vector. At reset the processor Mask ROM will load
1939           the first part of the ROM-able zImage which in turn loads the
1940           rest the kernel image to RAM.
1941
1942 config ZBOOT_ROM_NONE
1943         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1944         help
1945           Do not load image from SD or MMC
1946
1947 config ZBOOT_ROM_MMCIF
1948         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1949         help
1950           Load image from MMCIF hardware block.
1951
1952 config ZBOOT_ROM_SH_MOBILE_SDHI
1953         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1954         help
1955           Load image from SDHI hardware block
1956
1957 endchoice
1958
1959 config ARM_APPENDED_DTB
1960         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1961         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1962         help
1963           With this option, the boot code will look for a device tree binary
1964           (DTB) appended to zImage
1965           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1966
1967           This is meant as a backward compatibility convenience for those
1968           systems with a bootloader that can't be upgraded to accommodate
1969           the documented boot protocol using a device tree.
1970
1971           Beware that there is very little in terms of protection against
1972           this option being confused by leftover garbage in memory that might
1973           look like a DTB header after a reboot if no actual DTB is appended
1974           to zImage.  Do not leave this option active in a production kernel
1975           if you don't intend to always append a DTB.  Proper passing of the
1976           location into r2 of a bootloader provided DTB is always preferable
1977           to this option.
1978
1979 config ARM_ATAG_DTB_COMPAT
1980         bool "Supplement the appended DTB with traditional ATAG information"
1981         depends on ARM_APPENDED_DTB
1982         help
1983           Some old bootloaders can't be updated to a DTB capable one, yet
1984           they provide ATAGs with memory configuration, the ramdisk address,
1985           the kernel cmdline string, etc.  Such information is dynamically
1986           provided by the bootloader and can't always be stored in a static
1987           DTB.  To allow a device tree enabled kernel to be used with such
1988           bootloaders, this option allows zImage to extract the information
1989           from the ATAG list and store it at run time into the appended DTB.
1990
1991 choice
1992         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1993         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1994
1995 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1996         bool "Use bootloader kernel arguments if available"
1997         help
1998           Uses the command-line options passed by the boot loader instead of
1999           the device tree bootargs property. If the boot loader doesn't provide
2000           any, the device tree bootargs property will be used.
2001
2002 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2003         bool "Extend with bootloader kernel arguments"
2004         help
2005           The command-line arguments provided by the boot loader will be
2006           appended to the the device tree bootargs property.
2007
2008 endchoice
2009
2010 config CMDLINE
2011         string "Default kernel command string"
2012         default ""
2013         help
2014           On some architectures (EBSA110 and CATS), there is currently no way
2015           for the boot loader to pass arguments to the kernel. For these
2016           architectures, you should supply some command-line options at build
2017           time by entering them here. As a minimum, you should specify the
2018           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2019
2020 choice
2021         prompt "Kernel command line type" if CMDLINE != ""
2022         default CMDLINE_FROM_BOOTLOADER
2023
2024 config CMDLINE_FROM_BOOTLOADER
2025         bool "Use bootloader kernel arguments if available"
2026         help
2027           Uses the command-line options passed by the boot loader. If
2028           the boot loader doesn't provide any, the default kernel command
2029           string provided in CMDLINE will be used.
2030
2031 config CMDLINE_EXTEND
2032         bool "Extend bootloader kernel arguments"
2033         help
2034           The command-line arguments provided by the boot loader will be
2035           appended to the default kernel command string.
2036
2037 config CMDLINE_FORCE
2038         bool "Always use the default kernel command string"
2039         help
2040           Always use the default kernel command string, even if the boot
2041           loader passes other arguments to the kernel.
2042           This is useful if you cannot or don't want to change the
2043           command-line options your boot loader passes to the kernel.
2044 endchoice
2045
2046 config XIP_KERNEL
2047         bool "Kernel Execute-In-Place from ROM"
2048         depends on !ZBOOT_ROM && !ARM_LPAE
2049         help
2050           Execute-In-Place allows the kernel to run from non-volatile storage
2051           directly addressable by the CPU, such as NOR flash. This saves RAM
2052           space since the text section of the kernel is not loaded from flash
2053           to RAM.  Read-write sections, such as the data section and stack,
2054           are still copied to RAM.  The XIP kernel is not compressed since
2055           it has to run directly from flash, so it will take more space to
2056           store it.  The flash address used to link the kernel object files,
2057           and for storing it, is configuration dependent. Therefore, if you
2058           say Y here, you must know the proper physical address where to
2059           store the kernel image depending on your own flash memory usage.
2060
2061           Also note that the make target becomes "make xipImage" rather than
2062           "make zImage" or "make Image".  The final kernel binary to put in
2063           ROM memory will be arch/arm/boot/xipImage.
2064
2065           If unsure, say N.
2066
2067 config XIP_PHYS_ADDR
2068         hex "XIP Kernel Physical Location"
2069         depends on XIP_KERNEL
2070         default "0x00080000"
2071         help
2072           This is the physical address in your flash memory the kernel will
2073           be linked for and stored to.  This address is dependent on your
2074           own flash usage.
2075
2076 config KEXEC
2077         bool "Kexec system call (EXPERIMENTAL)"
2078         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2079         help
2080           kexec is a system call that implements the ability to shutdown your
2081           current kernel, and to start another kernel.  It is like a reboot
2082           but it is independent of the system firmware.   And like a reboot
2083           you can start any kernel with it, not just Linux.
2084
2085           It is an ongoing process to be certain the hardware in a machine
2086           is properly shutdown, so do not be surprised if this code does not
2087           initially work for you.  It may help to enable device hotplugging
2088           support.
2089
2090 config ATAGS_PROC
2091         bool "Export atags in procfs"
2092         depends on KEXEC
2093         default y
2094         help
2095           Should the atags used to boot the kernel be exported in an "atags"
2096           file in procfs. Useful with kexec.
2097
2098 config CRASH_DUMP
2099         bool "Build kdump crash kernel (EXPERIMENTAL)"
2100         depends on EXPERIMENTAL
2101         help
2102           Generate crash dump after being started by kexec. This should
2103           be normally only set in special crash dump kernels which are
2104           loaded in the main kernel with kexec-tools into a specially
2105           reserved region and then later executed after a crash by
2106           kdump/kexec. The crash dump kernel must be compiled to a
2107           memory address not used by the main kernel
2108
2109           For more details see Documentation/kdump/kdump.txt
2110
2111 config AUTO_ZRELADDR
2112         bool "Auto calculation of the decompressed kernel image address"
2113         depends on !ZBOOT_ROM && !ARCH_U300
2114         help
2115           ZRELADDR is the physical address where the decompressed kernel
2116           image will be placed. If AUTO_ZRELADDR is selected, the address
2117           will be determined at run-time by masking the current IP with
2118           0xf8000000. This assumes the zImage being placed in the first 128MB
2119           from start of memory.
2120
2121 endmenu
2122
2123 menu "CPU Power Management"
2124
2125 if ARCH_HAS_CPUFREQ
2126
2127 source "drivers/cpufreq/Kconfig"
2128
2129 config CPU_FREQ_IMX
2130         tristate "CPUfreq driver for i.MX CPUs"
2131         depends on ARCH_MXC && CPU_FREQ
2132         select CPU_FREQ_TABLE
2133         help
2134           This enables the CPUfreq driver for i.MX CPUs.
2135
2136 config CPU_FREQ_SA1100
2137         bool
2138
2139 config CPU_FREQ_SA1110
2140         bool
2141
2142 config CPU_FREQ_INTEGRATOR
2143         tristate "CPUfreq driver for ARM Integrator CPUs"
2144         depends on ARCH_INTEGRATOR && CPU_FREQ
2145         default y
2146         help
2147           This enables the CPUfreq driver for ARM Integrator CPUs.
2148
2149           For details, take a look at <file:Documentation/cpu-freq>.
2150
2151           If in doubt, say Y.
2152
2153 config CPU_FREQ_PXA
2154         bool
2155         depends on CPU_FREQ && ARCH_PXA && PXA25x
2156         default y
2157         select CPU_FREQ_TABLE
2158         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2159
2160 config CPU_FREQ_S3C
2161         bool
2162         help
2163           Internal configuration node for common cpufreq on Samsung SoC
2164
2165 config CPU_FREQ_S3C24XX
2166         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2167         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2168         select CPU_FREQ_S3C
2169         help
2170           This enables the CPUfreq driver for the Samsung S3C24XX family
2171           of CPUs.
2172
2173           For details, take a look at <file:Documentation/cpu-freq>.
2174
2175           If in doubt, say N.
2176
2177 config CPU_FREQ_S3C24XX_PLL
2178         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2179         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2180         help
2181           Compile in support for changing the PLL frequency from the
2182           S3C24XX series CPUfreq driver. The PLL takes time to settle
2183           after a frequency change, so by default it is not enabled.
2184
2185           This also means that the PLL tables for the selected CPU(s) will
2186           be built which may increase the size of the kernel image.
2187
2188 config CPU_FREQ_S3C24XX_DEBUG
2189         bool "Debug CPUfreq Samsung driver core"
2190         depends on CPU_FREQ_S3C24XX
2191         help
2192           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2193
2194 config CPU_FREQ_S3C24XX_IODEBUG
2195         bool "Debug CPUfreq Samsung driver IO timing"
2196         depends on CPU_FREQ_S3C24XX
2197         help
2198           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2199
2200 config CPU_FREQ_S3C24XX_DEBUGFS
2201         bool "Export debugfs for CPUFreq"
2202         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2203         help
2204           Export status information via debugfs.
2205
2206 endif
2207
2208 source "drivers/cpuidle/Kconfig"
2209
2210 endmenu
2211
2212 menu "Floating point emulation"
2213
2214 comment "At least one emulation must be selected"
2215
2216 config FPE_NWFPE
2217         bool "NWFPE math emulation"
2218         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2219         ---help---
2220           Say Y to include the NWFPE floating point emulator in the kernel.
2221           This is necessary to run most binaries. Linux does not currently
2222           support floating point hardware so you need to say Y here even if
2223           your machine has an FPA or floating point co-processor podule.
2224
2225           You may say N here if you are going to load the Acorn FPEmulator
2226           early in the bootup.
2227
2228 config FPE_NWFPE_XP
2229         bool "Support extended precision"
2230         depends on FPE_NWFPE
2231         help
2232           Say Y to include 80-bit support in the kernel floating-point
2233           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2234           Note that gcc does not generate 80-bit operations by default,
2235           so in most cases this option only enlarges the size of the
2236           floating point emulator without any good reason.
2237
2238           You almost surely want to say N here.
2239
2240 config FPE_FASTFPE
2241         bool "FastFPE math emulation (EXPERIMENTAL)"
2242         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2243         ---help---
2244           Say Y here to include the FAST floating point emulator in the kernel.
2245           This is an experimental much faster emulator which now also has full
2246           precision for the mantissa.  It does not support any exceptions.
2247           It is very simple, and approximately 3-6 times faster than NWFPE.
2248
2249           It should be sufficient for most programs.  It may be not suitable
2250           for scientific calculations, but you have to check this for yourself.
2251           If you do not feel you need a faster FP emulation you should better
2252           choose NWFPE.
2253
2254 config VFP
2255         bool "VFP-format floating point maths"
2256         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2257         help
2258           Say Y to include VFP support code in the kernel. This is needed
2259           if your hardware includes a VFP unit.
2260
2261           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2262           release notes and additional status information.
2263
2264           Say N if your target does not have VFP hardware.
2265
2266 config VFPv3
2267         bool
2268         depends on VFP
2269         default y if CPU_V7
2270
2271 config NEON
2272         bool "Advanced SIMD (NEON) Extension support"
2273         depends on VFPv3 && CPU_V7
2274         help
2275           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2276           Extension.
2277
2278 endmenu
2279
2280 menu "Userspace binary formats"
2281
2282 source "fs/Kconfig.binfmt"
2283
2284 config ARTHUR
2285         tristate "RISC OS personality"
2286         depends on !AEABI
2287         help
2288           Say Y here to include the kernel code necessary if you want to run
2289           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2290           experimental; if this sounds frightening, say N and sleep in peace.
2291           You can also say M here to compile this support as a module (which
2292           will be called arthur).
2293
2294 endmenu
2295
2296 menu "Power management options"
2297
2298 source "kernel/power/Kconfig"
2299
2300 config ARCH_SUSPEND_POSSIBLE
2301         depends on !ARCH_S5PC100
2302         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2303                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2304         def_bool y
2305
2306 config ARM_CPU_SUSPEND
2307         def_bool PM_SLEEP
2308
2309 endmenu
2310
2311 source "net/Kconfig"
2312
2313 source "drivers/Kconfig"
2314
2315 source "fs/Kconfig"
2316
2317 source "arch/arm/Kconfig.debug"
2318
2319 source "security/Kconfig"
2320
2321 source "crypto/Kconfig"
2322
2323 source "lib/Kconfig"