ARM: tegra: clock: Add common EMC interface header
Alex Frid [Sat, 19 Jan 2013 05:09:09 +0000 (21:09 -0800)]
Change-Id: I78538ad9a0061ba09bad5fb122ff672c93caef88
Signed-off-by: Alex Frid <afrid@nvidia.com>
Reviewed-on: http://git-master/r/192625
Reviewed-by: Mandar Padmawar <mpadmawar@nvidia.com>
Tested-by: Mandar Padmawar <mpadmawar@nvidia.com>

arch/arm/mach-tegra/clock.h
arch/arm/mach-tegra/tegra11_emc.h
arch/arm/mach-tegra/tegra2_emc.h
arch/arm/mach-tegra/tegra3_emc.h
arch/arm/mach-tegra/tegra_emc.h [new file with mode: 0644]

index e08d514..3c3d4b1 100644 (file)
@@ -6,7 +6,7 @@
  * Author:
  *     Colin Cross <ccross@google.com>
  *
- * Copyright (C) 2010-2012, NVIDIA Corporation.
+ * Copyright (C) 2010-2013, NVIDIA Corporation.
  *
  * This software is licensed under the terms of the GNU General Public
  * License version 2, as published by the Free Software Foundation, and
@@ -280,20 +280,11 @@ int clk_set_parent_locked(struct clk *c, struct clk *parent);
 long clk_round_rate_locked(struct clk *c, unsigned long rate);
 int tegra_clk_shared_bus_update(struct clk *c);
 void tegra3_set_cpu_skipper_delay(int delay);
-int tegra_emc_set_rate(unsigned long rate);
-long tegra_emc_round_rate(unsigned long rate);
-struct clk *tegra_emc_predict_parent(unsigned long rate, u32 *div_value);
-bool tegra_emc_is_parent_ready(unsigned long rate, struct clk **parent,
-               unsigned long *parent_rate, unsigned long *backup_rate);
-void tegra_emc_timing_invalidate(void);
 unsigned long tegra_clk_measure_input_freq(void);
 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
-static inline int tegra_emc_backup(unsigned long rate)
-{ return 0; }
 static inline bool tegra_clk_is_parent_allowed(struct clk *c, struct clk *p)
 { return true; }
 #else
-int tegra_emc_backup(unsigned long rate);
 bool tegra_clk_is_parent_allowed(struct clk *c, struct clk *p);
 #endif
 
index 7a8301f..4cccfcb 100644 (file)
@@ -1,7 +1,7 @@
 /*
  * arch/arm/mach-tegra/tegra11_emc.h
  *
- * Copyright (C) 2011-2012 NVIDIA Corporation
+ * Copyright (C) 2011-2013 NVIDIA Corporation
  *
  * This program is free software; you can redistribute it and/or modify
  * it under the terms of the GNU General Public License as published by
 #ifndef _MACH_TEGRA_TEGRA11_EMC_H
 #define _MACH_TEGRA_TEGRA11_EMC_H
 
-struct clk;
+#include "tegra_emc.h"
 
 int tegra11_emc_init(void);
 
-/* FIXME: can be common declaration on all tegra arch */
-extern u8 tegra_emc_bw_efficiency;
-
-void tegra_emc_dram_type_init(struct clk *c);
-int tegra_emc_get_dram_type(void);
-int tegra_emc_get_dram_temperature(void);
-
-#ifdef CONFIG_PM_SLEEP
-void tegra_mc_timing_restore(void);
-#else
-static inline void tegra_mc_timing_restore(void)
-{ }
-#endif
-
 enum {
        DRAM_DEV_SEL_ALL = 0,
        DRAM_DEV_SEL_0   = (2 << 30),
index e93ccca..981565b 100644 (file)
@@ -18,8 +18,8 @@
 #ifndef __MACH_TEGRA_TEGRA2_EMC_H_
 #define __MACH_TEGRA_TEGRA2_EMC_H
 
+#include "tegra_emc.h"
+
 int __init tegra_emc_init(void);
-int tegra_emc_set_rate(unsigned long rate);
-long tegra_emc_round_rate(unsigned long rate);
 
 #endif
index 94a2874..a0713df 100644 (file)
@@ -1,7 +1,7 @@
 /*
  * arch/arm/mach-tegra/tegra3_emc.h
  *
- * Copyright (C) 2011-2012, NVIDIA CORPORATION. All rights reserved.
+ * Copyright (C) 2011-2013, NVIDIA CORPORATION. All rights reserved.
  *
  * This program is free software; you can redistribute it and/or modify
  * it under the terms of the GNU General Public License as published by
 #ifndef _MACH_TEGRA_TEGRA3_EMC_H
 #define _MACH_TEGRA_TEGRA3_EMC_H
 
+#include "tegra_emc.h"
+
 #define TEGRA_EMC_BRIDGE_RATE_MIN      300000000
 #define TEGRA_EMC_BRIDGE_MVOLTS_MIN    1200
 
-extern u8 tegra_emc_bw_efficiency;
 extern u8 tegra_emc_bw_efficiency_boost;
 
-enum {
-       DRAM_OVER_TEMP_NONE = 0,
-       DRAM_OVER_TEMP_REFRESH,
-};
-
-struct clk;
-
 int tegra30_init_emc(void);
 
-void tegra_init_dram_bit_map(const u32 *bit_map, int map_size);
-void tegra_emc_dram_type_init(struct clk *c);
-int tegra_emc_get_dram_type(void);
-int tegra_emc_get_dram_temperature(void);
-int tegra_emc_set_over_temp_state(unsigned long state);
-
-#ifdef CONFIG_PM_SLEEP
-void tegra_mc_timing_restore(void);
-#else
-static inline void tegra_mc_timing_restore(void)
-{ }
-#endif
-
 #define EMC_INTSTATUS                          0x0
 #define EMC_INTSTATUS_CLKCHANGE_COMPLETE       (0x1 << 4)
 
diff --git a/arch/arm/mach-tegra/tegra_emc.h b/arch/arm/mach-tegra/tegra_emc.h
new file mode 100644 (file)
index 0000000..cd5b61a
--- /dev/null
@@ -0,0 +1,57 @@
+/*
+ * arch/arm/mach-tegra/tegra_emc.h
+ *
+ * Copyright (C) 2013 NVIDIA Corporation
+ *
+ * This program is free software; you can redistribute it and/or modify
+ * it under the terms of the GNU General Public License as published by
+ * the Free Software Foundation; version 2 of the License.
+ *
+ * This program is distributed in the hope that it will be useful, but WITHOUT
+ * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
+ * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
+ * more details.
+ *
+ * You should have received a copy of the GNU General Public License along
+ * with this program; if not, write to the Free Software Foundation, Inc.,
+ * 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
+ *
+ */
+
+#ifndef _MACH_TEGRA_TEGRA_EMC_H
+#define _MACH_TEGRA_TEGRA_EMC_H
+
+extern u8 tegra_emc_bw_efficiency;
+
+enum {
+       DRAM_OVER_TEMP_NONE = 0,
+       DRAM_OVER_TEMP_REFRESH,
+};
+
+struct clk;
+
+void tegra_emc_dram_type_init(struct clk *c);
+int tegra_emc_get_dram_type(void);
+int tegra_emc_get_dram_temperature(void);
+int tegra_emc_set_over_temp_state(unsigned long state);
+
+int tegra_emc_set_rate(unsigned long rate);
+long tegra_emc_round_rate(unsigned long rate);
+struct clk *tegra_emc_predict_parent(unsigned long rate, u32 *div_value);
+bool tegra_emc_is_parent_ready(unsigned long rate, struct clk **parent,
+               unsigned long *parent_rate, unsigned long *backup_rate);
+void tegra_emc_timing_invalidate(void);
+
+#ifdef CONFIG_ARCH_TEGRA_3x_SOC
+int tegra_emc_backup(unsigned long rate);
+void tegra_init_dram_bit_map(const u32 *bit_map, int map_size);
+#endif
+
+#ifdef CONFIG_PM_SLEEP
+void tegra_mc_timing_restore(void);
+#else
+static inline void tegra_mc_timing_restore(void)
+{ }
+#endif
+
+#endif