]> nv-tegra.nvidia Code Review - linux-2.6.git/blobdiff - drivers/net/netxen/netxen_nic.h
netxen: update version to 4.0.72
[linux-2.6.git] / drivers / net / netxen / netxen_nic.h
index 93a7b9b668d5a745ea873d686e26eb1976570647..9bc5bd1d538a8b1b83ddf8e390631514ff35e365 100644 (file)
@@ -1,5 +1,6 @@
 /*
- * Copyright (C) 2003 - 2006 NetXen, Inc.
+ * Copyright (C) 2003 - 2009 NetXen, Inc.
+ * Copyright (C) 2009 - QLogic Corporation.
  * All rights reserved.
  *
  * This program is free software; you can redistribute it and/or
  * The full GNU General Public License is included in this distribution
  * in the file called LICENSE.
  *
- * Contact Information:
- *    info@netxen.com
- * NetXen,
- * 3965 Freedom Circle, Fourth floor,
- * Santa Clara, CA 95054
  */
 
 #ifndef _NETXEN_NIC_H_
 #include <linux/module.h>
 #include <linux/kernel.h>
 #include <linux/types.h>
-#include <linux/compiler.h>
-#include <linux/slab.h>
-#include <linux/delay.h>
-#include <linux/init.h>
 #include <linux/ioport.h>
 #include <linux/pci.h>
 #include <linux/netdevice.h>
 #include <linux/in.h>
 #include <linux/tcp.h>
 #include <linux/skbuff.h>
-#include <linux/version.h>
+#include <linux/firmware.h>
 
 #include <linux/ethtool.h>
 #include <linux/mii.h>
-#include <linux/interrupt.h>
 #include <linux/timer.h>
 
-#include <linux/mm.h>
-#include <linux/mman.h>
 #include <linux/vmalloc.h>
 
-#include <asm/system.h>
 #include <asm/io.h>
 #include <asm/byteorder.h>
-#include <asm/uaccess.h>
-#include <asm/pgtable.h>
 
+#include "netxen_nic_hdr.h"
 #include "netxen_nic_hw.h"
 
 #define _NETXEN_NIC_LINUX_MAJOR 4
 #define _NETXEN_NIC_LINUX_MINOR 0
-#define _NETXEN_NIC_LINUX_SUBVERSION 0
-#define NETXEN_NIC_LINUX_VERSIONID  "4.0.0"
-
-#define NETXEN_VERSION_CODE(a, b, c)   (((a) << 16) + ((b) << 8) + (c))
+#define _NETXEN_NIC_LINUX_SUBVERSION 72
+#define NETXEN_NIC_LINUX_VERSIONID  "4.0.72"
+
+#define NETXEN_VERSION_CODE(a, b, c)   (((a) << 24) + ((b) << 16) + (c))
+#define _major(v)      (((v) >> 24) & 0xff)
+#define _minor(v)      (((v) >> 16) & 0xff)
+#define _build(v)      ((v) & 0xffff)
+
+/* version in image has weird encoding:
+ *  7:0  - major
+ * 15:8  - minor
+ * 31:16 - build (little endian)
+ */
+#define NETXEN_DECODE_VERSION(v) \
+       NETXEN_VERSION_CODE(((v) & 0xff), (((v) >> 8) & 0xff), ((v) >> 16))
 
 #define NETXEN_NUM_FLASH_SECTORS (64)
 #define NETXEN_FLASH_SECTOR_SIZE (64 * 1024)
 #define NETXEN_FLASH_TOTAL_SIZE  (NETXEN_NUM_FLASH_SECTORS \
                                        * NETXEN_FLASH_SECTOR_SIZE)
 
-#define PHAN_VENDOR_ID 0x4040
-
-#define RCV_DESC_RINGSIZE      \
-       (sizeof(struct rcv_desc) * adapter->max_rx_desc_count)
-#define STATUS_DESC_RINGSIZE   \
-       (sizeof(struct status_desc)* adapter->max_rx_desc_count)
-#define LRO_DESC_RINGSIZE      \
-       (sizeof(rcvDesc_t) * adapter->max_lro_rx_desc_count)
-#define TX_RINGSIZE    \
-       (sizeof(struct netxen_cmd_buffer) * adapter->max_tx_desc_count)
-#define RCV_BUFFSIZE   \
-       (sizeof(struct netxen_rx_buffer) * rds_ring->max_rx_desc_count)
+#define RCV_DESC_RINGSIZE(rds_ring)    \
+       (sizeof(struct rcv_desc) * (rds_ring)->num_desc)
+#define RCV_BUFF_RINGSIZE(rds_ring)    \
+       (sizeof(struct netxen_rx_buffer) * rds_ring->num_desc)
+#define STATUS_DESC_RINGSIZE(sds_ring) \
+       (sizeof(struct status_desc) * (sds_ring)->num_desc)
+#define TX_BUFF_RINGSIZE(tx_ring)      \
+       (sizeof(struct netxen_cmd_buffer) * tx_ring->num_desc)
+#define TX_DESC_RINGSIZE(tx_ring)      \
+       (sizeof(struct cmd_desc_type0) * tx_ring->num_desc)
+
 #define find_diff_among(a,b,range) ((a)<(b)?((b)-(a)):((b)+(range)-(a)))
 
-#define NETXEN_NETDEV_STATUS           0x1
 #define NETXEN_RCV_PRODUCER_OFFSET     0
 #define NETXEN_RCV_PEG_DB_ID           2
 #define NETXEN_HOST_DUMMY_DMA_SIZE 1024
 #define NX_P3_A2               0x30
 #define NX_P3_B0               0x40
 #define NX_P3_B1               0x41
+#define NX_P3_B2               0x42
+#define NX_P3P_A0              0x50
 
 #define NX_IS_REVISION_P2(REVISION)     (REVISION <= NX_P2_C1)
 #define NX_IS_REVISION_P3(REVISION)     (REVISION >= NX_P3_A0)
+#define NX_IS_REVISION_P3P(REVISION)     (REVISION >= NX_P3P_A0)
 
 #define FIRST_PAGE_GROUP_START 0
 #define FIRST_PAGE_GROUP_END   0x100000
 #define NX_ETHERMTU                    1500
 #define NX_MAX_ETHERHDR                32 /* This contains some padding */
 
-#define NX_RX_NORMAL_BUF_MAX_LEN       (NX_MAX_ETHERHDR + NX_ETHERMTU)
+#define NX_P2_RX_BUF_MAX_LEN           1760
+#define NX_P3_RX_BUF_MAX_LEN           (NX_MAX_ETHERHDR + NX_ETHERMTU)
 #define NX_P2_RX_JUMBO_BUF_MAX_LEN     (NX_MAX_ETHERHDR + P2_MAX_MTU)
 #define NX_P3_RX_JUMBO_BUF_MAX_LEN     (NX_MAX_ETHERHDR + P3_MAX_MTU)
 #define NX_CT_DEFAULT_RX_BUF_LEN       2048
+#define NX_LRO_BUFFER_EXTRA            2048
 
-#define MAX_RX_BUFFER_LENGTH           1760
-#define MAX_RX_JUMBO_BUFFER_LENGTH     8062
-#define MAX_RX_LRO_BUFFER_LENGTH       ((48*1024)-512)
-#define RX_DMA_MAP_LEN                 (MAX_RX_BUFFER_LENGTH - 2)
-#define RX_JUMBO_DMA_MAP_LEN   \
-       (MAX_RX_JUMBO_BUFFER_LENGTH - 2)
-#define RX_LRO_DMA_MAP_LEN             (MAX_RX_LRO_BUFFER_LENGTH - 2)
+#define NX_RX_LRO_BUFFER_LENGTH                (8060)
 
 /*
  * Maximum number of ring contexts
 #define        MAX_NUM_CARDS           4
 
 #define MAX_BUFFERS_PER_CMD    32
+#define TX_STOP_THRESH         ((MAX_SKB_FRAGS >> 2) + 4)
+#define NX_MAX_TX_TIMEOUTS     2
 
 /*
  * Following are the states of the Phantom. Phantom will set them and
 /* Host writes the following to notify that it has done the init-handshake */
 #define PHAN_INITIALIZE_ACK    0xf00f
 
-#define NUM_RCV_DESC_RINGS     3       /* No of Rcv Descriptor contexts */
-
-/* descriptor types */
-#define RCV_DESC_NORMAL                0x01
-#define RCV_DESC_JUMBO         0x02
-#define RCV_DESC_LRO           0x04
-#define RCV_DESC_NORMAL_CTXID  0
-#define RCV_DESC_JUMBO_CTXID   1
-#define RCV_DESC_LRO_CTXID     2
-
-#define RCV_DESC_TYPE(ID) \
-       ((ID == RCV_DESC_JUMBO_CTXID)   \
-               ? RCV_DESC_JUMBO        \
-               : ((ID == RCV_DESC_LRO_CTXID)   \
-                       ? RCV_DESC_LRO :        \
-                       (RCV_DESC_NORMAL)))
-
-#define MAX_CMD_DESCRIPTORS            4096
-#define MAX_RCV_DESCRIPTORS            16384
-#define MAX_CMD_DESCRIPTORS_HOST       (MAX_CMD_DESCRIPTORS / 4)
-#define MAX_RCV_DESCRIPTORS_1G         (MAX_RCV_DESCRIPTORS / 4)
+#define NUM_RCV_DESC_RINGS     3
+#define NUM_STS_DESC_RINGS     4
+
+#define RCV_RING_NORMAL        0
+#define RCV_RING_JUMBO 1
+#define RCV_RING_LRO   2
+
+#define MIN_CMD_DESCRIPTORS            64
+#define MIN_RCV_DESCRIPTORS            64
+#define MIN_JUMBO_DESCRIPTORS          32
+
+#define MAX_CMD_DESCRIPTORS            1024
+#define MAX_RCV_DESCRIPTORS_1G         4096
 #define MAX_RCV_DESCRIPTORS_10G                8192
-#define MAX_JUMBO_RCV_DESCRIPTORS      1024
-#define MAX_LRO_RCV_DESCRIPTORS                64
-#define MAX_RCVSTATUS_DESCRIPTORS      MAX_RCV_DESCRIPTORS
-#define MAX_JUMBO_RCV_DESC     MAX_JUMBO_RCV_DESCRIPTORS
-#define MAX_RCV_DESC           MAX_RCV_DESCRIPTORS
-#define MAX_RCVSTATUS_DESC     MAX_RCV_DESCRIPTORS
-#define MAX_EPG_DESCRIPTORS    (MAX_CMD_DESCRIPTORS * 8)
-#define NUM_RCV_DESC           (MAX_RCV_DESC + MAX_JUMBO_RCV_DESCRIPTORS + \
-                                MAX_LRO_RCV_DESCRIPTORS)
-#define MIN_TX_COUNT   4096
-#define MIN_RX_COUNT   4096
+#define MAX_JUMBO_RCV_DESCRIPTORS_1G   512
+#define MAX_JUMBO_RCV_DESCRIPTORS_10G  1024
+#define MAX_LRO_RCV_DESCRIPTORS                8
+
+#define DEFAULT_RCV_DESCRIPTORS_1G     2048
+#define DEFAULT_RCV_DESCRIPTORS_10G    4096
+
 #define NETXEN_CTX_SIGNATURE   0xdee0
+#define NETXEN_CTX_SIGNATURE_V2        0x0002dee0
+#define NETXEN_CTX_RESET       0xbad0
+#define NETXEN_CTX_D3_RESET    0xacc0
 #define NETXEN_RCV_PRODUCER(ringid)    (ringid)
-#define MAX_FRAME_SIZE 0x10000 /* 64K MAX size for LSO */
 
 #define PHAN_PEG_RCV_INITIALIZED       0xff01
 #define PHAN_PEG_RCV_START_INITIALIZE  0xff00
 #define MPORT_SINGLE_FUNCTION_MODE 0x1111
 #define MPORT_MULTI_FUNCTION_MODE 0x2222
 
-#include "netxen_nic_phan_reg.h"
+#define NX_MAX_PCI_FUNC                8
 
 /*
  * NetXen host-peg signal message structure
@@ -263,12 +250,19 @@ typedef u32 netxen_ctx_msg;
 #define netxen_set_msg_opcode(config_word, val)        \
        ((config_word) &= ~(0xf<<28), (config_word) |= (val & 0xf) << 28)
 
-struct netxen_rcv_context {
-       __le64 rcv_ring_addr;
-       __le32 rcv_ring_size;
+struct netxen_rcv_ring {
+       __le64 addr;
+       __le32 size;
        __le32 rsrvd;
 };
 
+struct netxen_sts_ring {
+       __le64 addr;
+       __le32 size;
+       __le16 msi_index;
+       __le16 rsvd;
+} ;
+
 struct netxen_ring_ctx {
 
        /* one command ring */
@@ -278,13 +272,18 @@ struct netxen_ring_ctx {
        __le32 rsrvd;
 
        /* three receive rings */
-       struct netxen_rcv_context rcv_ctx[3];
+       struct netxen_rcv_ring rcv_rings[NUM_RCV_DESC_RINGS];
 
-       /* one status ring */
        __le64 sts_ring_addr;
        __le32 sts_ring_size;
 
        __le32 ctx_id;
+
+       __le64 rsrvd_2[3];
+       __le32 sts_ring_count;
+       __le32 rsrvd_3;
+       struct netxen_sts_ring sts_rings[NUM_STS_DESC_RINGS];
+
 } __attribute__ ((aligned(64)));
 
 /*
@@ -303,86 +302,51 @@ struct netxen_ring_ctx {
 #define FLAGS_IPSEC_SA_ADD     0x04
 #define FLAGS_IPSEC_SA_DELETE  0x08
 #define FLAGS_VLAN_TAGGED      0x10
+#define FLAGS_VLAN_OOB         0x40
+
+#define netxen_set_tx_vlan_tci(cmd_desc, v)    \
+       (cmd_desc)->vlan_TCI = cpu_to_le16(v);
 
 #define netxen_set_cmd_desc_port(cmd_desc, var)        \
        ((cmd_desc)->port_ctxid |= ((var) & 0x0F))
 #define netxen_set_cmd_desc_ctxid(cmd_desc, var)       \
        ((cmd_desc)->port_ctxid |= ((var) << 4 & 0xF0))
 
-#define netxen_set_cmd_desc_flags(cmd_desc, val)       \
-       (cmd_desc)->flags_opcode = ((cmd_desc)->flags_opcode & \
-               ~cpu_to_le16(0x7f)) | cpu_to_le16((val) & 0x7f)
-#define netxen_set_cmd_desc_opcode(cmd_desc, val)      \
-       (cmd_desc)->flags_opcode = ((cmd_desc)->flags_opcode & \
-               ~cpu_to_le16((u16)0x3f << 7)) | cpu_to_le16(((val) & 0x3f) << 7)
-
-#define netxen_set_cmd_desc_num_of_buff(cmd_desc, val) \
-       (cmd_desc)->num_of_buffers_total_length = \
-               ((cmd_desc)->num_of_buffers_total_length & \
-               ~cpu_to_le32(0xff)) | cpu_to_le32((val) & 0xff)
-#define netxen_set_cmd_desc_totallength(cmd_desc, val) \
-       (cmd_desc)->num_of_buffers_total_length = \
-               ((cmd_desc)->num_of_buffers_total_length & \
-               ~cpu_to_le32((u32)0xffffff << 8)) | \
-               cpu_to_le32(((val) & 0xffffff) << 8)
-
-#define netxen_get_cmd_desc_opcode(cmd_desc)   \
-       ((le16_to_cpu((cmd_desc)->flags_opcode) >> 7) & 0x003f)
-#define netxen_get_cmd_desc_totallength(cmd_desc)      \
-       ((le32_to_cpu((cmd_desc)->num_of_buffers_total_length) >> 8) & 0xffffff)
+#define netxen_set_tx_port(_desc, _port) \
+       (_desc)->port_ctxid = ((_port) & 0xf) | (((_port) << 4) & 0xf0)
+
+#define netxen_set_tx_flags_opcode(_desc, _flags, _opcode) \
+       (_desc)->flags_opcode = \
+       cpu_to_le16(((_flags) & 0x7f) | (((_opcode) & 0x3f) << 7))
+
+#define netxen_set_tx_frags_len(_desc, _frags, _len) \
+       (_desc)->nfrags__length = \
+       cpu_to_le32(((_frags) & 0xff) | (((_len) & 0xffffff) << 8))
 
 struct cmd_desc_type0 {
        u8 tcp_hdr_offset;      /* For LSO only */
        u8 ip_hdr_offset;       /* For LSO only */
-       /* Bit pattern: 0-6 flags, 7-12 opcode, 13-15 unused */
-       __le16 flags_opcode;
-       /* Bit pattern: 0-7 total number of segments,
-          8-31 Total size of the packet */
-       __le32 num_of_buffers_total_length;
-       union {
-               struct {
-                       __le32 addr_low_part2;
-                       __le32 addr_high_part2;
-               };
-               __le64 addr_buffer2;
-       };
+       __le16 flags_opcode;    /* 15:13 unused, 12:7 opcode, 6:0 flags */
+       __le32 nfrags__length;  /* 31:8 total len, 7:0 frag count */
 
-       __le16 reference_handle;        /* changed to u16 to add mss */
-       __le16 mss;             /* passed by NDIS_PACKET for LSO */
-       /* Bit pattern 0-3 port, 0-3 ctx id */
-       u8 port_ctxid;
+       __le64 addr_buffer2;
+
+       __le16 reference_handle;
+       __le16 mss;
+       u8 port_ctxid;          /* 7:4 ctxid 3:0 port */
        u8 total_hdr_length;    /* LSO only : MAC+IP+TCP Hdr size */
        __le16 conn_id;         /* IPSec offoad only */
 
-       union {
-               struct {
-                       __le32 addr_low_part3;
-                       __le32 addr_high_part3;
-               };
-               __le64 addr_buffer3;
-       };
-       union {
-               struct {
-                       __le32 addr_low_part1;
-                       __le32 addr_high_part1;
-               };
-               __le64 addr_buffer1;
-       };
+       __le64 addr_buffer3;
+       __le64 addr_buffer1;
 
-       __le16 buffer1_length;
-       __le16 buffer2_length;
-       __le16 buffer3_length;
-       __le16 buffer4_length;
+       __le16 buffer_length[4];
 
-       union {
-               struct {
-                       __le32 addr_low_part4;
-                       __le32 addr_high_part4;
-               };
-               __le64 addr_buffer4;
-       };
+       __le64 addr_buffer4;
 
-       __le64 unused;
+       __le32 reserved2;
+       __le16 reserved;
+       __le16 vlan_TCI;
 
 } __attribute__ ((aligned(64)));
 
@@ -395,27 +359,25 @@ struct rcv_desc {
 };
 
 /* opcode field in status_desc */
+#define NETXEN_NIC_SYN_OFFLOAD  0x03
 #define NETXEN_NIC_RXPKT_DESC  0x04
 #define NETXEN_OLD_RXPKT_DESC  0x3f
+#define NETXEN_NIC_RESPONSE_DESC 0x05
+#define NETXEN_NIC_LRO_DESC    0x12
 
 /* for status field in status_desc */
 #define STATUS_NEED_CKSUM      (1)
 #define STATUS_CKSUM_OK                (2)
 
 /* owner bits of status_desc */
-#define STATUS_OWNER_HOST      (0x1)
-#define STATUS_OWNER_PHANTOM   (0x2)
-
-#define NETXEN_PROT_IP         (1)
-#define NETXEN_PROT_UNKNOWN    (0)
-
-/* Note: sizeof(status_desc) should always be a mutliple of 2 */
-
-#define netxen_get_sts_desc_lro_cnt(status_desc)       \
-       ((status_desc)->lro & 0x7F)
-#define netxen_get_sts_desc_lro_last_frag(status_desc) \
-       (((status_desc)->lro & 0x80) >> 7)
+#define STATUS_OWNER_HOST      (0x1ULL << 56)
+#define STATUS_OWNER_PHANTOM   (0x2ULL << 56)
 
+/* Status descriptor:
+   0-3 port, 4-7 status, 8-11 type, 12-27 total_length
+   28-43 reference_handle, 44-47 protocol, 48-52 pkt_offset
+   53-55 desc_cnt, 56-57 owner, 58-63 opcode
+ */
 #define netxen_get_sts_port(sts_data)  \
        ((sts_data) & 0x0F)
 #define netxen_get_sts_status(sts_data)        \
@@ -430,50 +392,61 @@ struct rcv_desc {
        (((sts_data) >> 44) & 0x0F)
 #define netxen_get_sts_pkt_offset(sts_data)    \
        (((sts_data) >> 48) & 0x1F)
+#define netxen_get_sts_desc_cnt(sts_data)      \
+       (((sts_data) >> 53) & 0x7)
 #define netxen_get_sts_opcode(sts_data)        \
        (((sts_data) >> 58) & 0x03F)
 
-#define netxen_get_sts_owner(status_desc)      \
-       ((le64_to_cpu((status_desc)->status_desc_data) >> 56) & 0x03)
-#define netxen_set_sts_owner(status_desc, val) { \
-       (status_desc)->status_desc_data = \
-               ((status_desc)->status_desc_data & \
-               ~cpu_to_le64(0x3ULL << 56)) | \
-               cpu_to_le64((u64)((val) & 0x3) << 56); \
-}
+#define netxen_get_lro_sts_refhandle(sts_data)         \
+       ((sts_data) & 0x0FFFF)
+#define netxen_get_lro_sts_length(sts_data)    \
+       (((sts_data) >> 16) & 0x0FFFF)
+#define netxen_get_lro_sts_l2_hdr_offset(sts_data)     \
+       (((sts_data) >> 32) & 0x0FF)
+#define netxen_get_lro_sts_l4_hdr_offset(sts_data)     \
+       (((sts_data) >> 40) & 0x0FF)
+#define netxen_get_lro_sts_timestamp(sts_data) \
+       (((sts_data) >> 48) & 0x1)
+#define netxen_get_lro_sts_type(sts_data)      \
+       (((sts_data) >> 49) & 0x7)
+#define netxen_get_lro_sts_push_flag(sts_data)         \
+       (((sts_data) >> 52) & 0x1)
+#define netxen_get_lro_sts_seq_number(sts_data)                \
+       ((sts_data) & 0x0FFFFFFFF)
+
 
 struct status_desc {
-       /* Bit pattern: 0-3 port, 4-7 status, 8-11 type, 12-27 total_length
-          28-43 reference_handle, 44-47 protocol, 48-52 pkt_offset
-          53-55 desc_cnt, 56-57 owner, 58-63 opcode
-        */
-       __le64 status_desc_data;
-       union {
-               struct {
-                       __le32 hash_value;
-                       u8 hash_type;
-                       u8 msg_type;
-                       u8 unused;
-                       union {
-                               /* Bit pattern: 0-6 lro_count indicates frag
-                                * sequence, 7 last_frag indicates last frag
-                                */
-                               u8 lro;
-
-                               /* chained buffers */
-                               u8 nr_frags;
-                       };
-               };
-               struct {
-                       __le16 frag_handles[4];
-               };
-       };
+       __le64 status_desc_data[2];
 } __attribute__ ((aligned(16)));
 
-enum {
-       NETXEN_RCV_PEG_0 = 0,
-       NETXEN_RCV_PEG_1
+/* UNIFIED ROMIMAGE *************************/
+#define NX_UNI_FW_MIN_SIZE             0x3eb000
+#define NX_UNI_DIR_SECT_PRODUCT_TBL    0x0
+#define NX_UNI_DIR_SECT_BOOTLD         0x6
+#define NX_UNI_DIR_SECT_FW             0x7
+
+/*Offsets */
+#define NX_UNI_CHIP_REV_OFF            10
+#define NX_UNI_FLAGS_OFF               11
+#define NX_UNI_BIOS_VERSION_OFF        12
+#define NX_UNI_BOOTLD_IDX_OFF          27
+#define NX_UNI_FIRMWARE_IDX_OFF        29
+
+struct uni_table_desc{
+       uint32_t        findex;
+       uint32_t        num_entries;
+       uint32_t        entry_size;
+       uint32_t        reserved[5];
+};
+
+struct uni_data_desc{
+       uint32_t        findex;
+       uint32_t        size;
+       uint32_t        reserved[5];
 };
+
+/* UNIFIED ROMIMAGE *************************/
+
 /* The version of the main data structure */
 #define        NETXEN_BDINFO_VERSION 1
 
@@ -483,274 +456,77 @@ enum {
 /* Max number of Gig ports on a Phantom board */
 #define NETXEN_MAX_PORTS 4
 
-typedef enum {
-       NETXEN_BRDTYPE_P1_BD = 0x0000,
-       NETXEN_BRDTYPE_P1_SB = 0x0001,
-       NETXEN_BRDTYPE_P1_SMAX = 0x0002,
-       NETXEN_BRDTYPE_P1_SOCK = 0x0003,
-
-       NETXEN_BRDTYPE_P2_SOCK_31 = 0x0008,
-       NETXEN_BRDTYPE_P2_SOCK_35 = 0x0009,
-       NETXEN_BRDTYPE_P2_SB35_4G = 0x000a,
-       NETXEN_BRDTYPE_P2_SB31_10G = 0x000b,
-       NETXEN_BRDTYPE_P2_SB31_2G = 0x000c,
-
-       NETXEN_BRDTYPE_P2_SB31_10G_IMEZ = 0x000d,
-       NETXEN_BRDTYPE_P2_SB31_10G_HMEZ = 0x000e,
-       NETXEN_BRDTYPE_P2_SB31_10G_CX4 = 0x000f,
-
-       NETXEN_BRDTYPE_P3_REF_QG = 0x0021,
-       NETXEN_BRDTYPE_P3_HMEZ = 0x0022,
-       NETXEN_BRDTYPE_P3_10G_CX4_LP = 0x0023,
-       NETXEN_BRDTYPE_P3_4_GB = 0x0024,
-       NETXEN_BRDTYPE_P3_IMEZ = 0x0025,
-       NETXEN_BRDTYPE_P3_10G_SFP_PLUS = 0x0026,
-       NETXEN_BRDTYPE_P3_10000_BASE_T = 0x0027,
-       NETXEN_BRDTYPE_P3_XG_LOM = 0x0028,
-       NETXEN_BRDTYPE_P3_4_GB_MM = 0x0029,
-       NETXEN_BRDTYPE_P3_10G_SFP_CT = 0x002a,
-       NETXEN_BRDTYPE_P3_10G_SFP_QT = 0x002b,
-       NETXEN_BRDTYPE_P3_10G_CX4 = 0x0031,
-       NETXEN_BRDTYPE_P3_10G_XFP = 0x0032
-
-} netxen_brdtype_t;
-
-typedef enum {
-       NETXEN_BRDMFG_INVENTEC = 1
-} netxen_brdmfg;
-
-typedef enum {
-       MEM_ORG_128Mbx4 = 0x0,  /* DDR1 only */
-       MEM_ORG_128Mbx8 = 0x1,  /* DDR1 only */
-       MEM_ORG_128Mbx16 = 0x2, /* DDR1 only */
-       MEM_ORG_256Mbx4 = 0x3,
-       MEM_ORG_256Mbx8 = 0x4,
-       MEM_ORG_256Mbx16 = 0x5,
-       MEM_ORG_512Mbx4 = 0x6,
-       MEM_ORG_512Mbx8 = 0x7,
-       MEM_ORG_512Mbx16 = 0x8,
-       MEM_ORG_1Gbx4 = 0x9,
-       MEM_ORG_1Gbx8 = 0xa,
-       MEM_ORG_1Gbx16 = 0xb,
-       MEM_ORG_2Gbx4 = 0xc,
-       MEM_ORG_2Gbx8 = 0xd,
-       MEM_ORG_2Gbx16 = 0xe,
-       MEM_ORG_128Mbx32 = 0x10002,     /* GDDR only */
-       MEM_ORG_256Mbx32 = 0x10005      /* GDDR only */
-} netxen_mn_mem_org_t;
-
-typedef enum {
-       MEM_ORG_512Kx36 = 0x0,
-       MEM_ORG_1Mx36 = 0x1,
-       MEM_ORG_2Mx36 = 0x2
-} netxen_sn_mem_org_t;
-
-typedef enum {
-       MEM_DEPTH_4MB = 0x1,
-       MEM_DEPTH_8MB = 0x2,
-       MEM_DEPTH_16MB = 0x3,
-       MEM_DEPTH_32MB = 0x4,
-       MEM_DEPTH_64MB = 0x5,
-       MEM_DEPTH_128MB = 0x6,
-       MEM_DEPTH_256MB = 0x7,
-       MEM_DEPTH_512MB = 0x8,
-       MEM_DEPTH_1GB = 0x9,
-       MEM_DEPTH_2GB = 0xa,
-       MEM_DEPTH_4GB = 0xb,
-       MEM_DEPTH_8GB = 0xc,
-       MEM_DEPTH_16GB = 0xd,
-       MEM_DEPTH_32GB = 0xe
-} netxen_mem_depth_t;
-
-struct netxen_board_info {
-       u32 header_version;
-
-       u32 board_mfg;
-       u32 board_type;
-       u32 board_num;
-       u32 chip_id;
-       u32 chip_minor;
-       u32 chip_major;
-       u32 chip_pkg;
-       u32 chip_lot;
-
-       u32 port_mask;          /* available niu ports */
-       u32 peg_mask;           /* available pegs */
-       u32 icache_ok;          /* can we run with icache? */
-       u32 dcache_ok;          /* can we run with dcache? */
-       u32 casper_ok;
-
-       u32 mac_addr_lo_0;
-       u32 mac_addr_lo_1;
-       u32 mac_addr_lo_2;
-       u32 mac_addr_lo_3;
-
-       /* MN-related config */
-       u32 mn_sync_mode;       /* enable/ sync shift cclk/ sync shift mclk */
-       u32 mn_sync_shift_cclk;
-       u32 mn_sync_shift_mclk;
-       u32 mn_wb_en;
-       u32 mn_crystal_freq;    /* in MHz */
-       u32 mn_speed;           /* in MHz */
-       u32 mn_org;
-       u32 mn_depth;
-       u32 mn_ranks_0;         /* ranks per slot */
-       u32 mn_ranks_1;         /* ranks per slot */
-       u32 mn_rd_latency_0;
-       u32 mn_rd_latency_1;
-       u32 mn_rd_latency_2;
-       u32 mn_rd_latency_3;
-       u32 mn_rd_latency_4;
-       u32 mn_rd_latency_5;
-       u32 mn_rd_latency_6;
-       u32 mn_rd_latency_7;
-       u32 mn_rd_latency_8;
-       u32 mn_dll_val[18];
-       u32 mn_mode_reg;        /* MIU DDR Mode Register */
-       u32 mn_ext_mode_reg;    /* MIU DDR Extended Mode Register */
-       u32 mn_timing_0;        /* MIU Memory Control Timing Rgister */
-       u32 mn_timing_1;        /* MIU Extended Memory Ctrl Timing Register */
-       u32 mn_timing_2;        /* MIU Extended Memory Ctrl Timing2 Register */
-
-       /* SN-related config */
-       u32 sn_sync_mode;       /* enable/ sync shift cclk / sync shift mclk */
-       u32 sn_pt_mode;         /* pass through mode */
-       u32 sn_ecc_en;
-       u32 sn_wb_en;
-       u32 sn_crystal_freq;
-       u32 sn_speed;
-       u32 sn_org;
-       u32 sn_depth;
-       u32 sn_dll_tap;
-       u32 sn_rd_latency;
-
-       u32 mac_addr_hi_0;
-       u32 mac_addr_hi_1;
-       u32 mac_addr_hi_2;
-       u32 mac_addr_hi_3;
-
-       u32 magic;              /* indicates flash has been initialized */
-
-       u32 mn_rdimm;
-       u32 mn_dll_override;
-
-};
-
-#define FLASH_NUM_PORTS                (4)
-
-struct netxen_flash_mac_addr {
-       u32 flash_addr[32];
-};
-
-struct netxen_user_old_info {
-       u8 flash_md5[16];
-       u8 crbinit_md5[16];
-       u8 brdcfg_md5[16];
-       /* bootloader */
-       u32 bootld_version;
-       u32 bootld_size;
-       u8 bootld_md5[16];
-       /* image */
-       u32 image_version;
-       u32 image_size;
-       u8 image_md5[16];
-       /* primary image status */
-       u32 primary_status;
-       u32 secondary_present;
-
-       /* MAC address , 4 ports */
-       struct netxen_flash_mac_addr mac_addr[FLASH_NUM_PORTS];
-};
-#define FLASH_NUM_MAC_PER_PORT 32
-struct netxen_user_info {
-       u8 flash_md5[16 * 64];
-       /* bootloader */
-       u32 bootld_version;
-       u32 bootld_size;
-       /* image */
-       u32 image_version;
-       u32 image_size;
-       /* primary image status */
-       u32 primary_status;
-       u32 secondary_present;
-
-       /* MAC address , 4 ports, 32 address per port */
-       u64 mac_addr[FLASH_NUM_PORTS * FLASH_NUM_MAC_PER_PORT];
-       u32 sub_sys_id;
-       u8 serial_num[32];
-
-       /* Any user defined data */
-};
-
-/*
- * Flash Layout - new format.
- */
-struct netxen_new_user_info {
-       u8 flash_md5[16 * 64];
-       /* bootloader */
-       u32 bootld_version;
-       u32 bootld_size;
-       /* image */
-       u32 image_version;
-       u32 image_size;
-       /* primary image status */
-       u32 primary_status;
-       u32 secondary_present;
-
-       /* MAC address , 4 ports, 32 address per port */
-       u64 mac_addr[FLASH_NUM_PORTS * FLASH_NUM_MAC_PER_PORT];
-       u32 sub_sys_id;
-       u8 serial_num[32];
-
-       /* Any user defined data */
-};
-
-#define SECONDARY_IMAGE_PRESENT 0xb3b4b5b6
-#define SECONDARY_IMAGE_ABSENT 0xffffffff
-#define PRIMARY_IMAGE_GOOD     0x5a5a5a5a
-#define PRIMARY_IMAGE_BAD      0xffffffff
+#define NETXEN_BRDTYPE_P1_BD           0x0000
+#define NETXEN_BRDTYPE_P1_SB           0x0001
+#define NETXEN_BRDTYPE_P1_SMAX         0x0002
+#define NETXEN_BRDTYPE_P1_SOCK         0x0003
+
+#define NETXEN_BRDTYPE_P2_SOCK_31      0x0008
+#define NETXEN_BRDTYPE_P2_SOCK_35      0x0009
+#define NETXEN_BRDTYPE_P2_SB35_4G      0x000a
+#define NETXEN_BRDTYPE_P2_SB31_10G     0x000b
+#define NETXEN_BRDTYPE_P2_SB31_2G      0x000c
+
+#define NETXEN_BRDTYPE_P2_SB31_10G_IMEZ                0x000d
+#define NETXEN_BRDTYPE_P2_SB31_10G_HMEZ                0x000e
+#define NETXEN_BRDTYPE_P2_SB31_10G_CX4         0x000f
+
+#define NETXEN_BRDTYPE_P3_REF_QG       0x0021
+#define NETXEN_BRDTYPE_P3_HMEZ         0x0022
+#define NETXEN_BRDTYPE_P3_10G_CX4_LP   0x0023
+#define NETXEN_BRDTYPE_P3_4_GB         0x0024
+#define NETXEN_BRDTYPE_P3_IMEZ         0x0025
+#define NETXEN_BRDTYPE_P3_10G_SFP_PLUS 0x0026
+#define NETXEN_BRDTYPE_P3_10000_BASE_T 0x0027
+#define NETXEN_BRDTYPE_P3_XG_LOM       0x0028
+#define NETXEN_BRDTYPE_P3_4_GB_MM      0x0029
+#define NETXEN_BRDTYPE_P3_10G_SFP_CT   0x002a
+#define NETXEN_BRDTYPE_P3_10G_SFP_QT   0x002b
+#define NETXEN_BRDTYPE_P3_10G_CX4      0x0031
+#define NETXEN_BRDTYPE_P3_10G_XFP      0x0032
+#define NETXEN_BRDTYPE_P3_10G_TP       0x0080
 
 /* Flash memory map */
-typedef enum {
-       NETXEN_CRBINIT_START = 0,       /* Crbinit section */
-       NETXEN_BRDCFG_START = 0x4000,   /* board config */
-       NETXEN_INITCODE_START = 0x6000, /* pegtune code */
-       NETXEN_BOOTLD_START = 0x10000,  /* bootld */
-       NETXEN_IMAGE_START = 0x43000,   /* compressed image */
-       NETXEN_SECONDARY_START = 0x200000,      /* backup images */
-       NETXEN_PXE_START = 0x3E0000,    /* user defined region */
-       NETXEN_USER_START = 0x3E8000,   /* User defined region for new boards */
-       NETXEN_FIXED_START = 0x3F0000   /* backup of crbinit */
-} netxen_flash_map_t;
-
-#define NETXEN_USER_START_OLD NETXEN_PXE_START /* for backward compatibility */
-
-#define NETXEN_FLASH_START             (NETXEN_CRBINIT_START)
-#define NETXEN_INIT_SECTOR             (0)
-#define NETXEN_PRIMARY_START           (NETXEN_BOOTLD_START)
-#define NETXEN_FLASH_CRBINIT_SIZE      (0x4000)
-#define NETXEN_FLASH_BRDCFG_SIZE       (sizeof(struct netxen_board_info))
-#define NETXEN_FLASH_USER_SIZE         (sizeof(struct netxen_user_info)/sizeof(u32))
-#define NETXEN_FLASH_SECONDARY_SIZE    (NETXEN_USER_START-NETXEN_SECONDARY_START)
-#define NETXEN_NUM_PRIMARY_SECTORS     (0x20)
-#define NETXEN_NUM_CONFIG_SECTORS      (1)
-#define PFX "NetXen: "
-extern char netxen_nic_driver_name[];
+#define NETXEN_CRBINIT_START   0       /* crbinit section */
+#define NETXEN_BRDCFG_START    0x4000  /* board config */
+#define NETXEN_INITCODE_START  0x6000  /* pegtune code */
+#define NETXEN_BOOTLD_START    0x10000 /* bootld */
+#define NETXEN_IMAGE_START     0x43000 /* compressed image */
+#define NETXEN_SECONDARY_START 0x200000        /* backup images */
+#define NETXEN_PXE_START       0x3E0000        /* PXE boot rom */
+#define NETXEN_USER_START      0x3E8000        /* Firmare info */
+#define NETXEN_FIXED_START     0x3F0000        /* backup of crbinit */
+#define NETXEN_USER_START_OLD  NETXEN_PXE_START /* very old flash */
+
+#define NX_OLD_MAC_ADDR_OFFSET (NETXEN_USER_START)
+#define NX_FW_VERSION_OFFSET   (NETXEN_USER_START+0x408)
+#define NX_FW_SIZE_OFFSET      (NETXEN_USER_START+0x40c)
+#define NX_FW_MAC_ADDR_OFFSET  (NETXEN_USER_START+0x418)
+#define NX_FW_SERIAL_NUM_OFFSET        (NETXEN_USER_START+0x81c)
+#define NX_BIOS_VERSION_OFFSET (NETXEN_USER_START+0x83c)
+
+#define NX_HDR_VERSION_OFFSET  (NETXEN_BRDCFG_START)
+#define NX_BRDTYPE_OFFSET      (NETXEN_BRDCFG_START+0x8)
+#define NX_FW_MAGIC_OFFSET     (NETXEN_BRDCFG_START+0x128)
+
+#define NX_FW_MIN_SIZE         (0x3fffff)
+#define NX_P2_MN_ROMIMAGE      0
+#define NX_P3_CT_ROMIMAGE      1
+#define NX_P3_MN_ROMIMAGE      2
+#define NX_UNIFIED_ROMIMAGE    3
+#define NX_FLASH_ROMIMAGE      4
+#define NX_UNKNOWN_ROMIMAGE    0xff
+
+#define NX_P2_MN_ROMIMAGE_NAME         "nxromimg.bin"
+#define NX_P3_CT_ROMIMAGE_NAME         "nx3fwct.bin"
+#define NX_P3_MN_ROMIMAGE_NAME         "nx3fwmn.bin"
+#define NX_UNIFIED_ROMIMAGE_NAME       "phanfw.bin"
+#define NX_FLASH_ROMIMAGE_NAME         "flash"
 
-/* Note: Make sure to not call this before adapter->port is valid */
-#if !defined(NETXEN_DEBUG)
-#define DPRINTK(klevel, fmt, args...)  do { \
-       } while (0)
-#else
-#define DPRINTK(klevel, fmt, args...)  do { \
-       printk(KERN_##klevel PFX "%s: %s: " fmt, __FUNCTION__,\
-               (adapter != NULL && adapter->netdev != NULL) ? \
-               adapter->netdev->name : NULL, \
-               ## args); } while(0)
-#endif
+extern char netxen_nic_driver_name[];
 
 /* Number of status descriptors to handle per interrupt */
-#define MAX_STATUS_HANDLE      (128)
+#define MAX_STATUS_HANDLE      (64)
 
 /*
  * netxen_skb_frag{} is to contain mapping info for each SG list. This
@@ -758,20 +534,14 @@ extern char netxen_nic_driver_name[];
  */
 struct netxen_skb_frag {
        u64 dma;
-       u32 length;
+       u64 length;
 };
 
-#define _netxen_set_bits(config_word, start, bits, val)        {\
-       unsigned long long __tmask = (((1ULL << (bits)) - 1) << (start));\
-       unsigned long long __tvalue = (val);    \
-       (config_word) &= ~__tmask;      \
-       (config_word) |= (((__tvalue) << (start)) & __tmask); \
-}
-
-#define _netxen_clear_bits(config_word, start, bits) {\
-       unsigned long long __tmask = (((1ULL << (bits)) - 1) << (start));  \
-       (config_word) &= ~__tmask; \
-}
+struct netxen_recv_crb {
+       u32 crb_rcv_producer[NUM_RCV_DESC_RINGS];
+       u32 crb_sts_consumer[NUM_STS_DESC_RINGS];
+       u32 sw_int_mask[NUM_STS_DESC_RINGS];
+};
 
 /*    Following defines are for the state of the buffers    */
 #define        NETXEN_BUFFER_FREE      0
@@ -784,13 +554,7 @@ struct netxen_skb_frag {
 struct netxen_cmd_buffer {
        struct sk_buff *skb;
        struct netxen_skb_frag frag_array[MAX_BUFFERS_PER_CMD + 1];
-       u32 total_length;
-       u32 mss;
-       u16 port;
-       u8 cmd;
-       u8 frag_count;
-       unsigned long time_stamp;
-       u32 state;
+       u32 frag_count;
 };
 
 /* In rx_buffer, we do not need multiple fragments as is a single buffer */
@@ -800,9 +564,6 @@ struct netxen_rx_buffer {
        u64 dma;
        u16 ref_handle;
        u16 state;
-       u32 lro_expected_frags;
-       u32 lro_current_frags;
-       u32 lro_length;
 };
 
 /* Board types */
@@ -817,49 +578,39 @@ struct netxen_hardware_context {
        void __iomem *pci_base0;
        void __iomem *pci_base1;
        void __iomem *pci_base2;
-       unsigned long first_page_group_end;
-       unsigned long first_page_group_start;
        void __iomem *db_base;
+       void __iomem *ocm_win_crb;
+
        unsigned long db_len;
        unsigned long pci_len0;
 
-       u8 cut_through;
-       int qdr_sn_window;
-       int ddr_mn_window;
-       unsigned long mn_win_crb;
-       unsigned long ms_win_crb;
+       u32 ocm_win;
+       u32 crb_win;
 
+       rwlock_t crb_lock;
+       spinlock_t mem_lock;
+
+       u8 cut_through;
        u8 revision_id;
+       u8 pci_func;
+       u8 linkup;
+       u16 port_type;
        u16 board_type;
-       struct netxen_board_info boardcfg;
-       u32 linkup;
-       /* Address of cmd ring in Phantom */
-       struct cmd_desc_type0 *cmd_desc_head;
-       dma_addr_t cmd_desc_phys_addr;
-       struct netxen_adapter *adapter;
-       int pci_func;
 };
 
-#define RCV_RING_LRO   RCV_DESC_LRO
-
 #define MINIMUM_ETHERNET_FRAME_SIZE    64      /* With FCS */
 #define ETHERNET_FCS_SIZE              4
 
 struct netxen_adapter_stats {
-       u64  rcvdbadskb;
        u64  xmitcalled;
-       u64  xmitedframes;
        u64  xmitfinished;
-       u64  badskblen;
-       u64  nocmddescriptor;
-       u64  polled;
        u64  rxdropped;
        u64  txdropped;
        u64  csummed;
-       u64  no_rcv;
+       u64  rx_pkts;
+       u64  lro_pkts;
        u64  rxbytes;
        u64  txbytes;
-       u64  ints;
 };
 
 /*
@@ -867,17 +618,49 @@ struct netxen_adapter_stats {
  * be one Rcv Descriptor for normal packets, one for jumbo and may be others.
  */
 struct nx_host_rds_ring {
-       u32 flags;
        u32 producer;
-       dma_addr_t phys_addr;
-       u32 crb_rcv_producer;   /* reg offset */
-       struct rcv_desc *desc_head;     /* address of rx ring in Phantom */
-       u32 max_rx_desc_count;
+       u32 num_desc;
        u32 dma_size;
        u32 skb_size;
-       struct netxen_rx_buffer *rx_buf_arr;    /* rx buffers for receive   */
+       u32 flags;
+       void __iomem *crb_rcv_producer;
+       struct rcv_desc *desc_head;
+       struct netxen_rx_buffer *rx_buf_arr;
        struct list_head free_list;
-       int begin_alloc;
+       spinlock_t lock;
+       dma_addr_t phys_addr;
+};
+
+struct nx_host_sds_ring {
+       u32 consumer;
+       u32 num_desc;
+       void __iomem *crb_sts_consumer;
+       void __iomem *crb_intr_mask;
+
+       struct status_desc *desc_head;
+       struct netxen_adapter *adapter;
+       struct napi_struct napi;
+       struct list_head free_list[NUM_RCV_DESC_RINGS];
+
+       int irq;
+
+       dma_addr_t phys_addr;
+       char name[IFNAMSIZ+4];
+};
+
+struct nx_host_tx_ring {
+       u32 producer;
+       __le32 *hw_consumer;
+       u32 sw_consumer;
+       void __iomem *crb_cmd_producer;
+       void __iomem *crb_cmd_consumer;
+       u32 num_desc;
+
+       struct netdev_queue *txq;
+
+       struct netxen_cmd_buffer *cmd_buf_arr;
+       struct cmd_desc_type0 *desc_head;
+       dma_addr_t phys_addr;
 };
 
 /*
@@ -891,11 +674,11 @@ struct netxen_recv_context {
        u16 context_id;
        u16 virt_port;
 
-       struct nx_host_rds_ring rds_rings[NUM_RCV_DESC_RINGS];
-       u32 status_rx_consumer;
-       u32 crb_sts_consumer;   /* reg offset */
-       dma_addr_t rcv_status_desc_phys_addr;
-       struct status_desc *rcv_status_desc_head;
+       struct nx_host_rds_ring *rds_rings;
+       struct nx_host_sds_ring *sds_rings;
+
+       struct netxen_ring_ctx *hwctx;
+       dma_addr_t phys_addr;
 };
 
 /* New HW context creation */
@@ -939,7 +722,19 @@ struct netxen_recv_context {
 #define NX_CDRP_CMD_GET_STATISTICS          0x0000000f
 #define NX_CDRP_CMD_DELETE_STATISTICS       0x00000010
 #define NX_CDRP_CMD_SET_MTU                 0x00000012
-#define NX_CDRP_CMD_MAX                     0x00000013
+#define NX_CDRP_CMD_READ_PHY                   0x00000013
+#define NX_CDRP_CMD_WRITE_PHY                  0x00000014
+#define NX_CDRP_CMD_READ_HW_REG                        0x00000015
+#define NX_CDRP_CMD_GET_FLOW_CTL               0x00000016
+#define NX_CDRP_CMD_SET_FLOW_CTL               0x00000017
+#define NX_CDRP_CMD_READ_MAX_MTU               0x00000018
+#define NX_CDRP_CMD_READ_MAX_LRO               0x00000019
+#define NX_CDRP_CMD_CONFIGURE_TOE              0x0000001a
+#define NX_CDRP_CMD_FUNC_ATTRIB                        0x0000001b
+#define NX_CDRP_CMD_READ_PEXQ_PARAMETERS       0x0000001c
+#define NX_CDRP_CMD_GET_LIC_CAPABILITIES       0x0000001d
+#define NX_CDRP_CMD_READ_MAX_LRO_PER_BOARD     0x0000001e
+#define NX_CDRP_CMD_MAX                                0x0000001f
 
 #define NX_RCODE_SUCCESS               0
 #define NX_RCODE_NO_HOST_MEM           1
@@ -980,6 +775,7 @@ struct netxen_recv_context {
 #define NX_CAP0_LSO                    NX_CAP_BIT(0, 6)
 #define NX_CAP0_JUMBO_CONTIGUOUS       NX_CAP_BIT(0, 7)
 #define NX_CAP0_LRO_CONTIGUOUS         NX_CAP_BIT(0, 8)
+#define NX_CAP0_HW_LRO                 NX_CAP_BIT(0, 10)
 
 /*
  * Context state
@@ -996,31 +792,31 @@ struct netxen_recv_context {
  */
 
 typedef struct {
-       u64 host_phys_addr;     /* Ring base addr */
-       u32 ring_size;          /* Ring entries */
-       u16 msi_index;
-       u16 rsvd;               /* Padding */
+       __le64 host_phys_addr;  /* Ring base addr */
+       __le32 ring_size;               /* Ring entries */
+       __le16 msi_index;
+       __le16 rsvd;            /* Padding */
 } nx_hostrq_sds_ring_t;
 
 typedef struct {
-       u64 host_phys_addr;     /* Ring base addr */
-       u64 buff_size;          /* Packet buffer size */
-       u32 ring_size;          /* Ring entries */
-       u32 ring_kind;          /* Class of ring */
+       __le64 host_phys_addr;  /* Ring base addr */
+       __le64 buff_size;               /* Packet buffer size */
+       __le32 ring_size;               /* Ring entries */
+       __le32 ring_kind;               /* Class of ring */
 } nx_hostrq_rds_ring_t;
 
 typedef struct {
-       u64 host_rsp_dma_addr;  /* Response dma'd here */
-       u32 capabilities[4];    /* Flag bit vector */
-       u32 host_int_crb_mode;  /* Interrupt crb usage */
-       u32 host_rds_crb_mode;  /* RDS crb usage */
+       __le64 host_rsp_dma_addr;       /* Response dma'd here */
+       __le32 capabilities[4]; /* Flag bit vector */
+       __le32 host_int_crb_mode;       /* Interrupt crb usage */
+       __le32 host_rds_crb_mode;       /* RDS crb usage */
        /* These ring offsets are relative to data[0] below */
-       u32 rds_ring_offset;    /* Offset to RDS config */
-       u32 sds_ring_offset;    /* Offset to SDS config */
-       u16 num_rds_rings;      /* Count of RDS rings */
-       u16 num_sds_rings;      /* Count of SDS rings */
-       u16 rsvd1;              /* Padding */
-       u16 rsvd2;              /* Padding */
+       __le32 rds_ring_offset; /* Offset to RDS config */
+       __le32 sds_ring_offset; /* Offset to SDS config */
+       __le16 num_rds_rings;   /* Count of RDS rings */
+       __le16 num_sds_rings;   /* Count of SDS rings */
+       __le16 rsvd1;           /* Padding */
+       __le16 rsvd2;           /* Padding */
        u8  reserved[128];      /* reserve space for future expansion*/
        /* MUST BE 64-bit aligned.
           The following is packed:
@@ -1030,24 +826,24 @@ typedef struct {
 } nx_hostrq_rx_ctx_t;
 
 typedef struct {
-       u32 host_producer_crb;  /* Crb to use */
-       u32 rsvd1;              /* Padding */
+       __le32 host_producer_crb;       /* Crb to use */
+       __le32 rsvd1;           /* Padding */
 } nx_cardrsp_rds_ring_t;
 
 typedef struct {
-       u32 host_consumer_crb;  /* Crb to use */
-       u32 interrupt_crb;      /* Crb to use */
+       __le32 host_consumer_crb;       /* Crb to use */
+       __le32 interrupt_crb;   /* Crb to use */
 } nx_cardrsp_sds_ring_t;
 
 typedef struct {
        /* These ring offsets are relative to data[0] below */
-       u32 rds_ring_offset;    /* Offset to RDS config */
-       u32 sds_ring_offset;    /* Offset to SDS config */
-       u32 host_ctx_state;     /* Starting State */
-       u32 num_fn_per_port;    /* How many PCI fn share the port */
-       u16 num_rds_rings;      /* Count of RDS rings */
-       u16 num_sds_rings;      /* Count of SDS rings */
-       u16 context_id;         /* Handle for context */
+       __le32 rds_ring_offset; /* Offset to RDS config */
+       __le32 sds_ring_offset; /* Offset to SDS config */
+       __le32 host_ctx_state;  /* Starting State */
+       __le32 num_fn_per_port; /* How many PCI fn share the port */
+       __le16 num_rds_rings;   /* Count of RDS rings */
+       __le16 num_sds_rings;   /* Count of SDS rings */
+       __le16 context_id;              /* Handle for context */
        u8  phys_port;          /* Physical id of port */
        u8  virt_port;          /* Virtual/Logical id of port */
        u8  reserved[128];      /* save space for future expansion */
@@ -1073,34 +869,34 @@ typedef struct {
  */
 
 typedef struct {
-       u64 host_phys_addr;     /* Ring base addr */
-       u32 ring_size;          /* Ring entries */
-       u32 rsvd;               /* Padding */
+       __le64 host_phys_addr;  /* Ring base addr */
+       __le32 ring_size;               /* Ring entries */
+       __le32 rsvd;            /* Padding */
 } nx_hostrq_cds_ring_t;
 
 typedef struct {
-       u64 host_rsp_dma_addr;  /* Response dma'd here */
-       u64 cmd_cons_dma_addr;  /*  */
-       u64 dummy_dma_addr;     /*  */
-       u32 capabilities[4];    /* Flag bit vector */
-       u32 host_int_crb_mode;  /* Interrupt crb usage */
-       u32 rsvd1;              /* Padding */
-       u16 rsvd2;              /* Padding */
-       u16 interrupt_ctl;
-       u16 msi_index;
-       u16 rsvd3;              /* Padding */
+       __le64 host_rsp_dma_addr;       /* Response dma'd here */
+       __le64 cmd_cons_dma_addr;       /*  */
+       __le64 dummy_dma_addr;  /*  */
+       __le32 capabilities[4]; /* Flag bit vector */
+       __le32 host_int_crb_mode;       /* Interrupt crb usage */
+       __le32 rsvd1;           /* Padding */
+       __le16 rsvd2;           /* Padding */
+       __le16 interrupt_ctl;
+       __le16 msi_index;
+       __le16 rsvd3;           /* Padding */
        nx_hostrq_cds_ring_t cds_ring;  /* Desc of cds ring */
        u8  reserved[128];      /* future expansion */
 } nx_hostrq_tx_ctx_t;
 
 typedef struct {
-       u32 host_producer_crb;  /* Crb to use */
-       u32 interrupt_crb;      /* Crb to use */
+       __le32 host_producer_crb;       /* Crb to use */
+       __le32 interrupt_crb;   /* Crb to use */
 } nx_cardrsp_cds_ring_t;
 
 typedef struct {
-       u32 host_ctx_state;     /* Starting state */
-       u16 context_id;         /* Handle for context */
+       __le32 host_ctx_state;  /* Starting state */
+       __le16 context_id;              /* Handle for context */
        u8  phys_port;          /* Physical id of port */
        u8  virt_port;          /* Virtual/Logical id of port */
        nx_cardrsp_cds_ring_t cds_ring; /* Card cds settings */
@@ -1134,8 +930,8 @@ typedef struct {
 #define NETXEN_MAC_DEL 2
 
 typedef struct nx_mac_list_s {
-       struct nx_mac_list_s *next;
-       uint8_t mac_addr[MAX_ADDR_LEN];
+       struct list_head list;
+       uint8_t mac_addr[ETH_ALEN+2];
 } nx_mac_list_t;
 
 /*
@@ -1177,35 +973,147 @@ typedef struct {
 
 #define NX_MAC_EVENT           0x1
 
-enum {
-       NX_NIC_H2C_OPCODE_START = 0,
-       NX_NIC_H2C_OPCODE_CONFIG_RSS,
-       NX_NIC_H2C_OPCODE_CONFIG_RSS_TBL,
-       NX_NIC_H2C_OPCODE_CONFIG_INTR_COALESCE,
-       NX_NIC_H2C_OPCODE_CONFIG_LED,
-       NX_NIC_H2C_OPCODE_CONFIG_PROMISCUOUS,
-       NX_NIC_H2C_OPCODE_CONFIG_L2_MAC,
-       NX_NIC_H2C_OPCODE_LRO_REQUEST,
-       NX_NIC_H2C_OPCODE_GET_SNMP_STATS,
-       NX_NIC_H2C_OPCODE_PROXY_START_REQUEST,
-       NX_NIC_H2C_OPCODE_PROXY_STOP_REQUEST,
-       NX_NIC_H2C_OPCODE_PROXY_SET_MTU,
-       NX_NIC_H2C_OPCODE_PROXY_SET_VPORT_MISS_MODE,
-       NX_H2P_OPCODE_GET_FINGER_PRINT_REQUEST,
-       NX_H2P_OPCODE_INSTALL_LICENSE_REQUEST,
-       NX_H2P_OPCODE_GET_LICENSE_CAPABILITY_REQUEST,
-       NX_NIC_H2C_OPCODE_GET_NET_STATS,
-       NX_NIC_H2C_OPCODE_LAST
-};
+#define NX_IP_UP               2
+#define NX_IP_DOWN             3
+
+/*
+ * Driver --> Firmware
+ */
+#define NX_NIC_H2C_OPCODE_START                                0
+#define NX_NIC_H2C_OPCODE_CONFIG_RSS                   1
+#define NX_NIC_H2C_OPCODE_CONFIG_RSS_TBL               2
+#define NX_NIC_H2C_OPCODE_CONFIG_INTR_COALESCE         3
+#define NX_NIC_H2C_OPCODE_CONFIG_LED                   4
+#define NX_NIC_H2C_OPCODE_CONFIG_PROMISCUOUS           5
+#define NX_NIC_H2C_OPCODE_CONFIG_L2_MAC                        6
+#define NX_NIC_H2C_OPCODE_LRO_REQUEST                  7
+#define NX_NIC_H2C_OPCODE_GET_SNMP_STATS               8
+#define NX_NIC_H2C_OPCODE_PROXY_START_REQUEST          9
+#define NX_NIC_H2C_OPCODE_PROXY_STOP_REQUEST           10
+#define NX_NIC_H2C_OPCODE_PROXY_SET_MTU                        11
+#define NX_NIC_H2C_OPCODE_PROXY_SET_VPORT_MISS_MODE    12
+#define NX_NIC_H2C_OPCODE_GET_FINGER_PRINT_REQUEST     13
+#define NX_NIC_H2C_OPCODE_INSTALL_LICENSE_REQUEST      14
+#define NX_NIC_H2C_OPCODE_GET_LICENSE_CAPABILITY_REQUEST       15
+#define NX_NIC_H2C_OPCODE_GET_NET_STATS                        16
+#define NX_NIC_H2C_OPCODE_PROXY_UPDATE_P2V             17
+#define NX_NIC_H2C_OPCODE_CONFIG_IPADDR                        18
+#define NX_NIC_H2C_OPCODE_CONFIG_LOOPBACK              19
+#define NX_NIC_H2C_OPCODE_PROXY_STOP_DONE              20
+#define NX_NIC_H2C_OPCODE_GET_LINKEVENT                        21
+#define NX_NIC_C2C_OPCODE                              22
+#define NX_NIC_H2C_OPCODE_CONFIG_BRIDGING               23
+#define NX_NIC_H2C_OPCODE_CONFIG_HW_LRO                        24
+#define NX_NIC_H2C_OPCODE_LAST                         25
+
+/*
+ * Firmware --> Driver
+ */
+
+#define NX_NIC_C2H_OPCODE_START                                128
+#define NX_NIC_C2H_OPCODE_CONFIG_RSS_RESPONSE          129
+#define NX_NIC_C2H_OPCODE_CONFIG_RSS_TBL_RESPONSE      130
+#define NX_NIC_C2H_OPCODE_CONFIG_MAC_RESPONSE          131
+#define NX_NIC_C2H_OPCODE_CONFIG_PROMISCUOUS_RESPONSE  132
+#define NX_NIC_C2H_OPCODE_CONFIG_L2_MAC_RESPONSE       133
+#define NX_NIC_C2H_OPCODE_LRO_DELETE_RESPONSE          134
+#define NX_NIC_C2H_OPCODE_LRO_ADD_FAILURE_RESPONSE     135
+#define NX_NIC_C2H_OPCODE_GET_SNMP_STATS               136
+#define NX_NIC_C2H_OPCODE_GET_FINGER_PRINT_REPLY       137
+#define NX_NIC_C2H_OPCODE_INSTALL_LICENSE_REPLY                138
+#define NX_NIC_C2H_OPCODE_GET_LICENSE_CAPABILITIES_REPLY 139
+#define NX_NIC_C2H_OPCODE_GET_NET_STATS_RESPONSE       140
+#define NX_NIC_C2H_OPCODE_GET_LINKEVENT_RESPONSE       141
+#define NX_NIC_C2H_OPCODE_LAST                         142
 
 #define VPORT_MISS_MODE_DROP           0 /* drop all unmatched */
 #define VPORT_MISS_MODE_ACCEPT_ALL     1 /* accept all packets */
 #define VPORT_MISS_MODE_ACCEPT_MULTI   2 /* accept unmatched multicast */
 
+#define NX_NIC_LRO_REQUEST_FIRST               0
+#define NX_NIC_LRO_REQUEST_ADD_FLOW            1
+#define NX_NIC_LRO_REQUEST_DELETE_FLOW         2
+#define NX_NIC_LRO_REQUEST_TIMER               3
+#define NX_NIC_LRO_REQUEST_CLEANUP             4
+#define NX_NIC_LRO_REQUEST_ADD_FLOW_SCHEDULED  5
+#define NX_TOE_LRO_REQUEST_ADD_FLOW            6
+#define NX_TOE_LRO_REQUEST_ADD_FLOW_RESPONSE   7
+#define NX_TOE_LRO_REQUEST_DELETE_FLOW         8
+#define NX_TOE_LRO_REQUEST_DELETE_FLOW_RESPONSE        9
+#define NX_TOE_LRO_REQUEST_TIMER               10
+#define NX_NIC_LRO_REQUEST_LAST                        11
+
+#define NX_FW_CAPABILITY_LINK_NOTIFICATION     (1 << 5)
+#define NX_FW_CAPABILITY_SWITCHING             (1 << 6)
+#define NX_FW_CAPABILITY_PEXQ                  (1 << 7)
+#define NX_FW_CAPABILITY_BDG                   (1 << 8)
+#define NX_FW_CAPABILITY_FVLANTX               (1 << 9)
+#define NX_FW_CAPABILITY_HW_LRO                        (1 << 10)
+
+/* module types */
+#define LINKEVENT_MODULE_NOT_PRESENT                   1
+#define LINKEVENT_MODULE_OPTICAL_UNKNOWN               2
+#define LINKEVENT_MODULE_OPTICAL_SRLR                  3
+#define LINKEVENT_MODULE_OPTICAL_LRM                   4
+#define LINKEVENT_MODULE_OPTICAL_SFP_1G                        5
+#define LINKEVENT_MODULE_TWINAX_UNSUPPORTED_CABLE      6
+#define LINKEVENT_MODULE_TWINAX_UNSUPPORTED_CABLELEN   7
+#define LINKEVENT_MODULE_TWINAX                                8
+
+#define LINKSPEED_10GBPS       10000
+#define LINKSPEED_1GBPS                1000
+#define LINKSPEED_100MBPS      100
+#define LINKSPEED_10MBPS       10
+
+#define LINKSPEED_ENCODED_10MBPS       0
+#define LINKSPEED_ENCODED_100MBPS      1
+#define LINKSPEED_ENCODED_1GBPS                2
+
+#define LINKEVENT_AUTONEG_DISABLED     0
+#define LINKEVENT_AUTONEG_ENABLED      1
+
+#define LINKEVENT_HALF_DUPLEX          0
+#define LINKEVENT_FULL_DUPLEX          1
+
+#define LINKEVENT_LINKSPEED_MBPS       0
+#define LINKEVENT_LINKSPEED_ENCODED    1
+
+#define AUTO_FW_RESET_ENABLED  0xEF10AF12
+#define AUTO_FW_RESET_DISABLED 0xDCBAAF12
+
+/* firmware response header:
+ *     63:58 - message type
+ *     57:56 - owner
+ *     55:53 - desc count
+ *     52:48 - reserved
+ *     47:40 - completion id
+ *     39:32 - opcode
+ *     31:16 - error code
+ *     15:00 - reserved
+ */
+#define netxen_get_nic_msgtype(msg_hdr)        \
+       ((msg_hdr >> 58) & 0x3F)
+#define netxen_get_nic_msg_compid(msg_hdr)     \
+       ((msg_hdr >> 40) & 0xFF)
+#define netxen_get_nic_msg_opcode(msg_hdr)     \
+       ((msg_hdr >> 32) & 0xFF)
+#define netxen_get_nic_msg_errcode(msg_hdr)    \
+       ((msg_hdr >> 16) & 0xFFFF)
+
 typedef struct {
-       u64 qhdr;
-       u64 req_hdr;
-       u64 words[6];
+       union {
+               struct {
+                       u64 hdr;
+                       u64 body[7];
+               };
+               u64 words[8];
+       };
+} nx_fw_msg_t;
+
+typedef struct {
+       __le64 qhdr;
+       __le64 req_hdr;
+       __le64 words[6];
 } nx_nic_req_t;
 
 typedef struct {
@@ -1218,19 +1126,26 @@ typedef struct {
 
 #define NETXEN_NIC_MSI_ENABLED         0x02
 #define NETXEN_NIC_MSIX_ENABLED                0x04
+#define NETXEN_NIC_LRO_ENABLED         0x08
+#define NETXEN_NIC_BRIDGE_ENABLED       0X10
+#define NETXEN_NIC_DIAG_ENABLED                0x20
 #define NETXEN_IS_MSI_FAMILY(adapter) \
        ((adapter)->flags & (NETXEN_NIC_MSI_ENABLED | NETXEN_NIC_MSIX_ENABLED))
 
-#define MSIX_ENTRIES_PER_ADAPTER       8
+#define MSIX_ENTRIES_PER_ADAPTER       NUM_STS_DESC_RINGS
 #define NETXEN_MSIX_TBL_SPACE          8192
 #define NETXEN_PCI_REG_MSIX_TBL                0x44
 
 #define NETXEN_DB_MAPSIZE_BYTES        0x1000
 
-#define NETXEN_NETDEV_WEIGHT 120
+#define NETXEN_NETDEV_WEIGHT 128
 #define NETXEN_ADAPTER_UP_MAGIC 777
 #define NETXEN_NIC_PEG_TUNE 0
 
+#define __NX_FW_ATTACHED               0
+#define __NX_DEV_UP                    1
+#define __NX_RESETTING                 2
+
 struct netxen_dummy_dma {
        void *addr;
        dma_addr_t phys_addr;
@@ -1241,227 +1156,160 @@ struct netxen_adapter {
 
        struct net_device *netdev;
        struct pci_dev *pdev;
-       int pci_using_dac;
-       struct napi_struct napi;
-       struct net_device_stats net_stats;
-       int mtu;
-       int portnum;
-       u8 physical_port;
-       u16 tx_context_id;
-
-       uint8_t         mc_enabled;
-       uint8_t         max_mc_count;
-       nx_mac_list_t   *mac_list;
-
-       struct netxen_legacy_intr_set legacy_intr;
-       u32     crb_intr_mask;
-
-       struct work_struct watchdog_task;
-       struct timer_list watchdog_timer;
-       struct work_struct  tx_timeout_task;
+       struct list_head mac_list;
 
-       u32 curr_window;
-       u32 crb_win;
-       rwlock_t adapter_lock;
+       spinlock_t tx_clean_lock;
 
-       uint64_t dma_mask;
+       u16 num_txd;
+       u16 num_rxd;
+       u16 num_jumbo_rxd;
+       u16 num_lro_rxd;
 
-       u32 cmd_producer;
-       __le32 *cmd_consumer;
-       u32 last_cmd_consumer;
-       u32 crb_addr_cmd_producer;
-       u32 crb_addr_cmd_consumer;
+       u8 max_rds_rings;
+       u8 max_sds_rings;
+       u8 driver_mismatch;
+       u8 msix_supported;
+       u8 rx_csum;
+       u8 pci_using_dac;
+       u8 portnum;
+       u8 physical_port;
 
-       u32 max_tx_desc_count;
-       u32 max_rx_desc_count;
-       u32 max_jumbo_rx_desc_count;
-       u32 max_lro_rx_desc_count;
+       u8 mc_enabled;
+       u8 max_mc_count;
+       u8 rss_supported;
+       u8 link_changed;
+       u8 fw_wait_cnt;
+       u8 fw_fail_cnt;
+       u8 tx_timeo_cnt;
+       u8 need_fw_reset;
+
+       u8 has_link_events;
+       u8 fw_type;
+       u16 tx_context_id;
+       u16 mtu;
+       u16 is_up;
 
-       int max_rds_rings;
+       u16 link_speed;
+       u16 link_duplex;
+       u16 link_autoneg;
+       u16 module_type;
 
+       u32 capabilities;
        u32 flags;
        u32 irq;
-       int driver_mismatch;
        u32 temp;
 
-       u32 fw_major;
+       u32 int_vec_bit;
+       u32 heartbit;
 
-       u8 msix_supported;
-       u8 max_possible_rss_rings;
-       struct msix_entry msix_entries[MSIX_ENTRIES_PER_ADAPTER];
+       u8 mac_addr[ETH_ALEN];
 
        struct netxen_adapter_stats stats;
 
-       u16 link_speed;
-       u16 link_duplex;
-       u16 state;
-       u16 link_autoneg;
-       int rx_csum;
-       int status;
-
-       struct netxen_cmd_buffer *cmd_buf_arr;  /* Command buffers for xmit */
-
-       /*
-        * Receive instances. These can be either one per port,
-        * or one per peg, etc.
-        */
-       struct netxen_recv_context recv_ctx[MAX_RCV_CTX];
+       struct netxen_recv_context recv_ctx;
+       struct nx_host_tx_ring *tx_ring;
 
-       int is_up;
-       struct netxen_dummy_dma dummy_dma;
-       nx_nic_intr_coalesce_t coal;
-
-       /* Context interface shared between card and host */
-       struct netxen_ring_ctx *ctx_desc;
-       dma_addr_t ctx_desc_phys_addr;
-       int intr_scheme;
-       int msi_mode;
-       int (*enable_phy_interrupts) (struct netxen_adapter *);
-       int (*disable_phy_interrupts) (struct netxen_adapter *);
-       int (*macaddr_set) (struct netxen_adapter *, netxen_ethernet_macaddr_t);
+       int (*macaddr_set) (struct netxen_adapter *, u8 *);
        int (*set_mtu) (struct netxen_adapter *, int);
        int (*set_promisc) (struct netxen_adapter *, u32);
-       int (*phy_read) (struct netxen_adapter *, long reg, u32 *);
-       int (*phy_write) (struct netxen_adapter *, long reg, u32 val);
+       void (*set_multi) (struct net_device *);
+       int (*phy_read) (struct netxen_adapter *, u32 reg, u32 *);
+       int (*phy_write) (struct netxen_adapter *, u32 reg, u32 val);
        int (*init_port) (struct netxen_adapter *, int);
        int (*stop_port) (struct netxen_adapter *);
 
-       int (*hw_read_wx)(struct netxen_adapter *, ulong, void *, int);
-       int (*hw_write_wx)(struct netxen_adapter *, ulong, void *, int);
-       int (*pci_mem_read)(struct netxen_adapter *, u64, void *, int);
-       int (*pci_mem_write)(struct netxen_adapter *, u64, void *, int);
-       int (*pci_write_immediate)(struct netxen_adapter *, u64, u32);
-       u32 (*pci_read_immediate)(struct netxen_adapter *, u64);
-       void (*pci_write_normalize)(struct netxen_adapter *, u64, u32);
-       u32 (*pci_read_normalize)(struct netxen_adapter *, u64);
-       unsigned long (*pci_set_window)(struct netxen_adapter *,
-                       unsigned long long);
-};                             /* netxen_adapter structure */
+       u32 (*crb_read)(struct netxen_adapter *, ulong);
+       int (*crb_write)(struct netxen_adapter *, ulong, u32);
 
-/*
- * NetXen dma watchdog control structure
- *
- *     Bit 0           : enabled => R/O: 1 watchdog active, 0 inactive
- *     Bit 1           : disable_request => 1 req disable dma watchdog
- *     Bit 2           : enable_request =>  1 req enable dma watchdog
- *     Bit 3-31        : unused
- */
+       int (*pci_mem_read)(struct netxen_adapter *, u64, u64 *);
+       int (*pci_mem_write)(struct netxen_adapter *, u64, u64);
 
-#define netxen_set_dma_watchdog_disable_req(config_word) \
-       _netxen_set_bits(config_word, 1, 1, 1)
-#define netxen_set_dma_watchdog_enable_req(config_word) \
-       _netxen_set_bits(config_word, 2, 1, 1)
-#define netxen_get_dma_watchdog_enabled(config_word) \
-       ((config_word) & 0x1)
-#define netxen_get_dma_watchdog_disabled(config_word) \
-       (((config_word) >> 1) & 0x1)
-
-/* Max number of xmit producer threads that can run simultaneously */
-#define        MAX_XMIT_PRODUCERS              16
-
-#define PCI_OFFSET_FIRST_RANGE(adapter, off)    \
-       ((adapter)->ahw.pci_base0 + (off))
-#define PCI_OFFSET_SECOND_RANGE(adapter, off)   \
-       ((adapter)->ahw.pci_base1 + (off) - SECOND_PAGE_GROUP_START)
-#define PCI_OFFSET_THIRD_RANGE(adapter, off)    \
-       ((adapter)->ahw.pci_base2 + (off) - THIRD_PAGE_GROUP_START)
-
-static inline void __iomem *pci_base_offset(struct netxen_adapter *adapter,
-                                           unsigned long off)
-{
-       if ((off < FIRST_PAGE_GROUP_END) && (off >= FIRST_PAGE_GROUP_START)) {
-               return (adapter->ahw.pci_base0 + off);
-       } else if ((off < SECOND_PAGE_GROUP_END) &&
-                  (off >= SECOND_PAGE_GROUP_START)) {
-               return (adapter->ahw.pci_base1 + off - SECOND_PAGE_GROUP_START);
-       } else if ((off < THIRD_PAGE_GROUP_END) &&
-                  (off >= THIRD_PAGE_GROUP_START)) {
-               return (adapter->ahw.pci_base2 + off - THIRD_PAGE_GROUP_START);
-       }
-       return NULL;
-}
+       int (*pci_set_window)(struct netxen_adapter *, u64, u32 *);
 
-static inline void __iomem *pci_base(struct netxen_adapter *adapter,
-                                    unsigned long off)
-{
-       if ((off < FIRST_PAGE_GROUP_END) && (off >= FIRST_PAGE_GROUP_START)) {
-               return adapter->ahw.pci_base0;
-       } else if ((off < SECOND_PAGE_GROUP_END) &&
-                  (off >= SECOND_PAGE_GROUP_START)) {
-               return adapter->ahw.pci_base1;
-       } else if ((off < THIRD_PAGE_GROUP_END) &&
-                  (off >= THIRD_PAGE_GROUP_START)) {
-               return adapter->ahw.pci_base2;
-       }
-       return NULL;
-}
+       u32 (*io_read)(struct netxen_adapter *, void __iomem *);
+       void (*io_write)(struct netxen_adapter *, void __iomem *, u32);
+
+       void __iomem    *tgt_mask_reg;
+       void __iomem    *pci_int_reg;
+       void __iomem    *tgt_status_reg;
+       void __iomem    *crb_int_state_reg;
+       void __iomem    *isr_int_vec;
+
+       struct msix_entry msix_entries[MSIX_ENTRIES_PER_ADAPTER];
+
+       struct netxen_dummy_dma dummy_dma;
+
+       struct delayed_work fw_work;
+
+       struct work_struct  tx_timeout_task;
+
+       nx_nic_intr_coalesce_t coal;
+
+       unsigned long state;
+       __le32 file_prd_off;    /*File fw product offset*/
+       u32 fw_version;
+       const struct firmware *fw;
+};
+
+int netxen_niu_xg_init_port(struct netxen_adapter *adapter, int port);
+int netxen_niu_disable_xg_port(struct netxen_adapter *adapter);
 
-int netxen_niu_xgbe_enable_phy_interrupts(struct netxen_adapter *adapter);
-int netxen_niu_gbe_enable_phy_interrupts(struct netxen_adapter *adapter);
-int netxen_niu_xgbe_disable_phy_interrupts(struct netxen_adapter *adapter);
-int netxen_niu_gbe_disable_phy_interrupts(struct netxen_adapter *adapter);
-int netxen_niu_gbe_phy_read(struct netxen_adapter *adapter, long reg,
-                           __u32 * readval);
-int netxen_niu_gbe_phy_write(struct netxen_adapter *adapter,
-                            long reg, __u32 val);
+int nx_fw_cmd_query_phy(struct netxen_adapter *adapter, u32 reg, u32 *val);
+int nx_fw_cmd_set_phy(struct netxen_adapter *adapter, u32 reg, u32 val);
 
 /* Functions available from netxen_nic_hw.c */
 int netxen_nic_set_mtu_xgb(struct netxen_adapter *adapter, int new_mtu);
 int netxen_nic_set_mtu_gb(struct netxen_adapter *adapter, int new_mtu);
-void netxen_nic_reg_write(struct netxen_adapter *adapter, u64 off, u32 val);
-int netxen_nic_reg_read(struct netxen_adapter *adapter, u64 off);
-void netxen_nic_write_w0(struct netxen_adapter *adapter, u32 index, u32 value);
-void netxen_nic_read_w0(struct netxen_adapter *adapter, u32 index, u32 *value);
-void netxen_nic_write_w1(struct netxen_adapter *adapter, u32 index, u32 value);
-void netxen_nic_read_w1(struct netxen_adapter *adapter, u32 index, u32 *value);
 
-int netxen_nic_get_board_info(struct netxen_adapter *adapter);
+int netxen_p2_nic_set_mac_addr(struct netxen_adapter *adapter, u8 *addr);
+int netxen_p3_nic_set_mac_addr(struct netxen_adapter *adapter, u8 *addr);
+
+#define NXRD32(adapter, off) \
+       (adapter->crb_read(adapter, off))
+#define NXWR32(adapter, off, val) \
+       (adapter->crb_write(adapter, off, val))
+#define NXRDIO(adapter, addr) \
+       (adapter->io_read(adapter, addr))
+#define NXWRIO(adapter, addr, val) \
+       (adapter->io_write(adapter, addr, val))
+
+int netxen_pcie_sem_lock(struct netxen_adapter *, int, u32);
+void netxen_pcie_sem_unlock(struct netxen_adapter *, int);
+
+#define netxen_rom_lock(a)     \
+       netxen_pcie_sem_lock((a), 2, NETXEN_ROM_LOCK_ID)
+#define netxen_rom_unlock(a)   \
+       netxen_pcie_sem_unlock((a), 2)
+#define netxen_phy_lock(a)     \
+       netxen_pcie_sem_lock((a), 3, NETXEN_PHY_LOCK_ID)
+#define netxen_phy_unlock(a)   \
+       netxen_pcie_sem_unlock((a), 3)
+#define netxen_api_lock(a)     \
+       netxen_pcie_sem_lock((a), 5, 0)
+#define netxen_api_unlock(a)   \
+       netxen_pcie_sem_unlock((a), 5)
+#define netxen_sw_lock(a)      \
+       netxen_pcie_sem_lock((a), 6, 0)
+#define netxen_sw_unlock(a)    \
+       netxen_pcie_sem_unlock((a), 6)
+#define crb_win_lock(a)        \
+       netxen_pcie_sem_lock((a), 7, NETXEN_CRB_WIN_LOCK_ID)
+#define crb_win_unlock(a)      \
+       netxen_pcie_sem_unlock((a), 7)
 
-int netxen_nic_hw_read_wx_128M(struct netxen_adapter *adapter,
-               ulong off, void *data, int len);
-int netxen_nic_hw_write_wx_128M(struct netxen_adapter *adapter,
-               ulong off, void *data, int len);
-int netxen_nic_pci_mem_read_128M(struct netxen_adapter *adapter,
-               u64 off, void *data, int size);
-int netxen_nic_pci_mem_write_128M(struct netxen_adapter *adapter,
-               u64 off, void *data, int size);
-int netxen_nic_pci_write_immediate_128M(struct netxen_adapter *adapter,
-               u64 off, u32 data);
-u32 netxen_nic_pci_read_immediate_128M(struct netxen_adapter *adapter, u64 off);
-void netxen_nic_pci_write_normalize_128M(struct netxen_adapter *adapter,
-               u64 off, u32 data);
-u32 netxen_nic_pci_read_normalize_128M(struct netxen_adapter *adapter, u64 off);
-unsigned long netxen_nic_pci_set_window_128M(struct netxen_adapter *adapter,
-               unsigned long long addr);
-void netxen_nic_pci_change_crbwindow_128M(struct netxen_adapter *adapter,
-               u32 wndw);
-
-int netxen_nic_hw_read_wx_2M(struct netxen_adapter *adapter,
-               ulong off, void *data, int len);
-int netxen_nic_hw_write_wx_2M(struct netxen_adapter *adapter,
-               ulong off, void *data, int len);
-int netxen_nic_pci_mem_read_2M(struct netxen_adapter *adapter,
-               u64 off, void *data, int size);
-int netxen_nic_pci_mem_write_2M(struct netxen_adapter *adapter,
-               u64 off, void *data, int size);
-void netxen_crb_writelit_adapter(struct netxen_adapter *adapter,
-                                unsigned long off, int data);
-int netxen_nic_pci_write_immediate_2M(struct netxen_adapter *adapter,
-               u64 off, u32 data);
-u32 netxen_nic_pci_read_immediate_2M(struct netxen_adapter *adapter, u64 off);
-void netxen_nic_pci_write_normalize_2M(struct netxen_adapter *adapter,
-               u64 off, u32 data);
-u32 netxen_nic_pci_read_normalize_2M(struct netxen_adapter *adapter, u64 off);
-unsigned long netxen_nic_pci_set_window_2M(struct netxen_adapter *adapter,
-               unsigned long long addr);
+int netxen_nic_get_board_info(struct netxen_adapter *adapter);
+int netxen_nic_wol_supported(struct netxen_adapter *adapter);
 
 /* Functions from netxen_nic_init.c */
-void netxen_free_adapter_offload(struct netxen_adapter *adapter);
-int netxen_initialize_adapter_offload(struct netxen_adapter *adapter);
+int netxen_init_dummy_dma(struct netxen_adapter *adapter);
+void netxen_free_dummy_dma(struct netxen_adapter *adapter);
+
 int netxen_phantom_init(struct netxen_adapter *adapter, int pegtune_val);
-int netxen_receive_peg_ready(struct netxen_adapter *adapter);
 int netxen_load_firmware(struct netxen_adapter *adapter);
-int netxen_pinit_from_rom(struct netxen_adapter *adapter, int verbose);
+int netxen_need_fw_reset(struct netxen_adapter *adapter);
+void netxen_request_firmware(struct netxen_adapter *adapter);
+void netxen_release_firmware(struct netxen_adapter *adapter);
+int netxen_pinit_from_rom(struct netxen_adapter *adapter);
 
 int netxen_rom_fast_read(struct netxen_adapter *adapter, int addr, int *valp);
 int netxen_rom_fast_read_words(struct netxen_adapter *adapter, int addr,
@@ -1479,35 +1327,47 @@ int netxen_rom_se(struct netxen_adapter *adapter, int addr);
 int netxen_alloc_sw_resources(struct netxen_adapter *adapter);
 void netxen_free_sw_resources(struct netxen_adapter *adapter);
 
+void netxen_setup_hwops(struct netxen_adapter *adapter);
+void __iomem *netxen_get_ioaddr(struct netxen_adapter *, u32);
+
 int netxen_alloc_hw_resources(struct netxen_adapter *adapter);
 void netxen_free_hw_resources(struct netxen_adapter *adapter);
 
 void netxen_release_rx_buffers(struct netxen_adapter *adapter);
 void netxen_release_tx_buffers(struct netxen_adapter *adapter);
 
-void netxen_initialize_adapter_ops(struct netxen_adapter *adapter);
 int netxen_init_firmware(struct netxen_adapter *adapter);
-void netxen_tso_check(struct netxen_adapter *adapter,
-                     struct cmd_desc_type0 *desc, struct sk_buff *skb);
 void netxen_nic_clear_stats(struct netxen_adapter *adapter);
 void netxen_watchdog_task(struct work_struct *work);
-void netxen_post_rx_buffers(struct netxen_adapter *adapter, u32 ctx,
-                           u32 ringid);
+void netxen_post_rx_buffers(struct netxen_adapter *adapter, u32 ringid,
+               struct nx_host_rds_ring *rds_ring);
 int netxen_process_cmd_ring(struct netxen_adapter *adapter);
-u32 netxen_process_rcv_ring(struct netxen_adapter *adapter, int ctx, int max);
+int netxen_process_rcv_ring(struct nx_host_sds_ring *sds_ring, int max);
 void netxen_p2_nic_set_multi(struct net_device *netdev);
 void netxen_p3_nic_set_multi(struct net_device *netdev);
+void netxen_p3_free_mac_list(struct netxen_adapter *adapter);
+int netxen_p2_nic_set_promisc(struct netxen_adapter *adapter, u32 mode);
 int netxen_p3_nic_set_promisc(struct netxen_adapter *adapter, u32);
 int netxen_config_intr_coalesce(struct netxen_adapter *adapter);
+int netxen_config_rss(struct netxen_adapter *adapter, int enable);
+int netxen_config_ipaddr(struct netxen_adapter *adapter, u32 ip, int cmd);
+int netxen_linkevent_request(struct netxen_adapter *adapter, int enable);
+void netxen_advert_link_change(struct netxen_adapter *adapter, int linkup);
 
 int nx_fw_cmd_set_mtu(struct netxen_adapter *adapter, int mtu);
 int netxen_nic_change_mtu(struct net_device *netdev, int new_mtu);
+int netxen_config_hw_lro(struct netxen_adapter *adapter, int enable);
+int netxen_config_bridged_mode(struct netxen_adapter *adapter, int enable);
+int netxen_send_lro_cleanup(struct netxen_adapter *adapter);
 
 int netxen_nic_set_mac(struct net_device *netdev, void *p);
 struct net_device_stats *netxen_nic_get_stats(struct net_device *netdev);
 
 void netxen_nic_update_cmd_producer(struct netxen_adapter *adapter,
-               uint32_t crb_producer);
+               struct nx_host_tx_ring *tx_ring);
+
+/* Functions from netxen_nic_main.c */
+int netxen_nic_reset_context(struct netxen_adapter *);
 
 /*
  * NetXen Board information
@@ -1515,7 +1375,7 @@ void netxen_nic_update_cmd_producer(struct netxen_adapter *adapter,
 
 #define NETXEN_MAX_SHORT_NAME 32
 struct netxen_brdinfo {
-       netxen_brdtype_t brdtype;       /* type of board */
+       int brdtype;    /* type of board */
        long ports;             /* max no of physical ports */
        char short_name[NETXEN_MAX_SHORT_NAME];
 };
@@ -1559,67 +1419,20 @@ static inline void get_brd_name_by_type(u32 type, char *name)
                name = "Unknown";
 }
 
-static inline int
-dma_watchdog_shutdown_request(struct netxen_adapter *adapter)
-{
-       u32 ctrl;
-
-       /* check if already inactive */
-       if (adapter->hw_read_wx(adapter,
-           NETXEN_CAM_RAM(NETXEN_CAM_RAM_DMA_WATCHDOG_CTRL), &ctrl, 4))
-               printk(KERN_ERR "failed to read dma watchdog status\n");
-
-       if (netxen_get_dma_watchdog_enabled(ctrl) == 0)
-               return 1;
-
-       /* Send the disable request */
-       netxen_set_dma_watchdog_disable_req(ctrl);
-       netxen_crb_writelit_adapter(adapter,
-               NETXEN_CAM_RAM(NETXEN_CAM_RAM_DMA_WATCHDOG_CTRL), ctrl);
-
-       return 0;
-}
-
-static inline int
-dma_watchdog_shutdown_poll_result(struct netxen_adapter *adapter)
+static inline u32 netxen_tx_avail(struct nx_host_tx_ring *tx_ring)
 {
-       u32 ctrl;
-
-       if (adapter->hw_read_wx(adapter,
-           NETXEN_CAM_RAM(NETXEN_CAM_RAM_DMA_WATCHDOG_CTRL), &ctrl, 4))
-               printk(KERN_ERR "failed to read dma watchdog status\n");
+       smp_mb();
+       return find_diff_among(tx_ring->producer,
+                       tx_ring->sw_consumer, tx_ring->num_desc);
 
-       return (netxen_get_dma_watchdog_enabled(ctrl) == 0);
 }
 
-static inline int
-dma_watchdog_wakeup(struct netxen_adapter *adapter)
-{
-       u32 ctrl;
-
-       if (adapter->hw_read_wx(adapter,
-               NETXEN_CAM_RAM(NETXEN_CAM_RAM_DMA_WATCHDOG_CTRL), &ctrl, 4))
-               printk(KERN_ERR "failed to read dma watchdog status\n");
-
-       if (netxen_get_dma_watchdog_enabled(ctrl))
-               return 1;
-
-       /* send the wakeup request */
-       netxen_set_dma_watchdog_enable_req(ctrl);
-
-       netxen_crb_writelit_adapter(adapter,
-               NETXEN_CAM_RAM(NETXEN_CAM_RAM_DMA_WATCHDOG_CTRL), ctrl);
-
-       return 0;
-}
-
-
-int netxen_is_flash_supported(struct netxen_adapter *adapter);
-int netxen_get_flash_mac_addr(struct netxen_adapter *adapter, __le64 mac[]);
+int netxen_get_flash_mac_addr(struct netxen_adapter *adapter, __le64 *mac);
+int netxen_p3_get_mac_addr(struct netxen_adapter *adapter, __le64 *mac);
 extern void netxen_change_ringparam(struct netxen_adapter *adapter);
 extern int netxen_rom_fast_read(struct netxen_adapter *adapter, int addr,
                                int *valp);
 
-extern struct ethtool_ops netxen_nic_ethtool_ops;
+extern const struct ethtool_ops netxen_nic_ethtool_ops;
 
 #endif                         /* __NETXEN_NIC_H_ */