ARM: tegra2: Add LP2 Timers
[linux-2.6.git] / arch / arm / mach-tegra / pm.h
index 0f1719e..9617fcd 100644 (file)
@@ -1,8 +1,8 @@
 /*
- * arch/arm/mach-tegra/include/mach/suspend.h
+ * arch/arm/mach-tegra/include/mach/pm.h
  *
  * Copyright (C) 2010 Google, Inc.
- * Copyright (C) 2011 NVIDIA Corporation
+ * Copyright (C) 2010-2011 NVIDIA Corporation
  *
  * Author:
  *     Colin Cross <ccross@google.com>
@@ -19,8 +19,8 @@
  */
 
 
-#ifndef _MACH_TEGRA_SUSPEND_H_
-#define _MACH_TEGRA_SUSPEND_H_
+#ifndef _MACH_TEGRA_PM_H_
+#define _MACH_TEGRA_PM_H_
 
 #include <linux/mutex.h>
 
@@ -46,6 +46,10 @@ struct tegra_suspend_platform_data {
 unsigned long tegra_cpu_power_good_time(void);
 unsigned long tegra_cpu_power_off_time(void);
 unsigned long tegra_cpu_lp2_min_residency(void);
+void tegra_clear_cpu_in_lp2(int cpu);
+bool tegra_set_cpu_in_lp2(int cpu);
+
+int tegra_suspend_dram(enum tegra_suspend_mode mode);
 
 #define TEGRA_POWER_SDRAM_SELFREFRESH  0x400   /* SDRAM is in self-refresh */
 
@@ -56,9 +60,9 @@ unsigned long tegra_cpu_lp2_min_residency(void);
 #define TEGRA_POWER_CLUSTER_FORCE      0x8000  /* Force switch */
 
 #define FLOW_CTRL_HALT_CPU(cpu)        (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + \
-       ((cpu) == 0 ? 0x8 : (0x18 + 8 * ((cpu) - 1))))
+       ((cpu) == 0 ? 0x0 : 0x14 + ((cpu) - 1) * 0x8))
 #define FLOW_CTRL_CPU_CSR(cpu) (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + \
-       ((cpu) == 0 ? 0x0 : (0x4 + cpu * 0x10)))
+       ((cpu) == 0 ? 0x8 : 0x18 + ((cpu) - 1) * 0x8))
 
 #define FLOW_CTRL_CLUSTER_CONTROL \
        (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x2c)
@@ -79,25 +83,12 @@ static inline void tegra2_lp0_suspend_init(void)
 #endif
 void __init tegra_init_suspend(struct tegra_suspend_platform_data *plat);
 
-void tegra_idle_lp2(void);
-
+unsigned int tegra_count_slow_cpus(unsigned long speed_limit);
 unsigned int tegra_get_slowest_cpu_n(void);
 unsigned long tegra_cpu_lowest_speed(void);
 unsigned long tegra_cpu_highest_speed(void);
 int tegra_cpu_cap_highest_speed(unsigned int *speed_cap);
 
-struct tegra_edp_limits {
-       int     temperature;
-       unsigned int freq_limits[CONFIG_NR_CPUS];
-};
-#ifdef CONFIG_TEGRA_EDP_LIMITS
-void tegra_init_cpu_edp_limits(const struct tegra_edp_limits *limits, int size);
-#else
-static inline void tegra_init_cpu_edp_limits(
-       const struct tegra_edp_limits *limits, int size)
-{ }
-#endif
-
 #if defined(CONFIG_TEGRA_AUTO_HOTPLUG) && !defined(CONFIG_ARCH_TEGRA_2x_SOC)
 int tegra_auto_hotplug_init(struct mutex *cpu_lock);
 void tegra_auto_hotplug_exit(void);
@@ -157,6 +148,25 @@ void tegra_lp0_suspend_mc(void);
 void tegra_lp0_resume_mc(void);
 #endif
 
+#ifdef CONFIG_ARCH_TEGRA_2x_SOC
+void tegra2_lp2_set_trigger(unsigned long cycles);
+unsigned long tegra2_lp2_timer_remain(void);
+#endif
+
+static inline void tegra_lp2_set_trigger(unsigned long cycles)
+{
+#ifdef CONFIG_ARCH_TEGRA_2x_SOC
+       tegra2_lp2_set_trigger(cycles);
+#endif
+}
+
+static inline unsigned long tegra_lp2_timer_remain(void)
+{
+#ifdef CONFIG_ARCH_TEGRA_2x_SOC
+       return tegra2_lp2_timer_remain();
+#endif
+}
+
 #if DEBUG_CLUSTER_SWITCH
 extern unsigned int tegra_cluster_debug;
 #define DEBUG_CLUSTER(x) do { if (tegra_cluster_debug) printk x; } while (0)
@@ -180,4 +190,4 @@ static inline void flowctrl_writel(unsigned long val, void __iomem *addr)
        (void)__raw_readl(addr);
 }
 
-#endif /* _MACH_TEGRA_SUSPEND_H_ */
+#endif /* _MACH_TEGRA_PM_H_ */