device.h: audit and cleanup users in main include dir
[linux-2.6.git] / include / linux / mfd / abx500 / ab8500.h
1 /*
2  * Copyright (C) ST-Ericsson SA 2010
3  *
4  * License Terms: GNU General Public License v2
5  * Author: Srinidhi Kasagar <srinidhi.kasagar@stericsson.com>
6  */
7 #ifndef MFD_AB8500_H
8 #define MFD_AB8500_H
9
10 #include <linux/mutex.h>
11
12 struct device;
13
14 /*
15  * AB8500 bank addresses
16  */
17 #define AB8500_SYS_CTRL1_BLOCK  0x1
18 #define AB8500_SYS_CTRL2_BLOCK  0x2
19 #define AB8500_REGU_CTRL1       0x3
20 #define AB8500_REGU_CTRL2       0x4
21 #define AB8500_USB              0x5
22 #define AB8500_TVOUT            0x6
23 #define AB8500_DBI              0x7
24 #define AB8500_ECI_AV_ACC       0x8
25 #define AB8500_RESERVED         0x9
26 #define AB8500_GPADC            0xA
27 #define AB8500_CHARGER          0xB
28 #define AB8500_GAS_GAUGE        0xC
29 #define AB8500_AUDIO            0xD
30 #define AB8500_INTERRUPT        0xE
31 #define AB8500_RTC              0xF
32 #define AB8500_MISC             0x10
33 #define AB8500_DEVELOPMENT      0x11
34 #define AB8500_DEBUG            0x12
35 #define AB8500_PROD_TEST        0x13
36 #define AB8500_OTP_EMUL         0x15
37
38 /*
39  * Interrupts
40  */
41
42 #define AB8500_INT_MAIN_EXT_CH_NOT_OK   0
43 #define AB8500_INT_UN_PLUG_TV_DET       1
44 #define AB8500_INT_PLUG_TV_DET          2
45 #define AB8500_INT_TEMP_WARM            3
46 #define AB8500_INT_PON_KEY2DB_F         4
47 #define AB8500_INT_PON_KEY2DB_R         5
48 #define AB8500_INT_PON_KEY1DB_F         6
49 #define AB8500_INT_PON_KEY1DB_R         7
50 #define AB8500_INT_BATT_OVV             8
51 #define AB8500_INT_MAIN_CH_UNPLUG_DET   10
52 #define AB8500_INT_MAIN_CH_PLUG_DET     11
53 #define AB8500_INT_USB_ID_DET_F         12
54 #define AB8500_INT_USB_ID_DET_R         13
55 #define AB8500_INT_VBUS_DET_F           14
56 #define AB8500_INT_VBUS_DET_R           15
57 #define AB8500_INT_VBUS_CH_DROP_END     16
58 #define AB8500_INT_RTC_60S              17
59 #define AB8500_INT_RTC_ALARM            18
60 #define AB8500_INT_BAT_CTRL_INDB        20
61 #define AB8500_INT_CH_WD_EXP            21
62 #define AB8500_INT_VBUS_OVV             22
63 #define AB8500_INT_MAIN_CH_DROP_END     23
64 #define AB8500_INT_CCN_CONV_ACC         24
65 #define AB8500_INT_INT_AUD              25
66 #define AB8500_INT_CCEOC                26
67 #define AB8500_INT_CC_INT_CALIB         27
68 #define AB8500_INT_LOW_BAT_F            28
69 #define AB8500_INT_LOW_BAT_R            29
70 #define AB8500_INT_BUP_CHG_NOT_OK       30
71 #define AB8500_INT_BUP_CHG_OK           31
72 #define AB8500_INT_GP_HW_ADC_CONV_END   32
73 #define AB8500_INT_ACC_DETECT_1DB_F     33
74 #define AB8500_INT_ACC_DETECT_1DB_R     34
75 #define AB8500_INT_ACC_DETECT_22DB_F    35
76 #define AB8500_INT_ACC_DETECT_22DB_R    36
77 #define AB8500_INT_ACC_DETECT_21DB_F    37
78 #define AB8500_INT_ACC_DETECT_21DB_R    38
79 #define AB8500_INT_GP_SW_ADC_CONV_END   39
80 #define AB8500_INT_GPIO6R               40
81 #define AB8500_INT_GPIO7R               41
82 #define AB8500_INT_GPIO8R               42
83 #define AB8500_INT_GPIO9R               43
84 #define AB8500_INT_GPIO10R              44
85 #define AB8500_INT_GPIO11R              45
86 #define AB8500_INT_GPIO12R              46
87 #define AB8500_INT_GPIO13R              47
88 #define AB8500_INT_GPIO24R              48
89 #define AB8500_INT_GPIO25R              49
90 #define AB8500_INT_GPIO36R              50
91 #define AB8500_INT_GPIO37R              51
92 #define AB8500_INT_GPIO38R              52
93 #define AB8500_INT_GPIO39R              53
94 #define AB8500_INT_GPIO40R              54
95 #define AB8500_INT_GPIO41R              55
96 #define AB8500_INT_GPIO6F               56
97 #define AB8500_INT_GPIO7F               57
98 #define AB8500_INT_GPIO8F               58
99 #define AB8500_INT_GPIO9F               59
100 #define AB8500_INT_GPIO10F              60
101 #define AB8500_INT_GPIO11F              61
102 #define AB8500_INT_GPIO12F              62
103 #define AB8500_INT_GPIO13F              63
104 #define AB8500_INT_GPIO24F              64
105 #define AB8500_INT_GPIO25F              65
106 #define AB8500_INT_GPIO36F              66
107 #define AB8500_INT_GPIO37F              67
108 #define AB8500_INT_GPIO38F              68
109 #define AB8500_INT_GPIO39F              69
110 #define AB8500_INT_GPIO40F              70
111 #define AB8500_INT_GPIO41F              71
112 #define AB8500_INT_ADP_SOURCE_ERROR     72
113 #define AB8500_INT_ADP_SINK_ERROR       73
114 #define AB8500_INT_ADP_PROBE_PLUG       74
115 #define AB8500_INT_ADP_PROBE_UNPLUG     75
116 #define AB8500_INT_ADP_SENSE_OFF        76
117 #define AB8500_INT_USB_PHY_POWER_ERR    78
118 #define AB8500_INT_USB_LINK_STATUS      79
119 #define AB8500_INT_BTEMP_LOW            80
120 #define AB8500_INT_BTEMP_LOW_MEDIUM     81
121 #define AB8500_INT_BTEMP_MEDIUM_HIGH    82
122 #define AB8500_INT_BTEMP_HIGH           83
123 #define AB8500_INT_USB_CHARGER_NOT_OK   89
124 #define AB8500_INT_ID_WAKEUP_R          90
125 #define AB8500_INT_ID_DET_R1R           92
126 #define AB8500_INT_ID_DET_R2R           93
127 #define AB8500_INT_ID_DET_R3R           94
128 #define AB8500_INT_ID_DET_R4R           95
129 #define AB8500_INT_ID_WAKEUP_F          96
130 #define AB8500_INT_ID_DET_R1F           98
131 #define AB8500_INT_ID_DET_R2F           99
132 #define AB8500_INT_ID_DET_R3F           100
133 #define AB8500_INT_ID_DET_R4F           101
134 #define AB8500_INT_USB_CHG_DET_DONE     102
135 #define AB8500_INT_USB_CH_TH_PROT_F     104
136 #define AB8500_INT_USB_CH_TH_PROT_R    105
137 #define AB8500_INT_MAIN_CH_TH_PROT_F   106
138 #define AB8500_INT_MAIN_CH_TH_PROT_R    107
139 #define AB8500_INT_USB_CHARGER_NOT_OKF  111
140
141 #define AB8500_NR_IRQS                  112
142 #define AB8500_NUM_IRQ_REGS             14
143
144 /**
145  * struct ab8500 - ab8500 internal structure
146  * @dev: parent device
147  * @lock: read/write operations lock
148  * @irq_lock: genirq bus lock
149  * @irq: irq line
150  * @chip_id: chip revision id
151  * @write: register write
152  * @read: register read
153  * @rx_buf: rx buf for SPI
154  * @tx_buf: tx buf for SPI
155  * @mask: cache of IRQ regs for bus lock
156  * @oldmask: cache of previous IRQ regs for bus lock
157  */
158 struct ab8500 {
159         struct device   *dev;
160         struct mutex    lock;
161         struct mutex    irq_lock;
162
163         int             irq_base;
164         int             irq;
165         u8              chip_id;
166
167         int (*write) (struct ab8500 *a8500, u16 addr, u8 data);
168         int (*read) (struct ab8500 *a8500, u16 addr);
169
170         unsigned long   tx_buf[4];
171         unsigned long   rx_buf[4];
172
173         u8 mask[AB8500_NUM_IRQ_REGS];
174         u8 oldmask[AB8500_NUM_IRQ_REGS];
175 };
176
177 struct regulator_reg_init;
178 struct regulator_init_data;
179 struct ab8500_gpio_platform_data;
180
181 /**
182  * struct ab8500_platform_data - AB8500 platform data
183  * @irq_base: start of AB8500 IRQs, AB8500_NR_IRQS will be used
184  * @init: board-specific initialization after detection of ab8500
185  * @num_regulator_reg_init: number of regulator init registers
186  * @regulator_reg_init: regulator init registers
187  * @num_regulator: number of regulators
188  * @regulator: machine-specific constraints for regulators
189  */
190 struct ab8500_platform_data {
191         int irq_base;
192         void (*init) (struct ab8500 *);
193         int num_regulator_reg_init;
194         struct ab8500_regulator_reg_init *regulator_reg_init;
195         int num_regulator;
196         struct regulator_init_data *regulator;
197         struct ab8500_gpio_platform_data *gpio;
198 };
199
200 extern int __devinit ab8500_init(struct ab8500 *ab8500);
201 extern int __devexit ab8500_exit(struct ab8500 *ab8500);
202
203 #endif /* MFD_AB8500_H */