[MIPS] TXx9: Make single kernel can support multiple boards
[linux-2.6.git] / include / asm-mips / txx9 / rbtx4927.h
1 /*
2  * Author: MontaVista Software, Inc.
3  *         source@mvista.com
4  *
5  * Copyright 2001-2002 MontaVista Software Inc.
6  *
7  *  This program is free software; you can redistribute it and/or modify it
8  *  under the terms of the GNU General Public License as published by the
9  *  Free Software Foundation; either version 2 of the License, or (at your
10  *  option) any later version.
11  *
12  *  THIS SOFTWARE IS PROVIDED ``AS IS'' AND ANY EXPRESS OR IMPLIED
13  *  WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
14  *  MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
15  *  IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
16  *  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING,
17  *  BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS
18  *  OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
19  *  ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR
20  *  TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE
21  *  USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
22  *
23  *  You should have received a copy of the GNU General Public License along
24  *  with this program; if not, write to the Free Software Foundation, Inc.,
25  *  675 Mass Ave, Cambridge, MA 02139, USA.
26  */
27 #ifndef __ASM_TXX9_RBTX4927_H
28 #define __ASM_TXX9_RBTX4927_H
29
30 #include <asm/txx9/tx4927.h>
31
32 #define RBTX4927_PCIMEM         0x08000000
33 #define RBTX4927_PCIMEM_SIZE    0x08000000
34 #define RBTX4927_PCIIO          0x16000000
35 #define RBTX4927_PCIIO_SIZE     0x01000000
36
37 #define rbtx4927_pcireset_addr  ((__u8 __iomem *)0xbc00f006UL)
38
39 /* bits for ISTAT/IMASK/IMSTAT */
40 #define RBTX4927_INTB_PCID      0
41 #define RBTX4927_INTB_PCIC      1
42 #define RBTX4927_INTB_PCIB      2
43 #define RBTX4927_INTB_PCIA      3
44 #define RBTX4927_INTF_PCID      (1 << RBTX4927_INTB_PCID)
45 #define RBTX4927_INTF_PCIC      (1 << RBTX4927_INTB_PCIC)
46 #define RBTX4927_INTF_PCIB      (1 << RBTX4927_INTB_PCIB)
47 #define RBTX4927_INTF_PCIA      (1 << RBTX4927_INTB_PCIA)
48
49 #define RBTX4927_NR_IRQ_IOC     8       /* IOC */
50
51 #define RBTX4927_IRQ_IOC        (TXX9_IRQ_BASE + TX4927_NUM_IR)
52 #define RBTX4927_IRQ_IOC_PCID   (RBTX4927_IRQ_IOC + RBTX4927_INTB_PCID)
53 #define RBTX4927_IRQ_IOC_PCIC   (RBTX4927_IRQ_IOC + RBTX4927_INTB_PCIC)
54 #define RBTX4927_IRQ_IOC_PCIB   (RBTX4927_IRQ_IOC + RBTX4927_INTB_PCIB)
55 #define RBTX4927_IRQ_IOC_PCIA   (RBTX4927_IRQ_IOC + RBTX4927_INTB_PCIA)
56
57 #define RBTX4927_IRQ_IOCINT     (TXX9_IRQ_BASE + TX4927_IR_INT(1))
58
59 #ifdef CONFIG_PCI
60 #define RBTX4927_ISA_IO_OFFSET RBTX4927_PCIIO
61 #else
62 #define RBTX4927_ISA_IO_OFFSET 0
63 #endif
64
65 #define RBTX4927_SW_RESET_DO         (void __iomem *)0xbc00f000UL
66 #define RBTX4927_SW_RESET_DO_SET                0x01
67
68 #define RBTX4927_SW_RESET_ENABLE     (void __iomem *)0xbc00f002UL
69 #define RBTX4927_SW_RESET_ENABLE_SET            0x01
70
71 #define RBTX4927_RTL_8019_BASE (0x1c020280 - RBTX4927_ISA_IO_OFFSET)
72 #define RBTX4927_RTL_8019_IRQ  (TXX9_IRQ_BASE + TX4927_IR_INT(3))
73
74 void rbtx4927_prom_init(void);
75 void rbtx4927_irq_setup(void);
76 struct pci_dev;
77 int rbtx4927_pci_map_irq(const struct pci_dev *dev, u8 slot, u8 pin);
78
79 #endif /* __ASM_TXX9_RBTX4927_H */