parport_pc: Coding style
[linux-2.6.git] / drivers / parport / parport_pc.c
1 /* Low-level parallel-port routines for 8255-based PC-style hardware.
2  *
3  * Authors: Phil Blundell <philb@gnu.org>
4  *          Tim Waugh <tim@cyberelk.demon.co.uk>
5  *          Jose Renau <renau@acm.org>
6  *          David Campbell
7  *          Andrea Arcangeli
8  *
9  * based on work by Grant Guenther <grant@torque.net> and Phil Blundell.
10  *
11  * Cleaned up include files - Russell King <linux@arm.uk.linux.org>
12  * DMA support - Bert De Jonghe <bert@sophis.be>
13  * Many ECP bugs fixed.  Fred Barnes & Jamie Lokier, 1999
14  * More PCI support now conditional on CONFIG_PCI, 03/2001, Paul G.
15  * Various hacks, Fred Barnes, 04/2001
16  * Updated probing logic - Adam Belay <ambx1@neo.rr.com>
17  */
18
19 /* This driver should work with any hardware that is broadly compatible
20  * with that in the IBM PC.  This applies to the majority of integrated
21  * I/O chipsets that are commonly available.  The expected register
22  * layout is:
23  *
24  *      base+0          data
25  *      base+1          status
26  *      base+2          control
27  *
28  * In addition, there are some optional registers:
29  *
30  *      base+3          EPP address
31  *      base+4          EPP data
32  *      base+0x400      ECP config A
33  *      base+0x401      ECP config B
34  *      base+0x402      ECP control
35  *
36  * All registers are 8 bits wide and read/write.  If your hardware differs
37  * only in register addresses (eg because your registers are on 32-bit
38  * word boundaries) then you can alter the constants in parport_pc.h to
39  * accommodate this.
40  *
41  * Note that the ECP registers may not start at offset 0x400 for PCI cards,
42  * but rather will start at port->base_hi.
43  */
44
45 #include <linux/module.h>
46 #include <linux/init.h>
47 #include <linux/sched.h>
48 #include <linux/delay.h>
49 #include <linux/errno.h>
50 #include <linux/interrupt.h>
51 #include <linux/ioport.h>
52 #include <linux/kernel.h>
53 #include <linux/slab.h>
54 #include <linux/dma-mapping.h>
55 #include <linux/pci.h>
56 #include <linux/pnp.h>
57 #include <linux/platform_device.h>
58 #include <linux/sysctl.h>
59 #include <linux/io.h>
60 #include <linux/uaccess.h>
61
62 #include <asm/dma.h>
63
64 #include <linux/parport.h>
65 #include <linux/parport_pc.h>
66 #include <linux/via.h>
67 #include <asm/parport.h>
68
69 #define PARPORT_PC_MAX_PORTS PARPORT_MAX
70
71 #ifdef CONFIG_ISA_DMA_API
72 #define HAS_DMA
73 #endif
74
75 /* ECR modes */
76 #define ECR_SPP 00
77 #define ECR_PS2 01
78 #define ECR_PPF 02
79 #define ECR_ECP 03
80 #define ECR_EPP 04
81 #define ECR_VND 05
82 #define ECR_TST 06
83 #define ECR_CNF 07
84 #define ECR_MODE_MASK 0xe0
85 #define ECR_WRITE(p, v) frob_econtrol((p), 0xff, (v))
86
87 #undef DEBUG
88
89 #ifdef DEBUG
90 #define DPRINTK  printk
91 #else
92 #define DPRINTK(stuff...)
93 #endif
94
95
96 #define NR_SUPERIOS 3
97 static struct superio_struct {  /* For Super-IO chips autodetection */
98         int io;
99         int irq;
100         int dma;
101 } superios[NR_SUPERIOS] = { {0,},};
102
103 static int user_specified;
104 #if defined(CONFIG_PARPORT_PC_SUPERIO) || \
105        (defined(CONFIG_PARPORT_1284) && defined(CONFIG_PARPORT_PC_FIFO))
106 static int verbose_probing;
107 #endif
108 static int pci_registered_parport;
109 static int pnp_registered_parport;
110
111 /* frob_control, but for ECR */
112 static void frob_econtrol(struct parport *pb, unsigned char m,
113                            unsigned char v)
114 {
115         unsigned char ectr = 0;
116
117         if (m != 0xff)
118                 ectr = inb(ECONTROL(pb));
119
120         DPRINTK(KERN_DEBUG "frob_econtrol(%02x,%02x): %02x -> %02x\n",
121                 m, v, ectr, (ectr & ~m) ^ v);
122
123         outb((ectr & ~m) ^ v, ECONTROL(pb));
124 }
125
126 static inline void frob_set_mode(struct parport *p, int mode)
127 {
128         frob_econtrol(p, ECR_MODE_MASK, mode << 5);
129 }
130
131 #ifdef CONFIG_PARPORT_PC_FIFO
132 /* Safely change the mode bits in the ECR
133    Returns:
134             0    : Success
135            -EBUSY: Could not drain FIFO in some finite amount of time,
136                    mode not changed!
137  */
138 static int change_mode(struct parport *p, int m)
139 {
140         const struct parport_pc_private *priv = p->physport->private_data;
141         unsigned char oecr;
142         int mode;
143
144         DPRINTK(KERN_INFO "parport change_mode ECP-ISA to mode 0x%02x\n", m);
145
146         if (!priv->ecr) {
147                 printk(KERN_DEBUG "change_mode: but there's no ECR!\n");
148                 return 0;
149         }
150
151         /* Bits <7:5> contain the mode. */
152         oecr = inb(ECONTROL(p));
153         mode = (oecr >> 5) & 0x7;
154         if (mode == m)
155                 return 0;
156
157         if (mode >= 2 && !(priv->ctr & 0x20)) {
158                 /* This mode resets the FIFO, so we may
159                  * have to wait for it to drain first. */
160                 unsigned long expire = jiffies + p->physport->cad->timeout;
161                 int counter;
162                 switch (mode) {
163                 case ECR_PPF: /* Parallel Port FIFO mode */
164                 case ECR_ECP: /* ECP Parallel Port mode */
165                         /* Busy wait for 200us */
166                         for (counter = 0; counter < 40; counter++) {
167                                 if (inb(ECONTROL(p)) & 0x01)
168                                         break;
169                                 if (signal_pending(current))
170                                         break;
171                                 udelay(5);
172                         }
173
174                         /* Poll slowly. */
175                         while (!(inb(ECONTROL(p)) & 0x01)) {
176                                 if (time_after_eq(jiffies, expire))
177                                         /* The FIFO is stuck. */
178                                         return -EBUSY;
179                                 schedule_timeout_interruptible(
180                                                         msecs_to_jiffies(10));
181                                 if (signal_pending(current))
182                                         break;
183                         }
184                 }
185         }
186
187         if (mode >= 2 && m >= 2) {
188                 /* We have to go through mode 001 */
189                 oecr &= ~(7 << 5);
190                 oecr |= ECR_PS2 << 5;
191                 ECR_WRITE(p, oecr);
192         }
193
194         /* Set the mode. */
195         oecr &= ~(7 << 5);
196         oecr |= m << 5;
197         ECR_WRITE(p, oecr);
198         return 0;
199 }
200
201 #ifdef CONFIG_PARPORT_1284
202 /* Find FIFO lossage; FIFO is reset */
203 #if 0
204 static int get_fifo_residue(struct parport *p)
205 {
206         int residue;
207         int cnfga;
208         const struct parport_pc_private *priv = p->physport->private_data;
209
210         /* Adjust for the contents of the FIFO. */
211         for (residue = priv->fifo_depth; ; residue--) {
212                 if (inb(ECONTROL(p)) & 0x2)
213                                 /* Full up. */
214                         break;
215
216                 outb(0, FIFO(p));
217         }
218
219         printk(KERN_DEBUG "%s: %d PWords were left in FIFO\n", p->name,
220                 residue);
221
222         /* Reset the FIFO. */
223         frob_set_mode(p, ECR_PS2);
224
225         /* Now change to config mode and clean up. FIXME */
226         frob_set_mode(p, ECR_CNF);
227         cnfga = inb(CONFIGA(p));
228         printk(KERN_DEBUG "%s: cnfgA contains 0x%02x\n", p->name, cnfga);
229
230         if (!(cnfga & (1<<2))) {
231                 printk(KERN_DEBUG "%s: Accounting for extra byte\n", p->name);
232                 residue++;
233         }
234
235         /* Don't care about partial PWords until support is added for
236          * PWord != 1 byte. */
237
238         /* Back to PS2 mode. */
239         frob_set_mode(p, ECR_PS2);
240
241         DPRINTK(KERN_DEBUG
242              "*** get_fifo_residue: done residue collecting (ecr = 0x%2.2x)\n",
243                                                         inb(ECONTROL(p)));
244         return residue;
245 }
246 #endif  /*  0 */
247 #endif /* IEEE 1284 support */
248 #endif /* FIFO support */
249
250 /*
251  * Clear TIMEOUT BIT in EPP MODE
252  *
253  * This is also used in SPP detection.
254  */
255 static int clear_epp_timeout(struct parport *pb)
256 {
257         unsigned char r;
258
259         if (!(parport_pc_read_status(pb) & 0x01))
260                 return 1;
261
262         /* To clear timeout some chips require double read */
263         parport_pc_read_status(pb);
264         r = parport_pc_read_status(pb);
265         outb(r | 0x01, STATUS(pb)); /* Some reset by writing 1 */
266         outb(r & 0xfe, STATUS(pb)); /* Others by writing 0 */
267         r = parport_pc_read_status(pb);
268
269         return !(r & 0x01);
270 }
271
272 /*
273  * Access functions.
274  *
275  * Most of these aren't static because they may be used by the
276  * parport_xxx_yyy macros.  extern __inline__ versions of several
277  * of these are in parport_pc.h.
278  */
279
280 static void parport_pc_init_state(struct pardevice *dev,
281                                                 struct parport_state *s)
282 {
283         s->u.pc.ctr = 0xc;
284         if (dev->irq_func &&
285             dev->port->irq != PARPORT_IRQ_NONE)
286                 /* Set ackIntEn */
287                 s->u.pc.ctr |= 0x10;
288
289         s->u.pc.ecr = 0x34; /* NetMos chip can cause problems 0x24;
290                              * D.Gruszka VScom */
291 }
292
293 static void parport_pc_save_state(struct parport *p, struct parport_state *s)
294 {
295         const struct parport_pc_private *priv = p->physport->private_data;
296         s->u.pc.ctr = priv->ctr;
297         if (priv->ecr)
298                 s->u.pc.ecr = inb(ECONTROL(p));
299 }
300
301 static void parport_pc_restore_state(struct parport *p,
302                                                 struct parport_state *s)
303 {
304         struct parport_pc_private *priv = p->physport->private_data;
305         register unsigned char c = s->u.pc.ctr & priv->ctr_writable;
306         outb(c, CONTROL(p));
307         priv->ctr = c;
308         if (priv->ecr)
309                 ECR_WRITE(p, s->u.pc.ecr);
310 }
311
312 #ifdef CONFIG_PARPORT_1284
313 static size_t parport_pc_epp_read_data(struct parport *port, void *buf,
314                                        size_t length, int flags)
315 {
316         size_t got = 0;
317
318         if (flags & PARPORT_W91284PIC) {
319                 unsigned char status;
320                 size_t left = length;
321
322                 /* use knowledge about data lines..:
323                  *  nFault is 0 if there is at least 1 byte in the Warp's FIFO
324                  *  pError is 1 if there are 16 bytes in the Warp's FIFO
325                  */
326                 status = inb(STATUS(port));
327
328                 while (!(status & 0x08) && got < length) {
329                         if (left >= 16 && (status & 0x20) && !(status & 0x08)) {
330                                 /* can grab 16 bytes from warp fifo */
331                                 if (!((long)buf & 0x03))
332                                         insl(EPPDATA(port), buf, 4);
333                                 else
334                                         insb(EPPDATA(port), buf, 16);
335                                 buf += 16;
336                                 got += 16;
337                                 left -= 16;
338                         } else {
339                                 /* grab single byte from the warp fifo */
340                                 *((char *)buf) = inb(EPPDATA(port));
341                                 buf++;
342                                 got++;
343                                 left--;
344                         }
345                         status = inb(STATUS(port));
346                         if (status & 0x01) {
347                                 /* EPP timeout should never occur... */
348                                 printk(KERN_DEBUG
349 "%s: EPP timeout occurred while talking to w91284pic (should not have done)\n", port->name);
350                                 clear_epp_timeout(port);
351                         }
352                 }
353                 return got;
354         }
355         if ((flags & PARPORT_EPP_FAST) && (length > 1)) {
356                 if (!(((long)buf | length) & 0x03))
357                         insl(EPPDATA(port), buf, (length >> 2));
358                 else
359                         insb(EPPDATA(port), buf, length);
360                 if (inb(STATUS(port)) & 0x01) {
361                         clear_epp_timeout(port);
362                         return -EIO;
363                 }
364                 return length;
365         }
366         for (; got < length; got++) {
367                 *((char *)buf) = inb(EPPDATA(port));
368                 buf++;
369                 if (inb(STATUS(port)) & 0x01) {
370                         /* EPP timeout */
371                         clear_epp_timeout(port);
372                         break;
373                 }
374         }
375
376         return got;
377 }
378
379 static size_t parport_pc_epp_write_data(struct parport *port, const void *buf,
380                                         size_t length, int flags)
381 {
382         size_t written = 0;
383
384         if ((flags & PARPORT_EPP_FAST) && (length > 1)) {
385                 if (!(((long)buf | length) & 0x03))
386                         outsl(EPPDATA(port), buf, (length >> 2));
387                 else
388                         outsb(EPPDATA(port), buf, length);
389                 if (inb(STATUS(port)) & 0x01) {
390                         clear_epp_timeout(port);
391                         return -EIO;
392                 }
393                 return length;
394         }
395         for (; written < length; written++) {
396                 outb(*((char *)buf), EPPDATA(port));
397                 buf++;
398                 if (inb(STATUS(port)) & 0x01) {
399                         clear_epp_timeout(port);
400                         break;
401                 }
402         }
403
404         return written;
405 }
406
407 static size_t parport_pc_epp_read_addr(struct parport *port, void *buf,
408                                         size_t length, int flags)
409 {
410         size_t got = 0;
411
412         if ((flags & PARPORT_EPP_FAST) && (length > 1)) {
413                 insb(EPPADDR(port), buf, length);
414                 if (inb(STATUS(port)) & 0x01) {
415                         clear_epp_timeout(port);
416                         return -EIO;
417                 }
418                 return length;
419         }
420         for (; got < length; got++) {
421                 *((char *)buf) = inb(EPPADDR(port));
422                 buf++;
423                 if (inb(STATUS(port)) & 0x01) {
424                         clear_epp_timeout(port);
425                         break;
426                 }
427         }
428
429         return got;
430 }
431
432 static size_t parport_pc_epp_write_addr(struct parport *port,
433                                          const void *buf, size_t length,
434                                          int flags)
435 {
436         size_t written = 0;
437
438         if ((flags & PARPORT_EPP_FAST) && (length > 1)) {
439                 outsb(EPPADDR(port), buf, length);
440                 if (inb(STATUS(port)) & 0x01) {
441                         clear_epp_timeout(port);
442                         return -EIO;
443                 }
444                 return length;
445         }
446         for (; written < length; written++) {
447                 outb(*((char *)buf), EPPADDR(port));
448                 buf++;
449                 if (inb(STATUS(port)) & 0x01) {
450                         clear_epp_timeout(port);
451                         break;
452                 }
453         }
454
455         return written;
456 }
457
458 static size_t parport_pc_ecpepp_read_data(struct parport *port, void *buf,
459                                           size_t length, int flags)
460 {
461         size_t got;
462
463         frob_set_mode(port, ECR_EPP);
464         parport_pc_data_reverse(port);
465         parport_pc_write_control(port, 0x4);
466         got = parport_pc_epp_read_data(port, buf, length, flags);
467         frob_set_mode(port, ECR_PS2);
468
469         return got;
470 }
471
472 static size_t parport_pc_ecpepp_write_data(struct parport *port,
473                                            const void *buf, size_t length,
474                                            int flags)
475 {
476         size_t written;
477
478         frob_set_mode(port, ECR_EPP);
479         parport_pc_write_control(port, 0x4);
480         parport_pc_data_forward(port);
481         written = parport_pc_epp_write_data(port, buf, length, flags);
482         frob_set_mode(port, ECR_PS2);
483
484         return written;
485 }
486
487 static size_t parport_pc_ecpepp_read_addr(struct parport *port, void *buf,
488                                           size_t length, int flags)
489 {
490         size_t got;
491
492         frob_set_mode(port, ECR_EPP);
493         parport_pc_data_reverse(port);
494         parport_pc_write_control(port, 0x4);
495         got = parport_pc_epp_read_addr(port, buf, length, flags);
496         frob_set_mode(port, ECR_PS2);
497
498         return got;
499 }
500
501 static size_t parport_pc_ecpepp_write_addr(struct parport *port,
502                                             const void *buf, size_t length,
503                                             int flags)
504 {
505         size_t written;
506
507         frob_set_mode(port, ECR_EPP);
508         parport_pc_write_control(port, 0x4);
509         parport_pc_data_forward(port);
510         written = parport_pc_epp_write_addr(port, buf, length, flags);
511         frob_set_mode(port, ECR_PS2);
512
513         return written;
514 }
515 #endif /* IEEE 1284 support */
516
517 #ifdef CONFIG_PARPORT_PC_FIFO
518 static size_t parport_pc_fifo_write_block_pio(struct parport *port,
519                                                const void *buf, size_t length)
520 {
521         int ret = 0;
522         const unsigned char *bufp = buf;
523         size_t left = length;
524         unsigned long expire = jiffies + port->physport->cad->timeout;
525         const int fifo = FIFO(port);
526         int poll_for = 8; /* 80 usecs */
527         const struct parport_pc_private *priv = port->physport->private_data;
528         const int fifo_depth = priv->fifo_depth;
529
530         port = port->physport;
531
532         /* We don't want to be interrupted every character. */
533         parport_pc_disable_irq(port);
534         /* set nErrIntrEn and serviceIntr */
535         frob_econtrol(port, (1<<4) | (1<<2), (1<<4) | (1<<2));
536
537         /* Forward mode. */
538         parport_pc_data_forward(port); /* Must be in PS2 mode */
539
540         while (left) {
541                 unsigned char byte;
542                 unsigned char ecrval = inb(ECONTROL(port));
543                 int i = 0;
544
545                 if (need_resched() && time_before(jiffies, expire))
546                         /* Can't yield the port. */
547                         schedule();
548
549                 /* Anyone else waiting for the port? */
550                 if (port->waithead) {
551                         printk(KERN_DEBUG "Somebody wants the port\n");
552                         break;
553                 }
554
555                 if (ecrval & 0x02) {
556                         /* FIFO is full. Wait for interrupt. */
557
558                         /* Clear serviceIntr */
559                         ECR_WRITE(port, ecrval & ~(1<<2));
560 false_alarm:
561                         ret = parport_wait_event(port, HZ);
562                         if (ret < 0)
563                                 break;
564                         ret = 0;
565                         if (!time_before(jiffies, expire)) {
566                                 /* Timed out. */
567                                 printk(KERN_DEBUG "FIFO write timed out\n");
568                                 break;
569                         }
570                         ecrval = inb(ECONTROL(port));
571                         if (!(ecrval & (1<<2))) {
572                                 if (need_resched() &&
573                                     time_before(jiffies, expire))
574                                         schedule();
575
576                                 goto false_alarm;
577                         }
578
579                         continue;
580                 }
581
582                 /* Can't fail now. */
583                 expire = jiffies + port->cad->timeout;
584
585 poll:
586                 if (signal_pending(current))
587                         break;
588
589                 if (ecrval & 0x01) {
590                         /* FIFO is empty. Blast it full. */
591                         const int n = left < fifo_depth ? left : fifo_depth;
592                         outsb(fifo, bufp, n);
593                         bufp += n;
594                         left -= n;
595
596                         /* Adjust the poll time. */
597                         if (i < (poll_for - 2))
598                                 poll_for--;
599                         continue;
600                 } else if (i++ < poll_for) {
601                         udelay(10);
602                         ecrval = inb(ECONTROL(port));
603                         goto poll;
604                 }
605
606                 /* Half-full(call me an optimist) */
607                 byte = *bufp++;
608                 outb(byte, fifo);
609                 left--;
610         }
611         dump_parport_state("leave fifo_write_block_pio", port);
612         return length - left;
613 }
614
615 #ifdef HAS_DMA
616 static size_t parport_pc_fifo_write_block_dma(struct parport *port,
617                                                const void *buf, size_t length)
618 {
619         int ret = 0;
620         unsigned long dmaflag;
621         size_t left = length;
622         const struct parport_pc_private *priv = port->physport->private_data;
623         struct device *dev = port->physport->dev;
624         dma_addr_t dma_addr, dma_handle;
625         size_t maxlen = 0x10000; /* max 64k per DMA transfer */
626         unsigned long start = (unsigned long) buf;
627         unsigned long end = (unsigned long) buf + length - 1;
628
629 dump_parport_state("enter fifo_write_block_dma", port);
630         if (end < MAX_DMA_ADDRESS) {
631                 /* If it would cross a 64k boundary, cap it at the end. */
632                 if ((start ^ end) & ~0xffffUL)
633                         maxlen = 0x10000 - (start & 0xffff);
634
635                 dma_addr = dma_handle = dma_map_single(dev, (void *)buf, length,
636                                                        DMA_TO_DEVICE);
637         } else {
638                 /* above 16 MB we use a bounce buffer as ISA-DMA
639                    is not possible */
640                 maxlen   = PAGE_SIZE;          /* sizeof(priv->dma_buf) */
641                 dma_addr = priv->dma_handle;
642                 dma_handle = 0;
643         }
644
645         port = port->physport;
646
647         /* We don't want to be interrupted every character. */
648         parport_pc_disable_irq(port);
649         /* set nErrIntrEn and serviceIntr */
650         frob_econtrol(port, (1<<4) | (1<<2), (1<<4) | (1<<2));
651
652         /* Forward mode. */
653         parport_pc_data_forward(port); /* Must be in PS2 mode */
654
655         while (left) {
656                 unsigned long expire = jiffies + port->physport->cad->timeout;
657
658                 size_t count = left;
659
660                 if (count > maxlen)
661                         count = maxlen;
662
663                 if (!dma_handle)   /* bounce buffer ! */
664                         memcpy(priv->dma_buf, buf, count);
665
666                 dmaflag = claim_dma_lock();
667                 disable_dma(port->dma);
668                 clear_dma_ff(port->dma);
669                 set_dma_mode(port->dma, DMA_MODE_WRITE);
670                 set_dma_addr(port->dma, dma_addr);
671                 set_dma_count(port->dma, count);
672
673                 /* Set DMA mode */
674                 frob_econtrol(port, 1<<3, 1<<3);
675
676                 /* Clear serviceIntr */
677                 frob_econtrol(port, 1<<2, 0);
678
679                 enable_dma(port->dma);
680                 release_dma_lock(dmaflag);
681
682                 /* assume DMA will be successful */
683                 left -= count;
684                 buf  += count;
685                 if (dma_handle)
686                         dma_addr += count;
687
688                 /* Wait for interrupt. */
689 false_alarm:
690                 ret = parport_wait_event(port, HZ);
691                 if (ret < 0)
692                         break;
693                 ret = 0;
694                 if (!time_before(jiffies, expire)) {
695                         /* Timed out. */
696                         printk(KERN_DEBUG "DMA write timed out\n");
697                         break;
698                 }
699                 /* Is serviceIntr set? */
700                 if (!(inb(ECONTROL(port)) & (1<<2))) {
701                         cond_resched();
702
703                         goto false_alarm;
704                 }
705
706                 dmaflag = claim_dma_lock();
707                 disable_dma(port->dma);
708                 clear_dma_ff(port->dma);
709                 count = get_dma_residue(port->dma);
710                 release_dma_lock(dmaflag);
711
712                 cond_resched(); /* Can't yield the port. */
713
714                 /* Anyone else waiting for the port? */
715                 if (port->waithead) {
716                         printk(KERN_DEBUG "Somebody wants the port\n");
717                         break;
718                 }
719
720                 /* update for possible DMA residue ! */
721                 buf  -= count;
722                 left += count;
723                 if (dma_handle)
724                         dma_addr -= count;
725         }
726
727         /* Maybe got here through break, so adjust for DMA residue! */
728         dmaflag = claim_dma_lock();
729         disable_dma(port->dma);
730         clear_dma_ff(port->dma);
731         left += get_dma_residue(port->dma);
732         release_dma_lock(dmaflag);
733
734         /* Turn off DMA mode */
735         frob_econtrol(port, 1<<3, 0);
736
737         if (dma_handle)
738                 dma_unmap_single(dev, dma_handle, length, DMA_TO_DEVICE);
739
740 dump_parport_state("leave fifo_write_block_dma", port);
741         return length - left;
742 }
743 #endif
744
745 static inline size_t parport_pc_fifo_write_block(struct parport *port,
746                                                const void *buf, size_t length)
747 {
748 #ifdef HAS_DMA
749         if (port->dma != PARPORT_DMA_NONE)
750                 return parport_pc_fifo_write_block_dma(port, buf, length);
751 #endif
752         return parport_pc_fifo_write_block_pio(port, buf, length);
753 }
754
755 /* Parallel Port FIFO mode (ECP chipsets) */
756 static size_t parport_pc_compat_write_block_pio(struct parport *port,
757                                                  const void *buf, size_t length,
758                                                  int flags)
759 {
760         size_t written;
761         int r;
762         unsigned long expire;
763         const struct parport_pc_private *priv = port->physport->private_data;
764
765         /* Special case: a timeout of zero means we cannot call schedule().
766          * Also if O_NONBLOCK is set then use the default implementation. */
767         if (port->physport->cad->timeout <= PARPORT_INACTIVITY_O_NONBLOCK)
768                 return parport_ieee1284_write_compat(port, buf,
769                                                       length, flags);
770
771         /* Set up parallel port FIFO mode.*/
772         parport_pc_data_forward(port); /* Must be in PS2 mode */
773         parport_pc_frob_control(port, PARPORT_CONTROL_STROBE, 0);
774         r = change_mode(port, ECR_PPF); /* Parallel port FIFO */
775         if (r)
776                 printk(KERN_DEBUG "%s: Warning change_mode ECR_PPF failed\n",
777                                                                 port->name);
778
779         port->physport->ieee1284.phase = IEEE1284_PH_FWD_DATA;
780
781         /* Write the data to the FIFO. */
782         written = parport_pc_fifo_write_block(port, buf, length);
783
784         /* Finish up. */
785         /* For some hardware we don't want to touch the mode until
786          * the FIFO is empty, so allow 4 seconds for each position
787          * in the fifo.
788          */
789         expire = jiffies + (priv->fifo_depth * HZ * 4);
790         do {
791                 /* Wait for the FIFO to empty */
792                 r = change_mode(port, ECR_PS2);
793                 if (r != -EBUSY)
794                         break;
795         } while (time_before(jiffies, expire));
796         if (r == -EBUSY) {
797
798                 printk(KERN_DEBUG "%s: FIFO is stuck\n", port->name);
799
800                 /* Prevent further data transfer. */
801                 frob_set_mode(port, ECR_TST);
802
803                 /* Adjust for the contents of the FIFO. */
804                 for (written -= priv->fifo_depth; ; written++) {
805                         if (inb(ECONTROL(port)) & 0x2) {
806                                 /* Full up. */
807                                 break;
808                         }
809                         outb(0, FIFO(port));
810                 }
811
812                 /* Reset the FIFO and return to PS2 mode. */
813                 frob_set_mode(port, ECR_PS2);
814         }
815
816         r = parport_wait_peripheral(port,
817                                      PARPORT_STATUS_BUSY,
818                                      PARPORT_STATUS_BUSY);
819         if (r)
820                 printk(KERN_DEBUG
821                         "%s: BUSY timeout (%d) in compat_write_block_pio\n",
822                         port->name, r);
823
824         port->physport->ieee1284.phase = IEEE1284_PH_FWD_IDLE;
825
826         return written;
827 }
828
829 /* ECP */
830 #ifdef CONFIG_PARPORT_1284
831 static size_t parport_pc_ecp_write_block_pio(struct parport *port,
832                                               const void *buf, size_t length,
833                                               int flags)
834 {
835         size_t written;
836         int r;
837         unsigned long expire;
838         const struct parport_pc_private *priv = port->physport->private_data;
839
840         /* Special case: a timeout of zero means we cannot call schedule().
841          * Also if O_NONBLOCK is set then use the default implementation. */
842         if (port->physport->cad->timeout <= PARPORT_INACTIVITY_O_NONBLOCK)
843                 return parport_ieee1284_ecp_write_data(port, buf,
844                                                         length, flags);
845
846         /* Switch to forward mode if necessary. */
847         if (port->physport->ieee1284.phase != IEEE1284_PH_FWD_IDLE) {
848                 /* Event 47: Set nInit high. */
849                 parport_frob_control(port,
850                                       PARPORT_CONTROL_INIT
851                                       | PARPORT_CONTROL_AUTOFD,
852                                       PARPORT_CONTROL_INIT
853                                       | PARPORT_CONTROL_AUTOFD);
854
855                 /* Event 49: PError goes high. */
856                 r = parport_wait_peripheral(port,
857                                              PARPORT_STATUS_PAPEROUT,
858                                              PARPORT_STATUS_PAPEROUT);
859                 if (r) {
860                         printk(KERN_DEBUG "%s: PError timeout (%d) "
861                                 "in ecp_write_block_pio\n", port->name, r);
862                 }
863         }
864
865         /* Set up ECP parallel port mode.*/
866         parport_pc_data_forward(port); /* Must be in PS2 mode */
867         parport_pc_frob_control(port,
868                                  PARPORT_CONTROL_STROBE |
869                                  PARPORT_CONTROL_AUTOFD,
870                                  0);
871         r = change_mode(port, ECR_ECP); /* ECP FIFO */
872         if (r)
873                 printk(KERN_DEBUG "%s: Warning change_mode ECR_ECP failed\n",
874                                                                 port->name);
875         port->physport->ieee1284.phase = IEEE1284_PH_FWD_DATA;
876
877         /* Write the data to the FIFO. */
878         written = parport_pc_fifo_write_block(port, buf, length);
879
880         /* Finish up. */
881         /* For some hardware we don't want to touch the mode until
882          * the FIFO is empty, so allow 4 seconds for each position
883          * in the fifo.
884          */
885         expire = jiffies + (priv->fifo_depth * (HZ * 4));
886         do {
887                 /* Wait for the FIFO to empty */
888                 r = change_mode(port, ECR_PS2);
889                 if (r != -EBUSY)
890                         break;
891         } while (time_before(jiffies, expire));
892         if (r == -EBUSY) {
893
894                 printk(KERN_DEBUG "%s: FIFO is stuck\n", port->name);
895
896                 /* Prevent further data transfer. */
897                 frob_set_mode(port, ECR_TST);
898
899                 /* Adjust for the contents of the FIFO. */
900                 for (written -= priv->fifo_depth; ; written++) {
901                         if (inb(ECONTROL(port)) & 0x2) {
902                                 /* Full up. */
903                                 break;
904                         }
905                         outb(0, FIFO(port));
906                 }
907
908                 /* Reset the FIFO and return to PS2 mode. */
909                 frob_set_mode(port, ECR_PS2);
910
911                 /* Host transfer recovery. */
912                 parport_pc_data_reverse(port); /* Must be in PS2 mode */
913                 udelay(5);
914                 parport_frob_control(port, PARPORT_CONTROL_INIT, 0);
915                 r = parport_wait_peripheral(port, PARPORT_STATUS_PAPEROUT, 0);
916                 if (r)
917                         printk(KERN_DEBUG "%s: PE,1 timeout (%d) "
918                                 "in ecp_write_block_pio\n", port->name, r);
919
920                 parport_frob_control(port,
921                                       PARPORT_CONTROL_INIT,
922                                       PARPORT_CONTROL_INIT);
923                 r = parport_wait_peripheral(port,
924                                              PARPORT_STATUS_PAPEROUT,
925                                              PARPORT_STATUS_PAPEROUT);
926                 if (r)
927                         printk(KERN_DEBUG "%s: PE,2 timeout (%d) "
928                                 "in ecp_write_block_pio\n", port->name, r);
929         }
930
931         r = parport_wait_peripheral(port,
932                                      PARPORT_STATUS_BUSY,
933                                      PARPORT_STATUS_BUSY);
934         if (r)
935                 printk(KERN_DEBUG
936                         "%s: BUSY timeout (%d) in ecp_write_block_pio\n",
937                         port->name, r);
938
939         port->physport->ieee1284.phase = IEEE1284_PH_FWD_IDLE;
940
941         return written;
942 }
943
944 #if 0
945 static size_t parport_pc_ecp_read_block_pio(struct parport *port,
946                                              void *buf, size_t length,
947                                              int flags)
948 {
949         size_t left = length;
950         size_t fifofull;
951         int r;
952         const int fifo = FIFO(port);
953         const struct parport_pc_private *priv = port->physport->private_data;
954         const int fifo_depth = priv->fifo_depth;
955         char *bufp = buf;
956
957         port = port->physport;
958 DPRINTK(KERN_DEBUG "parport_pc: parport_pc_ecp_read_block_pio\n");
959 dump_parport_state("enter fcn", port);
960
961         /* Special case: a timeout of zero means we cannot call schedule().
962          * Also if O_NONBLOCK is set then use the default implementation. */
963         if (port->cad->timeout <= PARPORT_INACTIVITY_O_NONBLOCK)
964                 return parport_ieee1284_ecp_read_data(port, buf,
965                                                        length, flags);
966
967         if (port->ieee1284.mode == IEEE1284_MODE_ECPRLE) {
968                 /* If the peripheral is allowed to send RLE compressed
969                  * data, it is possible for a byte to expand to 128
970                  * bytes in the FIFO. */
971                 fifofull = 128;
972         } else {
973                 fifofull = fifo_depth;
974         }
975
976         /* If the caller wants less than a full FIFO's worth of data,
977          * go through software emulation.  Otherwise we may have to throw
978          * away data. */
979         if (length < fifofull)
980                 return parport_ieee1284_ecp_read_data(port, buf,
981                                                        length, flags);
982
983         if (port->ieee1284.phase != IEEE1284_PH_REV_IDLE) {
984                 /* change to reverse-idle phase (must be in forward-idle) */
985
986                 /* Event 38: Set nAutoFd low (also make sure nStrobe is high) */
987                 parport_frob_control(port,
988                                       PARPORT_CONTROL_AUTOFD
989                                       | PARPORT_CONTROL_STROBE,
990                                       PARPORT_CONTROL_AUTOFD);
991                 parport_pc_data_reverse(port); /* Must be in PS2 mode */
992                 udelay(5);
993                 /* Event 39: Set nInit low to initiate bus reversal */
994                 parport_frob_control(port,
995                                       PARPORT_CONTROL_INIT,
996                                       0);
997                 /* Event 40: Wait for  nAckReverse (PError) to go low */
998                 r = parport_wait_peripheral(port, PARPORT_STATUS_PAPEROUT, 0);
999                 if (r) {
1000                         printk(KERN_DEBUG "%s: PE timeout Event 40 (%d) "
1001                                 "in ecp_read_block_pio\n", port->name, r);
1002                         return 0;
1003                 }
1004         }
1005
1006         /* Set up ECP FIFO mode.*/
1007 /*      parport_pc_frob_control(port,
1008                                  PARPORT_CONTROL_STROBE |
1009                                  PARPORT_CONTROL_AUTOFD,
1010                                  PARPORT_CONTROL_AUTOFD); */
1011         r = change_mode(port, ECR_ECP); /* ECP FIFO */
1012         if (r)
1013                 printk(KERN_DEBUG "%s: Warning change_mode ECR_ECP failed\n",
1014                                                                 port->name);
1015
1016         port->ieee1284.phase = IEEE1284_PH_REV_DATA;
1017
1018         /* the first byte must be collected manually */
1019         dump_parport_state("pre 43", port);
1020         /* Event 43: Wait for nAck to go low */
1021         r = parport_wait_peripheral(port, PARPORT_STATUS_ACK, 0);
1022         if (r) {
1023                 /* timed out while reading -- no data */
1024                 printk(KERN_DEBUG "PIO read timed out (initial byte)\n");
1025                 goto out_no_data;
1026         }
1027         /* read byte */
1028         *bufp++ = inb(DATA(port));
1029         left--;
1030         dump_parport_state("43-44", port);
1031         /* Event 44: nAutoFd (HostAck) goes high to acknowledge */
1032         parport_pc_frob_control(port,
1033                                  PARPORT_CONTROL_AUTOFD,
1034                                  0);
1035         dump_parport_state("pre 45", port);
1036         /* Event 45: Wait for nAck to go high */
1037         /* r = parport_wait_peripheral(port, PARPORT_STATUS_ACK,
1038                                                 PARPORT_STATUS_ACK); */
1039         dump_parport_state("post 45", port);
1040         r = 0;
1041         if (r) {
1042                 /* timed out while waiting for peripheral to respond to ack */
1043                 printk(KERN_DEBUG "ECP PIO read timed out (waiting for nAck)\n");
1044
1045                 /* keep hold of the byte we've got already */
1046                 goto out_no_data;
1047         }
1048         /* Event 46: nAutoFd (HostAck) goes low to accept more data */
1049         parport_pc_frob_control(port,
1050                                  PARPORT_CONTROL_AUTOFD,
1051                                  PARPORT_CONTROL_AUTOFD);
1052
1053
1054         dump_parport_state("rev idle", port);
1055         /* Do the transfer. */
1056         while (left > fifofull) {
1057                 int ret;
1058                 unsigned long expire = jiffies + port->cad->timeout;
1059                 unsigned char ecrval = inb(ECONTROL(port));
1060
1061                 if (need_resched() && time_before(jiffies, expire))
1062                         /* Can't yield the port. */
1063                         schedule();
1064
1065                 /* At this point, the FIFO may already be full. In
1066                  * that case ECP is already holding back the
1067                  * peripheral (assuming proper design) with a delayed
1068                  * handshake.  Work fast to avoid a peripheral
1069                  * timeout.  */
1070
1071                 if (ecrval & 0x01) {
1072                         /* FIFO is empty. Wait for interrupt. */
1073                         dump_parport_state("FIFO empty", port);
1074
1075                         /* Anyone else waiting for the port? */
1076                         if (port->waithead) {
1077                                 printk(KERN_DEBUG "Somebody wants the port\n");
1078                                 break;
1079                         }
1080
1081                         /* Clear serviceIntr */
1082                         ECR_WRITE(port, ecrval & ~(1<<2));
1083 false_alarm:
1084                         dump_parport_state("waiting", port);
1085                         ret = parport_wait_event(port, HZ);
1086                         DPRINTK(KERN_DEBUG "parport_wait_event returned %d\n",
1087                                                                         ret);
1088                         if (ret < 0)
1089                                 break;
1090                         ret = 0;
1091                         if (!time_before(jiffies, expire)) {
1092                                 /* Timed out. */
1093                                 dump_parport_state("timeout", port);
1094                                 printk(KERN_DEBUG "PIO read timed out\n");
1095                                 break;
1096                         }
1097                         ecrval = inb(ECONTROL(port));
1098                         if (!(ecrval & (1<<2))) {
1099                                 if (need_resched() &&
1100                                     time_before(jiffies, expire)) {
1101                                         schedule();
1102                                 }
1103                                 goto false_alarm;
1104                         }
1105
1106                         /* Depending on how the FIFO threshold was
1107                          * set, how long interrupt service took, and
1108                          * how fast the peripheral is, we might be
1109                          * lucky and have a just filled FIFO. */
1110                         continue;
1111                 }
1112
1113                 if (ecrval & 0x02) {
1114                         /* FIFO is full. */
1115 dump_parport_state("FIFO full", port);
1116                         insb(fifo, bufp, fifo_depth);
1117                         bufp += fifo_depth;
1118                         left -= fifo_depth;
1119                         continue;
1120                 }
1121
1122 DPRINTK(KERN_DEBUG "*** ecp_read_block_pio: reading one byte from the FIFO\n");
1123
1124                 /* FIFO not filled.  We will cycle this loop for a while
1125                  * and either the peripheral will fill it faster,
1126                  * tripping a fast empty with insb, or we empty it. */
1127                 *bufp++ = inb(fifo);
1128                 left--;
1129         }
1130
1131         /* scoop up anything left in the FIFO */
1132         while (left && !(inb(ECONTROL(port) & 0x01))) {
1133                 *bufp++ = inb(fifo);
1134                 left--;
1135         }
1136
1137         port->ieee1284.phase = IEEE1284_PH_REV_IDLE;
1138 dump_parport_state("rev idle2", port);
1139
1140 out_no_data:
1141
1142         /* Go to forward idle mode to shut the peripheral up (event 47). */
1143         parport_frob_control(port, PARPORT_CONTROL_INIT, PARPORT_CONTROL_INIT);
1144
1145         /* event 49: PError goes high */
1146         r = parport_wait_peripheral(port,
1147                                      PARPORT_STATUS_PAPEROUT,
1148                                      PARPORT_STATUS_PAPEROUT);
1149         if (r) {
1150                 printk(KERN_DEBUG
1151                         "%s: PE timeout FWDIDLE (%d) in ecp_read_block_pio\n",
1152                         port->name, r);
1153         }
1154
1155         port->ieee1284.phase = IEEE1284_PH_FWD_IDLE;
1156
1157         /* Finish up. */
1158         {
1159                 int lost = get_fifo_residue(port);
1160                 if (lost)
1161                         /* Shouldn't happen with compliant peripherals. */
1162                         printk(KERN_DEBUG "%s: DATA LOSS (%d bytes)!\n",
1163                                 port->name, lost);
1164         }
1165
1166 dump_parport_state("fwd idle", port);
1167         return length - left;
1168 }
1169 #endif  /*  0  */
1170 #endif /* IEEE 1284 support */
1171 #endif /* Allowed to use FIFO/DMA */
1172
1173
1174 /*
1175  *      ******************************************
1176  *      INITIALISATION AND MODULE STUFF BELOW HERE
1177  *      ******************************************
1178  */
1179
1180 /* GCC is not inlining extern inline function later overwriten to non-inline,
1181    so we use outlined_ variants here.  */
1182 static const struct parport_operations parport_pc_ops = {
1183         .write_data     = parport_pc_write_data,
1184         .read_data      = parport_pc_read_data,
1185
1186         .write_control  = parport_pc_write_control,
1187         .read_control   = parport_pc_read_control,
1188         .frob_control   = parport_pc_frob_control,
1189
1190         .read_status    = parport_pc_read_status,
1191
1192         .enable_irq     = parport_pc_enable_irq,
1193         .disable_irq    = parport_pc_disable_irq,
1194
1195         .data_forward   = parport_pc_data_forward,
1196         .data_reverse   = parport_pc_data_reverse,
1197
1198         .init_state     = parport_pc_init_state,
1199         .save_state     = parport_pc_save_state,
1200         .restore_state  = parport_pc_restore_state,
1201
1202         .epp_write_data = parport_ieee1284_epp_write_data,
1203         .epp_read_data  = parport_ieee1284_epp_read_data,
1204         .epp_write_addr = parport_ieee1284_epp_write_addr,
1205         .epp_read_addr  = parport_ieee1284_epp_read_addr,
1206
1207         .ecp_write_data = parport_ieee1284_ecp_write_data,
1208         .ecp_read_data  = parport_ieee1284_ecp_read_data,
1209         .ecp_write_addr = parport_ieee1284_ecp_write_addr,
1210
1211         .compat_write_data      = parport_ieee1284_write_compat,
1212         .nibble_read_data       = parport_ieee1284_read_nibble,
1213         .byte_read_data         = parport_ieee1284_read_byte,
1214
1215         .owner          = THIS_MODULE,
1216 };
1217
1218 #ifdef CONFIG_PARPORT_PC_SUPERIO
1219 /* Super-IO chipset detection, Winbond, SMSC */
1220 static void __devinit show_parconfig_smsc37c669(int io, int key)
1221 {
1222         int cr1, cr4, cra, cr23, cr26, cr27, i = 0;
1223         static const char *const modes[] = {
1224                 "SPP and Bidirectional (PS/2)",
1225                 "EPP and SPP",
1226                 "ECP",
1227                 "ECP and EPP" };
1228
1229         outb(key, io);
1230         outb(key, io);
1231         outb(1, io);
1232         cr1 = inb(io + 1);
1233         outb(4, io);
1234         cr4 = inb(io + 1);
1235         outb(0x0a, io);
1236         cra = inb(io + 1);
1237         outb(0x23, io);
1238         cr23 = inb(io + 1);
1239         outb(0x26, io);
1240         cr26 = inb(io + 1);
1241         outb(0x27, io);
1242         cr27 = inb(io + 1);
1243         outb(0xaa, io);
1244
1245         if (verbose_probing) {
1246                 printk(KERN_INFO
1247                         "SMSC 37c669 LPT Config: cr_1=0x%02x, 4=0x%02x, "
1248                         "A=0x%2x, 23=0x%02x, 26=0x%02x, 27=0x%02x\n",
1249                         cr1, cr4, cra, cr23, cr26, cr27);
1250
1251                 /* The documentation calls DMA and IRQ-Lines by letters, so
1252                    the board maker can/will wire them
1253                    appropriately/randomly...  G=reserved H=IDE-irq, */
1254                 printk(KERN_INFO
1255         "SMSC LPT Config: io=0x%04x, irq=%c, dma=%c, fifo threshold=%d\n",
1256                                 cr23 * 4,
1257                                 (cr27 & 0x0f) ? 'A' - 1 + (cr27 & 0x0f) : '-',
1258                                 (cr26 & 0x0f) ? 'A' - 1 + (cr26 & 0x0f) : '-',
1259                                 cra & 0x0f);
1260                 printk(KERN_INFO "SMSC LPT Config: enabled=%s power=%s\n",
1261                        (cr23 * 4 >= 0x100) ? "yes" : "no",
1262                        (cr1 & 4) ? "yes" : "no");
1263                 printk(KERN_INFO
1264                         "SMSC LPT Config: Port mode=%s, EPP version =%s\n",
1265                                 (cr1 & 0x08) ? "Standard mode only (SPP)"
1266                                               : modes[cr4 & 0x03],
1267                                 (cr4 & 0x40) ? "1.7" : "1.9");
1268         }
1269
1270         /* Heuristics !  BIOS setup for this mainboard device limits
1271            the choices to standard settings, i.e. io-address and IRQ
1272            are related, however DMA can be 1 or 3, assume DMA_A=DMA1,
1273            DMA_C=DMA3 (this is true e.g. for TYAN 1564D Tomcat IV) */
1274         if (cr23 * 4 >= 0x100) { /* if active */
1275                 while ((i < NR_SUPERIOS) && (superios[i].io != 0))
1276                         i++;
1277                 if (i == NR_SUPERIOS) {
1278                         printk(KERN_INFO "Super-IO: too many chips!\n");
1279                 } else {
1280                         int d;
1281                         switch (cr23 * 4) {
1282                         case 0x3bc:
1283                                 superios[i].io = 0x3bc;
1284                                 superios[i].irq = 7;
1285                                 break;
1286                         case 0x378:
1287                                 superios[i].io = 0x378;
1288                                 superios[i].irq = 7;
1289                                 break;
1290                         case 0x278:
1291                                 superios[i].io = 0x278;
1292                                 superios[i].irq = 5;
1293                         }
1294                         d = (cr26 & 0x0f);
1295                         if (d == 1 || d == 3)
1296                                 superios[i].dma = d;
1297                         else
1298                                 superios[i].dma = PARPORT_DMA_NONE;
1299                 }
1300         }
1301 }
1302
1303
1304 static void __devinit show_parconfig_winbond(int io, int key)
1305 {
1306         int cr30, cr60, cr61, cr70, cr74, crf0, i = 0;
1307         static const char *const modes[] = {
1308                 "Standard (SPP) and Bidirectional(PS/2)", /* 0 */
1309                 "EPP-1.9 and SPP",
1310                 "ECP",
1311                 "ECP and EPP-1.9",
1312                 "Standard (SPP)",
1313                 "EPP-1.7 and SPP",              /* 5 */
1314                 "undefined!",
1315                 "ECP and EPP-1.7" };
1316         static char *const irqtypes[] = {
1317                 "pulsed low, high-Z",
1318                 "follows nACK" };
1319
1320         /* The registers are called compatible-PnP because the
1321            register layout is modelled after ISA-PnP, the access
1322            method is just another ... */
1323         outb(key, io);
1324         outb(key, io);
1325         outb(0x07, io);   /* Register 7: Select Logical Device */
1326         outb(0x01, io + 1); /* LD1 is Parallel Port */
1327         outb(0x30, io);
1328         cr30 = inb(io + 1);
1329         outb(0x60, io);
1330         cr60 = inb(io + 1);
1331         outb(0x61, io);
1332         cr61 = inb(io + 1);
1333         outb(0x70, io);
1334         cr70 = inb(io + 1);
1335         outb(0x74, io);
1336         cr74 = inb(io + 1);
1337         outb(0xf0, io);
1338         crf0 = inb(io + 1);
1339         outb(0xaa, io);
1340
1341         if (verbose_probing) {
1342                 printk(KERN_INFO
1343     "Winbond LPT Config: cr_30=%02x 60,61=%02x%02x 70=%02x 74=%02x, f0=%02x\n",
1344                                         cr30, cr60, cr61, cr70, cr74, crf0);
1345                 printk(KERN_INFO "Winbond LPT Config: active=%s, io=0x%02x%02x irq=%d, ",
1346                        (cr30 & 0x01) ? "yes" : "no", cr60, cr61, cr70 & 0x0f);
1347                 if ((cr74 & 0x07) > 3)
1348                         printk("dma=none\n");
1349                 else
1350                         printk("dma=%d\n", cr74 & 0x07);
1351                 printk(KERN_INFO
1352                     "Winbond LPT Config: irqtype=%s, ECP fifo threshold=%d\n",
1353                                         irqtypes[crf0>>7], (crf0>>3)&0x0f);
1354                 printk(KERN_INFO "Winbond LPT Config: Port mode=%s\n",
1355                                         modes[crf0 & 0x07]);
1356         }
1357
1358         if (cr30 & 0x01) { /* the settings can be interrogated later ... */
1359                 while ((i < NR_SUPERIOS) && (superios[i].io != 0))
1360                         i++;
1361                 if (i == NR_SUPERIOS) {
1362                         printk(KERN_INFO "Super-IO: too many chips!\n");
1363                 } else {
1364                         superios[i].io = (cr60<<8)|cr61;
1365                         superios[i].irq = cr70&0x0f;
1366                         superios[i].dma = (((cr74 & 0x07) > 3) ?
1367                                            PARPORT_DMA_NONE : (cr74 & 0x07));
1368                 }
1369         }
1370 }
1371
1372 static void __devinit decode_winbond(int efer, int key, int devid,
1373                                                         int devrev, int oldid)
1374 {
1375         const char *type = "unknown";
1376         int id, progif = 2;
1377
1378         if (devid == devrev)
1379                 /* simple heuristics, we happened to read some
1380                    non-winbond register */
1381                 return;
1382
1383         id = (devid << 8) | devrev;
1384
1385         /* Values are from public data sheets pdf files, I can just
1386            confirm 83977TF is correct :-) */
1387         if (id == 0x9771)
1388                 type = "83977F/AF";
1389         else if (id == 0x9773)
1390                 type = "83977TF / SMSC 97w33x/97w34x";
1391         else if (id == 0x9774)
1392                 type = "83977ATF";
1393         else if ((id & ~0x0f) == 0x5270)
1394                 type = "83977CTF / SMSC 97w36x";
1395         else if ((id & ~0x0f) == 0x52f0)
1396                 type = "83977EF / SMSC 97w35x";
1397         else if ((id & ~0x0f) == 0x5210)
1398                 type = "83627";
1399         else if ((id & ~0x0f) == 0x6010)
1400                 type = "83697HF";
1401         else if ((oldid & 0x0f) == 0x0a) {
1402                 type = "83877F";
1403                 progif = 1;
1404         } else if ((oldid & 0x0f) == 0x0b) {
1405                 type = "83877AF";
1406                 progif = 1;
1407         } else if ((oldid & 0x0f) == 0x0c) {
1408                 type = "83877TF";
1409                 progif = 1;
1410         } else if ((oldid & 0x0f) == 0x0d) {
1411                 type = "83877ATF";
1412                 progif = 1;
1413         } else
1414                 progif = 0;
1415
1416         if (verbose_probing)
1417                 printk(KERN_INFO "Winbond chip at EFER=0x%x key=0x%02x "
1418                        "devid=%02x devrev=%02x oldid=%02x type=%s\n",
1419                        efer, key, devid, devrev, oldid, type);
1420
1421         if (progif == 2)
1422                 show_parconfig_winbond(efer, key);
1423 }
1424
1425 static void __devinit decode_smsc(int efer, int key, int devid, int devrev)
1426 {
1427         const char *type = "unknown";
1428         void (*func)(int io, int key);
1429         int id;
1430
1431         if (devid == devrev)
1432                 /* simple heuristics, we happened to read some
1433                    non-smsc register */
1434                 return;
1435
1436         func = NULL;
1437         id = (devid << 8) | devrev;
1438
1439         if (id == 0x0302) {
1440                 type = "37c669";
1441                 func = show_parconfig_smsc37c669;
1442         } else if (id == 0x6582)
1443                 type = "37c665IR";
1444         else if (devid == 0x65)
1445                 type = "37c665GT";
1446         else if (devid == 0x66)
1447                 type = "37c666GT";
1448
1449         if (verbose_probing)
1450                 printk(KERN_INFO "SMSC chip at EFER=0x%x "
1451                        "key=0x%02x devid=%02x devrev=%02x type=%s\n",
1452                        efer, key, devid, devrev, type);
1453
1454         if (func)
1455                 func(efer, key);
1456 }
1457
1458
1459 static void __devinit winbond_check(int io, int key)
1460 {
1461         int devid, devrev, oldid, x_devid, x_devrev, x_oldid;
1462
1463         if (!request_region(io, 3, __func__))
1464                 return;
1465
1466         /* First probe without key */
1467         outb(0x20, io);
1468         x_devid = inb(io + 1);
1469         outb(0x21, io);
1470         x_devrev = inb(io + 1);
1471         outb(0x09, io);
1472         x_oldid = inb(io + 1);
1473
1474         outb(key, io);
1475         outb(key, io);     /* Write Magic Sequence to EFER, extended
1476                               funtion enable register */
1477         outb(0x20, io);    /* Write EFIR, extended function index register */
1478         devid = inb(io + 1);  /* Read EFDR, extended function data register */
1479         outb(0x21, io);
1480         devrev = inb(io + 1);
1481         outb(0x09, io);
1482         oldid = inb(io + 1);
1483         outb(0xaa, io);    /* Magic Seal */
1484
1485         if ((x_devid == devid) && (x_devrev == devrev) && (x_oldid == oldid))
1486                 goto out; /* protection against false positives */
1487
1488         decode_winbond(io, key, devid, devrev, oldid);
1489 out:
1490         release_region(io, 3);
1491 }
1492
1493 static void __devinit winbond_check2(int io, int key)
1494 {
1495         int devid, devrev, oldid, x_devid, x_devrev, x_oldid;
1496
1497         if (!request_region(io, 3, __func__))
1498                 return;
1499
1500         /* First probe without the key */
1501         outb(0x20, io + 2);
1502         x_devid = inb(io + 2);
1503         outb(0x21, io + 1);
1504         x_devrev = inb(io + 2);
1505         outb(0x09, io + 1);
1506         x_oldid = inb(io + 2);
1507
1508         outb(key, io);     /* Write Magic Byte to EFER, extended
1509                               funtion enable register */
1510         outb(0x20, io + 2);  /* Write EFIR, extended function index register */
1511         devid = inb(io + 2);  /* Read EFDR, extended function data register */
1512         outb(0x21, io + 1);
1513         devrev = inb(io + 2);
1514         outb(0x09, io + 1);
1515         oldid = inb(io + 2);
1516         outb(0xaa, io);    /* Magic Seal */
1517
1518         if (x_devid == devid && x_devrev == devrev && x_oldid == oldid)
1519                 goto out; /* protection against false positives */
1520
1521         decode_winbond(io, key, devid, devrev, oldid);
1522 out:
1523         release_region(io, 3);
1524 }
1525
1526 static void __devinit smsc_check(int io, int key)
1527 {
1528         int id, rev, oldid, oldrev, x_id, x_rev, x_oldid, x_oldrev;
1529
1530         if (!request_region(io, 3, __func__))
1531                 return;
1532
1533         /* First probe without the key */
1534         outb(0x0d, io);
1535         x_oldid = inb(io + 1);
1536         outb(0x0e, io);
1537         x_oldrev = inb(io + 1);
1538         outb(0x20, io);
1539         x_id = inb(io + 1);
1540         outb(0x21, io);
1541         x_rev = inb(io + 1);
1542
1543         outb(key, io);
1544         outb(key, io);     /* Write Magic Sequence to EFER, extended
1545                               funtion enable register */
1546         outb(0x0d, io);    /* Write EFIR, extended function index register */
1547         oldid = inb(io + 1);  /* Read EFDR, extended function data register */
1548         outb(0x0e, io);
1549         oldrev = inb(io + 1);
1550         outb(0x20, io);
1551         id = inb(io + 1);
1552         outb(0x21, io);
1553         rev = inb(io + 1);
1554         outb(0xaa, io);    /* Magic Seal */
1555
1556         if (x_id == id && x_oldrev == oldrev &&
1557             x_oldid == oldid && x_rev == rev)
1558                 goto out; /* protection against false positives */
1559
1560         decode_smsc(io, key, oldid, oldrev);
1561 out:
1562         release_region(io, 3);
1563 }
1564
1565
1566 static void __devinit detect_and_report_winbond(void)
1567 {
1568         if (verbose_probing)
1569                 printk(KERN_DEBUG "Winbond Super-IO detection, now testing ports 3F0,370,250,4E,2E ...\n");
1570         winbond_check(0x3f0, 0x87);
1571         winbond_check(0x370, 0x87);
1572         winbond_check(0x2e , 0x87);
1573         winbond_check(0x4e , 0x87);
1574         winbond_check(0x3f0, 0x86);
1575         winbond_check2(0x250, 0x88);
1576         winbond_check2(0x250, 0x89);
1577 }
1578
1579 static void __devinit detect_and_report_smsc(void)
1580 {
1581         if (verbose_probing)
1582                 printk(KERN_DEBUG "SMSC Super-IO detection, now testing Ports 2F0, 370 ...\n");
1583         smsc_check(0x3f0, 0x55);
1584         smsc_check(0x370, 0x55);
1585         smsc_check(0x3f0, 0x44);
1586         smsc_check(0x370, 0x44);
1587 }
1588
1589 static void __devinit detect_and_report_it87(void)
1590 {
1591         u16 dev;
1592         u8 r;
1593         if (verbose_probing)
1594                 printk(KERN_DEBUG "IT8705 Super-IO detection, now testing port 2E ...\n");
1595         if (!request_region(0x2e, 1, __func__))
1596                 return;
1597         outb(0x87, 0x2e);
1598         outb(0x01, 0x2e);
1599         outb(0x55, 0x2e);
1600         outb(0x55, 0x2e);
1601         outb(0x20, 0x2e);
1602         dev = inb(0x2f) << 8;
1603         outb(0x21, 0x2e);
1604         dev |= inb(0x2f);
1605         if (dev == 0x8712 || dev == 0x8705 || dev == 0x8715 ||
1606             dev == 0x8716 || dev == 0x8718 || dev == 0x8726) {
1607                 printk(KERN_INFO "IT%04X SuperIO detected.\n", dev);
1608                 outb(0x07, 0x2E);       /* Parallel Port */
1609                 outb(0x03, 0x2F);
1610                 outb(0xF0, 0x2E);       /* BOOT 0x80 off */
1611                 r = inb(0x2f);
1612                 outb(0xF0, 0x2E);
1613                 outb(r | 8, 0x2F);
1614                 outb(0x02, 0x2E);       /* Lock */
1615                 outb(0x02, 0x2F);
1616         }
1617         release_region(0x2e, 1);
1618 }
1619 #endif /* CONFIG_PARPORT_PC_SUPERIO */
1620
1621 static int get_superio_dma(struct parport *p)
1622 {
1623         int i = 0;
1624
1625         while ((i < NR_SUPERIOS) && (superios[i].io != p->base))
1626                 i++;
1627         if (i != NR_SUPERIOS)
1628                 return superios[i].dma;
1629         return PARPORT_DMA_NONE;
1630 }
1631
1632 static int get_superio_irq(struct parport *p)
1633 {
1634         int i = 0;
1635
1636         while ((i < NR_SUPERIOS) && (superios[i].io != p->base))
1637                 i++;
1638         if (i != NR_SUPERIOS)
1639                 return superios[i].irq;
1640         return PARPORT_IRQ_NONE;
1641 }
1642
1643
1644 /* --- Mode detection ------------------------------------- */
1645
1646 /*
1647  * Checks for port existence, all ports support SPP MODE
1648  * Returns:
1649  *         0           :  No parallel port at this address
1650  *  PARPORT_MODE_PCSPP :  SPP port detected
1651  *                        (if the user specified an ioport himself,
1652  *                         this shall always be the case!)
1653  *
1654  */
1655 static int parport_SPP_supported(struct parport *pb)
1656 {
1657         unsigned char r, w;
1658
1659         /*
1660          * first clear an eventually pending EPP timeout
1661          * I (sailer@ife.ee.ethz.ch) have an SMSC chipset
1662          * that does not even respond to SPP cycles if an EPP
1663          * timeout is pending
1664          */
1665         clear_epp_timeout(pb);
1666
1667         /* Do a simple read-write test to make sure the port exists. */
1668         w = 0xc;
1669         outb(w, CONTROL(pb));
1670
1671         /* Is there a control register that we can read from?  Some
1672          * ports don't allow reads, so read_control just returns a
1673          * software copy. Some ports _do_ allow reads, so bypass the
1674          * software copy here.  In addition, some bits aren't
1675          * writable. */
1676         r = inb(CONTROL(pb));
1677         if ((r & 0xf) == w) {
1678                 w = 0xe;
1679                 outb(w, CONTROL(pb));
1680                 r = inb(CONTROL(pb));
1681                 outb(0xc, CONTROL(pb));
1682                 if ((r & 0xf) == w)
1683                         return PARPORT_MODE_PCSPP;
1684         }
1685
1686         if (user_specified)
1687                 /* That didn't work, but the user thinks there's a
1688                  * port here. */
1689                 printk(KERN_INFO "parport 0x%lx (WARNING): CTR: "
1690                         "wrote 0x%02x, read 0x%02x\n", pb->base, w, r);
1691
1692         /* Try the data register.  The data lines aren't tri-stated at
1693          * this stage, so we expect back what we wrote. */
1694         w = 0xaa;
1695         parport_pc_write_data(pb, w);
1696         r = parport_pc_read_data(pb);
1697         if (r == w) {
1698                 w = 0x55;
1699                 parport_pc_write_data(pb, w);
1700                 r = parport_pc_read_data(pb);
1701                 if (r == w)
1702                         return PARPORT_MODE_PCSPP;
1703         }
1704
1705         if (user_specified) {
1706                 /* Didn't work, but the user is convinced this is the
1707                  * place. */
1708                 printk(KERN_INFO "parport 0x%lx (WARNING): DATA: "
1709                         "wrote 0x%02x, read 0x%02x\n", pb->base, w, r);
1710                 printk(KERN_INFO "parport 0x%lx: You gave this address, "
1711                         "but there is probably no parallel port there!\n",
1712                         pb->base);
1713         }
1714
1715         /* It's possible that we can't read the control register or
1716          * the data register.  In that case just believe the user. */
1717         if (user_specified)
1718                 return PARPORT_MODE_PCSPP;
1719
1720         return 0;
1721 }
1722
1723 /* Check for ECR
1724  *
1725  * Old style XT ports alias io ports every 0x400, hence accessing ECR
1726  * on these cards actually accesses the CTR.
1727  *
1728  * Modern cards don't do this but reading from ECR will return 0xff
1729  * regardless of what is written here if the card does NOT support
1730  * ECP.
1731  *
1732  * We first check to see if ECR is the same as CTR.  If not, the low
1733  * two bits of ECR aren't writable, so we check by writing ECR and
1734  * reading it back to see if it's what we expect.
1735  */
1736 static int parport_ECR_present(struct parport *pb)
1737 {
1738         struct parport_pc_private *priv = pb->private_data;
1739         unsigned char r = 0xc;
1740
1741         outb(r, CONTROL(pb));
1742         if ((inb(ECONTROL(pb)) & 0x3) == (r & 0x3)) {
1743                 outb(r ^ 0x2, CONTROL(pb)); /* Toggle bit 1 */
1744
1745                 r = inb(CONTROL(pb));
1746                 if ((inb(ECONTROL(pb)) & 0x2) == (r & 0x2))
1747                         goto no_reg; /* Sure that no ECR register exists */
1748         }
1749
1750         if ((inb(ECONTROL(pb)) & 0x3) != 0x1)
1751                 goto no_reg;
1752
1753         ECR_WRITE(pb, 0x34);
1754         if (inb(ECONTROL(pb)) != 0x35)
1755                 goto no_reg;
1756
1757         priv->ecr = 1;
1758         outb(0xc, CONTROL(pb));
1759
1760         /* Go to mode 000 */
1761         frob_set_mode(pb, ECR_SPP);
1762
1763         return 1;
1764
1765  no_reg:
1766         outb(0xc, CONTROL(pb));
1767         return 0;
1768 }
1769
1770 #ifdef CONFIG_PARPORT_1284
1771 /* Detect PS/2 support.
1772  *
1773  * Bit 5 (0x20) sets the PS/2 data direction; setting this high
1774  * allows us to read data from the data lines.  In theory we would get back
1775  * 0xff but any peripheral attached to the port may drag some or all of the
1776  * lines down to zero.  So if we get back anything that isn't the contents
1777  * of the data register we deem PS/2 support to be present.
1778  *
1779  * Some SPP ports have "half PS/2" ability - you can't turn off the line
1780  * drivers, but an external peripheral with sufficiently beefy drivers of
1781  * its own can overpower them and assert its own levels onto the bus, from
1782  * where they can then be read back as normal.  Ports with this property
1783  * and the right type of device attached are likely to fail the SPP test,
1784  * (as they will appear to have stuck bits) and so the fact that they might
1785  * be misdetected here is rather academic.
1786  */
1787
1788 static int parport_PS2_supported(struct parport *pb)
1789 {
1790         int ok = 0;
1791
1792         clear_epp_timeout(pb);
1793
1794         /* try to tri-state the buffer */
1795         parport_pc_data_reverse(pb);
1796
1797         parport_pc_write_data(pb, 0x55);
1798         if (parport_pc_read_data(pb) != 0x55)
1799                 ok++;
1800
1801         parport_pc_write_data(pb, 0xaa);
1802         if (parport_pc_read_data(pb) != 0xaa)
1803                 ok++;
1804
1805         /* cancel input mode */
1806         parport_pc_data_forward(pb);
1807
1808         if (ok) {
1809                 pb->modes |= PARPORT_MODE_TRISTATE;
1810         } else {
1811                 struct parport_pc_private *priv = pb->private_data;
1812                 priv->ctr_writable &= ~0x20;
1813         }
1814
1815         return ok;
1816 }
1817
1818 #ifdef CONFIG_PARPORT_PC_FIFO
1819 static int parport_ECP_supported(struct parport *pb)
1820 {
1821         int i;
1822         int config, configb;
1823         int pword;
1824         struct parport_pc_private *priv = pb->private_data;
1825         /* Translate ECP intrLine to ISA irq value */
1826         static const int intrline[] = { 0, 7, 9, 10, 11, 14, 15, 5 };
1827
1828         /* If there is no ECR, we have no hope of supporting ECP. */
1829         if (!priv->ecr)
1830                 return 0;
1831
1832         /* Find out FIFO depth */
1833         ECR_WRITE(pb, ECR_SPP << 5); /* Reset FIFO */
1834         ECR_WRITE(pb, ECR_TST << 5); /* TEST FIFO */
1835         for (i = 0; i < 1024 && !(inb(ECONTROL(pb)) & 0x02); i++)
1836                 outb(0xaa, FIFO(pb));
1837
1838         /*
1839          * Using LGS chipset it uses ECR register, but
1840          * it doesn't support ECP or FIFO MODE
1841          */
1842         if (i == 1024) {
1843                 ECR_WRITE(pb, ECR_SPP << 5);
1844                 return 0;
1845         }
1846
1847         priv->fifo_depth = i;
1848         if (verbose_probing)
1849                 printk(KERN_DEBUG "0x%lx: FIFO is %d bytes\n", pb->base, i);
1850
1851         /* Find out writeIntrThreshold */
1852         frob_econtrol(pb, 1<<2, 1<<2);
1853         frob_econtrol(pb, 1<<2, 0);
1854         for (i = 1; i <= priv->fifo_depth; i++) {
1855                 inb(FIFO(pb));
1856                 udelay(50);
1857                 if (inb(ECONTROL(pb)) & (1<<2))
1858                         break;
1859         }
1860
1861         if (i <= priv->fifo_depth) {
1862                 if (verbose_probing)
1863                         printk(KERN_DEBUG "0x%lx: writeIntrThreshold is %d\n",
1864                                 pb->base, i);
1865         } else
1866                 /* Number of bytes we know we can write if we get an
1867                    interrupt. */
1868                 i = 0;
1869
1870         priv->writeIntrThreshold = i;
1871
1872         /* Find out readIntrThreshold */
1873         frob_set_mode(pb, ECR_PS2); /* Reset FIFO and enable PS2 */
1874         parport_pc_data_reverse(pb); /* Must be in PS2 mode */
1875         frob_set_mode(pb, ECR_TST); /* Test FIFO */
1876         frob_econtrol(pb, 1<<2, 1<<2);
1877         frob_econtrol(pb, 1<<2, 0);
1878         for (i = 1; i <= priv->fifo_depth; i++) {
1879                 outb(0xaa, FIFO(pb));
1880                 if (inb(ECONTROL(pb)) & (1<<2))
1881                         break;
1882         }
1883
1884         if (i <= priv->fifo_depth) {
1885                 if (verbose_probing)
1886                         printk(KERN_INFO "0x%lx: readIntrThreshold is %d\n",
1887                                 pb->base, i);
1888         } else
1889                 /* Number of bytes we can read if we get an interrupt. */
1890                 i = 0;
1891
1892         priv->readIntrThreshold = i;
1893
1894         ECR_WRITE(pb, ECR_SPP << 5); /* Reset FIFO */
1895         ECR_WRITE(pb, 0xf4); /* Configuration mode */
1896         config = inb(CONFIGA(pb));
1897         pword = (config >> 4) & 0x7;
1898         switch (pword) {
1899         case 0:
1900                 pword = 2;
1901                 printk(KERN_WARNING "0x%lx: Unsupported pword size!\n",
1902                         pb->base);
1903                 break;
1904         case 2:
1905                 pword = 4;
1906                 printk(KERN_WARNING "0x%lx: Unsupported pword size!\n",
1907                         pb->base);
1908                 break;
1909         default:
1910                 printk(KERN_WARNING "0x%lx: Unknown implementation ID\n",
1911                         pb->base);
1912                 /* Assume 1 */
1913         case 1:
1914                 pword = 1;
1915         }
1916         priv->pword = pword;
1917
1918         if (verbose_probing) {
1919                 printk(KERN_DEBUG "0x%lx: PWord is %d bits\n",
1920                         pb->base, 8 * pword);
1921
1922                 printk(KERN_DEBUG "0x%lx: Interrupts are ISA-%s\n", pb->base,
1923                         config & 0x80 ? "Level" : "Pulses");
1924
1925                 configb = inb(CONFIGB(pb));
1926                 printk(KERN_DEBUG "0x%lx: ECP port cfgA=0x%02x cfgB=0x%02x\n",
1927                         pb->base, config, configb);
1928                 printk(KERN_DEBUG "0x%lx: ECP settings irq=", pb->base);
1929                 if ((configb >> 3) & 0x07)
1930                         printk("%d", intrline[(configb >> 3) & 0x07]);
1931                 else
1932                         printk("<none or set by other means>");
1933                 printk(" dma=");
1934                 if ((configb & 0x03) == 0x00)
1935                         printk("<none or set by other means>\n");
1936                 else
1937                         printk("%d\n", configb & 0x07);
1938         }
1939
1940         /* Go back to mode 000 */
1941         frob_set_mode(pb, ECR_SPP);
1942
1943         return 1;
1944 }
1945 #endif
1946
1947 static int parport_ECPPS2_supported(struct parport *pb)
1948 {
1949         const struct parport_pc_private *priv = pb->private_data;
1950         int result;
1951         unsigned char oecr;
1952
1953         if (!priv->ecr)
1954                 return 0;
1955
1956         oecr = inb(ECONTROL(pb));
1957         ECR_WRITE(pb, ECR_PS2 << 5);
1958         result = parport_PS2_supported(pb);
1959         ECR_WRITE(pb, oecr);
1960         return result;
1961 }
1962
1963 /* EPP mode detection  */
1964
1965 static int parport_EPP_supported(struct parport *pb)
1966 {
1967         const struct parport_pc_private *priv = pb->private_data;
1968
1969         /*
1970          * Theory:
1971          *      Bit 0 of STR is the EPP timeout bit, this bit is 0
1972          *      when EPP is possible and is set high when an EPP timeout
1973          *      occurs (EPP uses the HALT line to stop the CPU while it does
1974          *      the byte transfer, an EPP timeout occurs if the attached
1975          *      device fails to respond after 10 micro seconds).
1976          *
1977          *      This bit is cleared by either reading it (National Semi)
1978          *      or writing a 1 to the bit (SMC, UMC, WinBond), others ???
1979          *      This bit is always high in non EPP modes.
1980          */
1981
1982         /* If EPP timeout bit clear then EPP available */
1983         if (!clear_epp_timeout(pb))
1984                 return 0;  /* No way to clear timeout */
1985
1986         /* Check for Intel bug. */
1987         if (priv->ecr) {
1988                 unsigned char i;
1989                 for (i = 0x00; i < 0x80; i += 0x20) {
1990                         ECR_WRITE(pb, i);
1991                         if (clear_epp_timeout(pb)) {
1992                                 /* Phony EPP in ECP. */
1993                                 return 0;
1994                         }
1995                 }
1996         }
1997
1998         pb->modes |= PARPORT_MODE_EPP;
1999
2000         /* Set up access functions to use EPP hardware. */
2001         pb->ops->epp_read_data = parport_pc_epp_read_data;
2002         pb->ops->epp_write_data = parport_pc_epp_write_data;
2003         pb->ops->epp_read_addr = parport_pc_epp_read_addr;
2004         pb->ops->epp_write_addr = parport_pc_epp_write_addr;
2005
2006         return 1;
2007 }
2008
2009 static int parport_ECPEPP_supported(struct parport *pb)
2010 {
2011         struct parport_pc_private *priv = pb->private_data;
2012         int result;
2013         unsigned char oecr;
2014
2015         if (!priv->ecr)
2016                 return 0;
2017
2018         oecr = inb(ECONTROL(pb));
2019         /* Search for SMC style EPP+ECP mode */
2020         ECR_WRITE(pb, 0x80);
2021         outb(0x04, CONTROL(pb));
2022         result = parport_EPP_supported(pb);
2023
2024         ECR_WRITE(pb, oecr);
2025
2026         if (result) {
2027                 /* Set up access functions to use ECP+EPP hardware. */
2028                 pb->ops->epp_read_data = parport_pc_ecpepp_read_data;
2029                 pb->ops->epp_write_data = parport_pc_ecpepp_write_data;
2030                 pb->ops->epp_read_addr = parport_pc_ecpepp_read_addr;
2031                 pb->ops->epp_write_addr = parport_pc_ecpepp_write_addr;
2032         }
2033
2034         return result;
2035 }
2036
2037 #else /* No IEEE 1284 support */
2038
2039 /* Don't bother probing for modes we know we won't use. */
2040 static int __devinit parport_PS2_supported(struct parport *pb) { return 0; }
2041 #ifdef CONFIG_PARPORT_PC_FIFO
2042 static int parport_ECP_supported(struct parport *pb)
2043 {
2044         return 0;
2045 }
2046 #endif
2047 static int __devinit parport_EPP_supported(struct parport *pb)
2048 {
2049         return 0;
2050 }
2051
2052 static int __devinit parport_ECPEPP_supported(struct parport *pb)
2053 {
2054         return 0;
2055 }
2056
2057 static int __devinit parport_ECPPS2_supported(struct parport *pb)
2058 {
2059         return 0;
2060 }
2061
2062 #endif /* No IEEE 1284 support */
2063
2064 /* --- IRQ detection -------------------------------------- */
2065
2066 /* Only if supports ECP mode */
2067 static int programmable_irq_support(struct parport *pb)
2068 {
2069         int irq, intrLine;
2070         unsigned char oecr = inb(ECONTROL(pb));
2071         static const int lookup[8] = {
2072                 PARPORT_IRQ_NONE, 7, 9, 10, 11, 14, 15, 5
2073         };
2074
2075         ECR_WRITE(pb, ECR_CNF << 5); /* Configuration MODE */
2076
2077         intrLine = (inb(CONFIGB(pb)) >> 3) & 0x07;
2078         irq = lookup[intrLine];
2079
2080         ECR_WRITE(pb, oecr);
2081         return irq;
2082 }
2083
2084 static int irq_probe_ECP(struct parport *pb)
2085 {
2086         int i;
2087         unsigned long irqs;
2088
2089         irqs = probe_irq_on();
2090
2091         ECR_WRITE(pb, ECR_SPP << 5); /* Reset FIFO */
2092         ECR_WRITE(pb, (ECR_TST << 5) | 0x04);
2093         ECR_WRITE(pb, ECR_TST << 5);
2094
2095         /* If Full FIFO sure that writeIntrThreshold is generated */
2096         for (i = 0; i < 1024 && !(inb(ECONTROL(pb)) & 0x02) ; i++)
2097                 outb(0xaa, FIFO(pb));
2098
2099         pb->irq = probe_irq_off(irqs);
2100         ECR_WRITE(pb, ECR_SPP << 5);
2101
2102         if (pb->irq <= 0)
2103                 pb->irq = PARPORT_IRQ_NONE;
2104
2105         return pb->irq;
2106 }
2107
2108 /*
2109  * This detection seems that only works in National Semiconductors
2110  * This doesn't work in SMC, LGS, and Winbond
2111  */
2112 static int irq_probe_EPP(struct parport *pb)
2113 {
2114 #ifndef ADVANCED_DETECT
2115         return PARPORT_IRQ_NONE;
2116 #else
2117         int irqs;
2118         unsigned char oecr;
2119
2120         if (pb->modes & PARPORT_MODE_PCECR)
2121                 oecr = inb(ECONTROL(pb));
2122
2123         irqs = probe_irq_on();
2124
2125         if (pb->modes & PARPORT_MODE_PCECR)
2126                 frob_econtrol(pb, 0x10, 0x10);
2127
2128         clear_epp_timeout(pb);
2129         parport_pc_frob_control(pb, 0x20, 0x20);
2130         parport_pc_frob_control(pb, 0x10, 0x10);
2131         clear_epp_timeout(pb);
2132
2133         /* Device isn't expecting an EPP read
2134          * and generates an IRQ.
2135          */
2136         parport_pc_read_epp(pb);
2137         udelay(20);
2138
2139         pb->irq = probe_irq_off(irqs);
2140         if (pb->modes & PARPORT_MODE_PCECR)
2141                 ECR_WRITE(pb, oecr);
2142         parport_pc_write_control(pb, 0xc);
2143
2144         if (pb->irq <= 0)
2145                 pb->irq = PARPORT_IRQ_NONE;
2146
2147         return pb->irq;
2148 #endif /* Advanced detection */
2149 }
2150
2151 static int irq_probe_SPP(struct parport *pb)
2152 {
2153         /* Don't even try to do this. */
2154         return PARPORT_IRQ_NONE;
2155 }
2156
2157 /* We will attempt to share interrupt requests since other devices
2158  * such as sound cards and network cards seem to like using the
2159  * printer IRQs.
2160  *
2161  * When ECP is available we can autoprobe for IRQs.
2162  * NOTE: If we can autoprobe it, we can register the IRQ.
2163  */
2164 static int parport_irq_probe(struct parport *pb)
2165 {
2166         struct parport_pc_private *priv = pb->private_data;
2167
2168         if (priv->ecr) {
2169                 pb->irq = programmable_irq_support(pb);
2170
2171                 if (pb->irq == PARPORT_IRQ_NONE)
2172                         pb->irq = irq_probe_ECP(pb);
2173         }
2174
2175         if ((pb->irq == PARPORT_IRQ_NONE) && priv->ecr &&
2176             (pb->modes & PARPORT_MODE_EPP))
2177                 pb->irq = irq_probe_EPP(pb);
2178
2179         clear_epp_timeout(pb);
2180
2181         if (pb->irq == PARPORT_IRQ_NONE && (pb->modes & PARPORT_MODE_EPP))
2182                 pb->irq = irq_probe_EPP(pb);
2183
2184         clear_epp_timeout(pb);
2185
2186         if (pb->irq == PARPORT_IRQ_NONE)
2187                 pb->irq = irq_probe_SPP(pb);
2188
2189         if (pb->irq == PARPORT_IRQ_NONE)
2190                 pb->irq = get_superio_irq(pb);
2191
2192         return pb->irq;
2193 }
2194
2195 /* --- DMA detection -------------------------------------- */
2196
2197 /* Only if chipset conforms to ECP ISA Interface Standard */
2198 static int programmable_dma_support(struct parport *p)
2199 {
2200         unsigned char oecr = inb(ECONTROL(p));
2201         int dma;
2202
2203         frob_set_mode(p, ECR_CNF);
2204
2205         dma = inb(CONFIGB(p)) & 0x07;
2206         /* 000: Indicates jumpered 8-bit DMA if read-only.
2207            100: Indicates jumpered 16-bit DMA if read-only. */
2208         if ((dma & 0x03) == 0)
2209                 dma = PARPORT_DMA_NONE;
2210
2211         ECR_WRITE(p, oecr);
2212         return dma;
2213 }
2214
2215 static int parport_dma_probe(struct parport *p)
2216 {
2217         const struct parport_pc_private *priv = p->private_data;
2218         if (priv->ecr)          /* ask ECP chipset first */
2219                 p->dma = programmable_dma_support(p);
2220         if (p->dma == PARPORT_DMA_NONE) {
2221                 /* ask known Super-IO chips proper, although these
2222                    claim ECP compatible, some don't report their DMA
2223                    conforming to ECP standards */
2224                 p->dma = get_superio_dma(p);
2225         }
2226
2227         return p->dma;
2228 }
2229
2230 /* --- Initialisation code -------------------------------- */
2231
2232 static LIST_HEAD(ports_list);
2233 static DEFINE_SPINLOCK(ports_lock);
2234
2235 struct parport *parport_pc_probe_port(unsigned long int base,
2236                                       unsigned long int base_hi,
2237                                       int irq, int dma,
2238                                       struct device *dev,
2239                                       int irqflags)
2240 {
2241         struct parport_pc_private *priv;
2242         struct parport_operations *ops;
2243         struct parport *p;
2244         int probedirq = PARPORT_IRQ_NONE;
2245         struct resource *base_res;
2246         struct resource *ECR_res = NULL;
2247         struct resource *EPP_res = NULL;
2248         struct platform_device *pdev = NULL;
2249
2250         if (!dev) {
2251                 /* We need a physical device to attach to, but none was
2252                  * provided. Create our own. */
2253                 pdev = platform_device_register_simple("parport_pc",
2254                                                        base, NULL, 0);
2255                 if (IS_ERR(pdev))
2256                         return NULL;
2257                 dev = &pdev->dev;
2258         }
2259
2260         ops = kmalloc(sizeof(struct parport_operations), GFP_KERNEL);
2261         if (!ops)
2262                 goto out1;
2263
2264         priv = kmalloc(sizeof(struct parport_pc_private), GFP_KERNEL);
2265         if (!priv)
2266                 goto out2;
2267
2268         /* a misnomer, actually - it's allocate and reserve parport number */
2269         p = parport_register_port(base, irq, dma, ops);
2270         if (!p)
2271                 goto out3;
2272
2273         base_res = request_region(base, 3, p->name);
2274         if (!base_res)
2275                 goto out4;
2276
2277         memcpy(ops, &parport_pc_ops, sizeof(struct parport_operations));
2278         priv->ctr = 0xc;
2279         priv->ctr_writable = ~0x10;
2280         priv->ecr = 0;
2281         priv->fifo_depth = 0;
2282         priv->dma_buf = NULL;
2283         priv->dma_handle = 0;
2284         INIT_LIST_HEAD(&priv->list);
2285         priv->port = p;
2286
2287         p->dev = dev;
2288         p->base_hi = base_hi;
2289         p->modes = PARPORT_MODE_PCSPP | PARPORT_MODE_SAFEININT;
2290         p->private_data = priv;
2291
2292         if (base_hi) {
2293                 ECR_res = request_region(base_hi, 3, p->name);
2294                 if (ECR_res)
2295                         parport_ECR_present(p);
2296         }
2297
2298         if (base != 0x3bc) {
2299                 EPP_res = request_region(base+0x3, 5, p->name);
2300                 if (EPP_res)
2301                         if (!parport_EPP_supported(p))
2302                                 parport_ECPEPP_supported(p);
2303         }
2304         if (!parport_SPP_supported(p))
2305                 /* No port. */
2306                 goto out5;
2307         if (priv->ecr)
2308                 parport_ECPPS2_supported(p);
2309         else
2310                 parport_PS2_supported(p);
2311
2312         p->size = (p->modes & PARPORT_MODE_EPP) ? 8 : 3;
2313
2314         printk(KERN_INFO "%s: PC-style at 0x%lx", p->name, p->base);
2315         if (p->base_hi && priv->ecr)
2316                 printk(" (0x%lx)", p->base_hi);
2317         if (p->irq == PARPORT_IRQ_AUTO) {
2318                 p->irq = PARPORT_IRQ_NONE;
2319                 parport_irq_probe(p);
2320         } else if (p->irq == PARPORT_IRQ_PROBEONLY) {
2321                 p->irq = PARPORT_IRQ_NONE;
2322                 parport_irq_probe(p);
2323                 probedirq = p->irq;
2324                 p->irq = PARPORT_IRQ_NONE;
2325         }
2326         if (p->irq != PARPORT_IRQ_NONE) {
2327                 printk(", irq %d", p->irq);
2328                 priv->ctr_writable |= 0x10;
2329
2330                 if (p->dma == PARPORT_DMA_AUTO) {
2331                         p->dma = PARPORT_DMA_NONE;
2332                         parport_dma_probe(p);
2333                 }
2334         }
2335         if (p->dma == PARPORT_DMA_AUTO) /* To use DMA, giving the irq
2336                                            is mandatory (see above) */
2337                 p->dma = PARPORT_DMA_NONE;
2338
2339 #ifdef CONFIG_PARPORT_PC_FIFO
2340         if (parport_ECP_supported(p) &&
2341             p->dma != PARPORT_DMA_NOFIFO &&
2342             priv->fifo_depth > 0 && p->irq != PARPORT_IRQ_NONE) {
2343                 p->modes |= PARPORT_MODE_ECP | PARPORT_MODE_COMPAT;
2344                 p->ops->compat_write_data = parport_pc_compat_write_block_pio;
2345 #ifdef CONFIG_PARPORT_1284
2346                 p->ops->ecp_write_data = parport_pc_ecp_write_block_pio;
2347                 /* currently broken, but working on it.. (FB) */
2348                 /* p->ops->ecp_read_data = parport_pc_ecp_read_block_pio; */
2349 #endif /* IEEE 1284 support */
2350                 if (p->dma != PARPORT_DMA_NONE) {
2351                         printk(", dma %d", p->dma);
2352                         p->modes |= PARPORT_MODE_DMA;
2353                 } else
2354                         printk(", using FIFO");
2355         } else
2356                 /* We can't use the DMA channel after all. */
2357                 p->dma = PARPORT_DMA_NONE;
2358 #endif /* Allowed to use FIFO/DMA */
2359
2360         printk(" [");
2361
2362 #define printmode(x) \
2363         {\
2364                 if (p->modes & PARPORT_MODE_##x) {\
2365                         printk("%s%s", f ? "," : "", #x);\
2366                         f++;\
2367                 } \
2368         }
2369
2370         {
2371                 int f = 0;
2372                 printmode(PCSPP);
2373                 printmode(TRISTATE);
2374                 printmode(COMPAT)
2375                 printmode(EPP);
2376                 printmode(ECP);
2377                 printmode(DMA);
2378         }
2379 #undef printmode
2380 #ifndef CONFIG_PARPORT_1284
2381         printk("(,...)");
2382 #endif /* CONFIG_PARPORT_1284 */
2383         printk("]\n");
2384         if (probedirq != PARPORT_IRQ_NONE)
2385                 printk(KERN_INFO "%s: irq %d detected\n", p->name, probedirq);
2386
2387         /* If No ECP release the ports grabbed above. */
2388         if (ECR_res && (p->modes & PARPORT_MODE_ECP) == 0) {
2389                 release_region(base_hi, 3);
2390                 ECR_res = NULL;
2391         }
2392         /* Likewise for EEP ports */
2393         if (EPP_res && (p->modes & PARPORT_MODE_EPP) == 0) {
2394                 release_region(base+3, 5);
2395                 EPP_res = NULL;
2396         }
2397         if (p->irq != PARPORT_IRQ_NONE) {
2398                 if (request_irq(p->irq, parport_irq_handler,
2399                                  irqflags, p->name, p)) {
2400                         printk(KERN_WARNING "%s: irq %d in use, "
2401                                 "resorting to polled operation\n",
2402                                 p->name, p->irq);
2403                         p->irq = PARPORT_IRQ_NONE;
2404                         p->dma = PARPORT_DMA_NONE;
2405                 }
2406
2407 #ifdef CONFIG_PARPORT_PC_FIFO
2408 #ifdef HAS_DMA
2409                 if (p->dma != PARPORT_DMA_NONE) {
2410                         if (request_dma(p->dma, p->name)) {
2411                                 printk(KERN_WARNING "%s: dma %d in use, "
2412                                         "resorting to PIO operation\n",
2413                                         p->name, p->dma);
2414                                 p->dma = PARPORT_DMA_NONE;
2415                         } else {
2416                                 priv->dma_buf =
2417                                   dma_alloc_coherent(dev,
2418                                                        PAGE_SIZE,
2419                                                        &priv->dma_handle,
2420                                                        GFP_KERNEL);
2421                                 if (!priv->dma_buf) {
2422                                         printk(KERN_WARNING "%s: "
2423                                                 "cannot get buffer for DMA, "
2424                                                 "resorting to PIO operation\n",
2425                                                 p->name);
2426                                         free_dma(p->dma);
2427                                         p->dma = PARPORT_DMA_NONE;
2428                                 }
2429                         }
2430                 }
2431 #endif
2432 #endif
2433         }
2434
2435         /* Done probing.  Now put the port into a sensible start-up state. */
2436         if (priv->ecr)
2437                 /*
2438                  * Put the ECP detected port in PS2 mode.
2439                  * Do this also for ports that have ECR but don't do ECP.
2440                  */
2441                 ECR_WRITE(p, 0x34);
2442
2443         parport_pc_write_data(p, 0);
2444         parport_pc_data_forward(p);
2445
2446         /* Now that we've told the sharing engine about the port, and
2447            found out its characteristics, let the high-level drivers
2448            know about it. */
2449         spin_lock(&ports_lock);
2450         list_add(&priv->list, &ports_list);
2451         spin_unlock(&ports_lock);
2452         parport_announce_port(p);
2453
2454         return p;
2455
2456 out5:
2457         if (ECR_res)
2458                 release_region(base_hi, 3);
2459         if (EPP_res)
2460                 release_region(base+0x3, 5);
2461         release_region(base, 3);
2462 out4:
2463         parport_put_port(p);
2464 out3:
2465         kfree(priv);
2466 out2:
2467         kfree(ops);
2468 out1:
2469         if (pdev)
2470                 platform_device_unregister(pdev);
2471         return NULL;
2472 }
2473 EXPORT_SYMBOL(parport_pc_probe_port);
2474
2475 void parport_pc_unregister_port(struct parport *p)
2476 {
2477         struct parport_pc_private *priv = p->private_data;
2478         struct parport_operations *ops = p->ops;
2479
2480         parport_remove_port(p);
2481         spin_lock(&ports_lock);
2482         list_del_init(&priv->list);
2483         spin_unlock(&ports_lock);
2484 #if defined(CONFIG_PARPORT_PC_FIFO) && defined(HAS_DMA)
2485         if (p->dma != PARPORT_DMA_NONE)
2486                 free_dma(p->dma);
2487 #endif
2488         if (p->irq != PARPORT_IRQ_NONE)
2489                 free_irq(p->irq, p);
2490         release_region(p->base, 3);
2491         if (p->size > 3)
2492                 release_region(p->base + 3, p->size - 3);
2493         if (p->modes & PARPORT_MODE_ECP)
2494                 release_region(p->base_hi, 3);
2495 #if defined(CONFIG_PARPORT_PC_FIFO) && defined(HAS_DMA)
2496         if (priv->dma_buf)
2497                 dma_free_coherent(p->physport->dev, PAGE_SIZE,
2498                                     priv->dma_buf,
2499                                     priv->dma_handle);
2500 #endif
2501         kfree(p->private_data);
2502         parport_put_port(p);
2503         kfree(ops); /* hope no-one cached it */
2504 }
2505 EXPORT_SYMBOL(parport_pc_unregister_port);
2506
2507 #ifdef CONFIG_PCI
2508
2509 /* ITE support maintained by Rich Liu <richliu@poorman.org> */
2510 static int __devinit sio_ite_8872_probe(struct pci_dev *pdev, int autoirq,
2511                                          int autodma,
2512                                          const struct parport_pc_via_data *via)
2513 {
2514         short inta_addr[6] = { 0x2A0, 0x2C0, 0x220, 0x240, 0x1E0 };
2515         struct resource *base_res;
2516         u32 ite8872set;
2517         u32 ite8872_lpt, ite8872_lpthi;
2518         u8 ite8872_irq, type;
2519         int irq;
2520         int i;
2521
2522         DPRINTK(KERN_DEBUG "sio_ite_8872_probe()\n");
2523
2524         /* make sure which one chip */
2525         for (i = 0; i < 5; i++) {
2526                 base_res = request_region(inta_addr[i], 32, "it887x");
2527                 if (base_res) {
2528                         int test;
2529                         pci_write_config_dword(pdev, 0x60,
2530                                                 0xe5000000 | inta_addr[i]);
2531                         pci_write_config_dword(pdev, 0x78,
2532                                                 0x00000000 | inta_addr[i]);
2533                         test = inb(inta_addr[i]);
2534                         if (test != 0xff)
2535                                 break;
2536                         release_region(inta_addr[i], 0x8);
2537                 }
2538         }
2539         if (i >= 5) {
2540                 printk(KERN_INFO "parport_pc: cannot find ITE8872 INTA\n");
2541                 return 0;
2542         }
2543
2544         type = inb(inta_addr[i] + 0x18);
2545         type &= 0x0f;
2546
2547         switch (type) {
2548         case 0x2:
2549                 printk(KERN_INFO "parport_pc: ITE8871 found (1P)\n");
2550                 ite8872set = 0x64200000;
2551                 break;
2552         case 0xa:
2553                 printk(KERN_INFO "parport_pc: ITE8875 found (1P)\n");
2554                 ite8872set = 0x64200000;
2555                 break;
2556         case 0xe:
2557                 printk(KERN_INFO "parport_pc: ITE8872 found (2S1P)\n");
2558                 ite8872set = 0x64e00000;
2559                 break;
2560         case 0x6:
2561                 printk(KERN_INFO "parport_pc: ITE8873 found (1S)\n");
2562                 return 0;
2563         case 0x8:
2564                 DPRINTK(KERN_DEBUG "parport_pc: ITE8874 found (2S)\n");
2565                 return 0;
2566         default:
2567                 printk(KERN_INFO "parport_pc: unknown ITE887x\n");
2568                 printk(KERN_INFO "parport_pc: please mail 'lspci -nvv' "
2569                         "output to Rich.Liu@ite.com.tw\n");
2570                 return 0;
2571         }
2572
2573         pci_read_config_byte(pdev, 0x3c, &ite8872_irq);
2574         pci_read_config_dword(pdev, 0x1c, &ite8872_lpt);
2575         ite8872_lpt &= 0x0000ff00;
2576         pci_read_config_dword(pdev, 0x20, &ite8872_lpthi);
2577         ite8872_lpthi &= 0x0000ff00;
2578         pci_write_config_dword(pdev, 0x6c, 0xe3000000 | ite8872_lpt);
2579         pci_write_config_dword(pdev, 0x70, 0xe3000000 | ite8872_lpthi);
2580         pci_write_config_dword(pdev, 0x80, (ite8872_lpthi<<16) | ite8872_lpt);
2581         /* SET SPP&EPP , Parallel Port NO DMA , Enable All Function */
2582         /* SET Parallel IRQ */
2583         pci_write_config_dword(pdev, 0x9c,
2584                                 ite8872set | (ite8872_irq * 0x11111));
2585
2586         DPRINTK(KERN_DEBUG "ITE887x: The IRQ is %d.\n", ite8872_irq);
2587         DPRINTK(KERN_DEBUG "ITE887x: The PARALLEL I/O port is 0x%x.\n",
2588                  ite8872_lpt);
2589         DPRINTK(KERN_DEBUG "ITE887x: The PARALLEL I/O porthi is 0x%x.\n",
2590                  ite8872_lpthi);
2591
2592         /* Let the user (or defaults) steer us away from interrupts */
2593         irq = ite8872_irq;
2594         if (autoirq != PARPORT_IRQ_AUTO)
2595                 irq = PARPORT_IRQ_NONE;
2596
2597         /*
2598          * Release the resource so that parport_pc_probe_port can get it.
2599          */
2600         release_resource(base_res);
2601         if (parport_pc_probe_port(ite8872_lpt, ite8872_lpthi,
2602                                    irq, PARPORT_DMA_NONE, &pdev->dev, 0)) {
2603                 printk(KERN_INFO
2604                         "parport_pc: ITE 8872 parallel port: io=0x%X",
2605                                                                 ite8872_lpt);
2606                 if (irq != PARPORT_IRQ_NONE)
2607                         printk(", irq=%d", irq);
2608                 printk("\n");
2609                 return 1;
2610         }
2611
2612         return 0;
2613 }
2614
2615 /* VIA 8231 support by Pavel Fedin <sonic_amiga@rambler.ru>
2616    based on VIA 686a support code by Jeff Garzik <jgarzik@pobox.com> */
2617 static int __devinitdata parport_init_mode;
2618
2619 /* Data for two known VIA chips */
2620 static struct parport_pc_via_data via_686a_data __devinitdata = {
2621         0x51,
2622         0x50,
2623         0x85,
2624         0x02,
2625         0xE2,
2626         0xF0,
2627         0xE6
2628 };
2629 static struct parport_pc_via_data via_8231_data __devinitdata = {
2630         0x45,
2631         0x44,
2632         0x50,
2633         0x04,
2634         0xF2,
2635         0xFA,
2636         0xF6
2637 };
2638
2639 static int __devinit sio_via_probe(struct pci_dev *pdev, int autoirq,
2640                                     int autodma,
2641                                     const struct parport_pc_via_data *via)
2642 {
2643         u8 tmp, tmp2, siofunc;
2644         u8 ppcontrol = 0;
2645         int dma, irq;
2646         unsigned port1, port2;
2647         unsigned have_epp = 0;
2648
2649         printk(KERN_DEBUG "parport_pc: VIA 686A/8231 detected\n");
2650
2651         switch (parport_init_mode) {
2652         case 1:
2653                 printk(KERN_DEBUG "parport_pc: setting SPP mode\n");
2654                 siofunc = VIA_FUNCTION_PARPORT_SPP;
2655                 break;
2656         case 2:
2657                 printk(KERN_DEBUG "parport_pc: setting PS/2 mode\n");
2658                 siofunc = VIA_FUNCTION_PARPORT_SPP;
2659                 ppcontrol = VIA_PARPORT_BIDIR;
2660                 break;
2661         case 3:
2662                 printk(KERN_DEBUG "parport_pc: setting EPP mode\n");
2663                 siofunc = VIA_FUNCTION_PARPORT_EPP;
2664                 ppcontrol = VIA_PARPORT_BIDIR;
2665                 have_epp = 1;
2666                 break;
2667         case 4:
2668                 printk(KERN_DEBUG "parport_pc: setting ECP mode\n");
2669                 siofunc = VIA_FUNCTION_PARPORT_ECP;
2670                 ppcontrol = VIA_PARPORT_BIDIR;
2671                 break;
2672         case 5:
2673                 printk(KERN_DEBUG "parport_pc: setting EPP+ECP mode\n");
2674                 siofunc = VIA_FUNCTION_PARPORT_ECP;
2675                 ppcontrol = VIA_PARPORT_BIDIR|VIA_PARPORT_ECPEPP;
2676                 have_epp = 1;
2677                 break;
2678         default:
2679                 printk(KERN_DEBUG
2680                         "parport_pc: probing current configuration\n");
2681                 siofunc = VIA_FUNCTION_PROBE;
2682                 break;
2683         }
2684         /*
2685          * unlock super i/o configuration
2686          */
2687         pci_read_config_byte(pdev, via->via_pci_superio_config_reg, &tmp);
2688         tmp |= via->via_pci_superio_config_data;
2689         pci_write_config_byte(pdev, via->via_pci_superio_config_reg, tmp);
2690
2691         /* Bits 1-0: Parallel Port Mode / Enable */
2692         outb(via->viacfg_function, VIA_CONFIG_INDEX);
2693         tmp = inb(VIA_CONFIG_DATA);
2694         /* Bit 5: EPP+ECP enable; bit 7: PS/2 bidirectional port enable */
2695         outb(via->viacfg_parport_control, VIA_CONFIG_INDEX);
2696         tmp2 = inb(VIA_CONFIG_DATA);
2697         if (siofunc == VIA_FUNCTION_PROBE) {
2698                 siofunc = tmp & VIA_FUNCTION_PARPORT_DISABLE;
2699                 ppcontrol = tmp2;
2700         } else {
2701                 tmp &= ~VIA_FUNCTION_PARPORT_DISABLE;
2702                 tmp |= siofunc;
2703                 outb(via->viacfg_function, VIA_CONFIG_INDEX);
2704                 outb(tmp, VIA_CONFIG_DATA);
2705                 tmp2 &= ~(VIA_PARPORT_BIDIR|VIA_PARPORT_ECPEPP);
2706                 tmp2 |= ppcontrol;
2707                 outb(via->viacfg_parport_control, VIA_CONFIG_INDEX);
2708                 outb(tmp2, VIA_CONFIG_DATA);
2709         }
2710
2711         /* Parallel Port I/O Base Address, bits 9-2 */
2712         outb(via->viacfg_parport_base, VIA_CONFIG_INDEX);
2713         port1 = inb(VIA_CONFIG_DATA) << 2;
2714
2715         printk(KERN_DEBUG "parport_pc: Current parallel port base: 0x%X\n",
2716                                                                         port1);
2717         if (port1 == 0x3BC && have_epp) {
2718                 outb(via->viacfg_parport_base, VIA_CONFIG_INDEX);
2719                 outb((0x378 >> 2), VIA_CONFIG_DATA);
2720                 printk(KERN_DEBUG
2721                         "parport_pc: Parallel port base changed to 0x378\n");
2722                 port1 = 0x378;
2723         }
2724
2725         /*
2726          * lock super i/o configuration
2727          */
2728         pci_read_config_byte(pdev, via->via_pci_superio_config_reg, &tmp);
2729         tmp &= ~via->via_pci_superio_config_data;
2730         pci_write_config_byte(pdev, via->via_pci_superio_config_reg, tmp);
2731
2732         if (siofunc == VIA_FUNCTION_PARPORT_DISABLE) {
2733                 printk(KERN_INFO "parport_pc: VIA parallel port disabled in BIOS\n");
2734                 return 0;
2735         }
2736
2737         /* Bits 7-4: PnP Routing for Parallel Port IRQ */
2738         pci_read_config_byte(pdev, via->via_pci_parport_irq_reg, &tmp);
2739         irq = ((tmp & VIA_IRQCONTROL_PARALLEL) >> 4);
2740
2741         if (siofunc == VIA_FUNCTION_PARPORT_ECP) {
2742                 /* Bits 3-2: PnP Routing for Parallel Port DMA */
2743                 pci_read_config_byte(pdev, via->via_pci_parport_dma_reg, &tmp);
2744                 dma = ((tmp & VIA_DMACONTROL_PARALLEL) >> 2);
2745         } else
2746                 /* if ECP not enabled, DMA is not enabled, assumed
2747                    bogus 'dma' value */
2748                 dma = PARPORT_DMA_NONE;
2749
2750         /* Let the user (or defaults) steer us away from interrupts and DMA */
2751         if (autoirq == PARPORT_IRQ_NONE) {
2752                 irq = PARPORT_IRQ_NONE;
2753                 dma = PARPORT_DMA_NONE;
2754         }
2755         if (autodma == PARPORT_DMA_NONE)
2756                 dma = PARPORT_DMA_NONE;
2757
2758         switch (port1) {
2759         case 0x3bc:
2760                 port2 = 0x7bc; break;
2761         case 0x378:
2762                 port2 = 0x778; break;
2763         case 0x278:
2764                 port2 = 0x678; break;
2765         default:
2766                 printk(KERN_INFO
2767                         "parport_pc: Weird VIA parport base 0x%X, ignoring\n",
2768                                                                         port1);
2769                 return 0;
2770         }
2771
2772         /* filter bogus IRQs */
2773         switch (irq) {
2774         case 0:
2775         case 2:
2776         case 8:
2777         case 13:
2778                 irq = PARPORT_IRQ_NONE;
2779                 break;
2780
2781         default: /* do nothing */
2782                 break;
2783         }
2784
2785         /* finally, do the probe with values obtained */
2786         if (parport_pc_probe_port(port1, port2, irq, dma, &pdev->dev, 0)) {
2787                 printk(KERN_INFO
2788                         "parport_pc: VIA parallel port: io=0x%X", port1);
2789                 if (irq != PARPORT_IRQ_NONE)
2790                         printk(", irq=%d", irq);
2791                 if (dma != PARPORT_DMA_NONE)
2792                         printk(", dma=%d", dma);
2793                 printk("\n");
2794                 return 1;
2795         }
2796
2797         printk(KERN_WARNING "parport_pc: Strange, can't probe VIA parallel port: io=0x%X, irq=%d, dma=%d\n",
2798                 port1, irq, dma);
2799         return 0;
2800 }
2801
2802
2803 enum parport_pc_sio_types {
2804         sio_via_686a = 0,   /* Via VT82C686A motherboard Super I/O */
2805         sio_via_8231,       /* Via VT8231 south bridge integrated Super IO */
2806         sio_ite_8872,
2807         last_sio
2808 };
2809
2810 /* each element directly indexed from enum list, above */
2811 static struct parport_pc_superio {
2812         int (*probe) (struct pci_dev *pdev, int autoirq, int autodma,
2813                       const struct parport_pc_via_data *via);
2814         const struct parport_pc_via_data *via;
2815 } parport_pc_superio_info[] __devinitdata = {
2816         { sio_via_probe, &via_686a_data, },
2817         { sio_via_probe, &via_8231_data, },
2818         { sio_ite_8872_probe, NULL, },
2819 };
2820
2821 enum parport_pc_pci_cards {
2822         siig_1p_10x = last_sio,
2823         siig_2p_10x,
2824         siig_1p_20x,
2825         siig_2p_20x,
2826         lava_parallel,
2827         lava_parallel_dual_a,
2828         lava_parallel_dual_b,
2829         boca_ioppar,
2830         plx_9050,
2831         timedia_4078a,
2832         timedia_4079h,
2833         timedia_4085h,
2834         timedia_4088a,
2835         timedia_4089a,
2836         timedia_4095a,
2837         timedia_4096a,
2838         timedia_4078u,
2839         timedia_4079a,
2840         timedia_4085u,
2841         timedia_4079r,
2842         timedia_4079s,
2843         timedia_4079d,
2844         timedia_4079e,
2845         timedia_4079f,
2846         timedia_9079a,
2847         timedia_9079b,
2848         timedia_9079c,
2849         timedia_4006a,
2850         timedia_4014,
2851         timedia_4008a,
2852         timedia_4018,
2853         timedia_9018a,
2854         syba_2p_epp,
2855         syba_1p_ecp,
2856         titan_010l,
2857         titan_1284p1,
2858         titan_1284p2,
2859         avlab_1p,
2860         avlab_2p,
2861         oxsemi_952,
2862         oxsemi_954,
2863         oxsemi_840,
2864         oxsemi_pcie_pport,
2865         aks_0100,
2866         mobility_pp,
2867         netmos_9705,
2868         netmos_9715,
2869         netmos_9755,
2870         netmos_9805,
2871         netmos_9815,
2872         quatech_sppxp100,
2873 };
2874
2875
2876 /* each element directly indexed from enum list, above
2877  * (but offset by last_sio) */
2878 static struct parport_pc_pci {
2879         int numports;
2880         struct { /* BAR (base address registers) numbers in the config
2881                     space header */
2882                 int lo;
2883                 int hi;
2884                 /* -1 if not there, >6 for offset-method (max BAR is 6) */
2885         } addr[4];
2886
2887         /* If set, this is called immediately after pci_enable_device.
2888          * If it returns non-zero, no probing will take place and the
2889          * ports will not be used. */
2890         int (*preinit_hook) (struct pci_dev *pdev, int autoirq, int autodma);
2891
2892         /* If set, this is called after probing for ports.  If 'failed'
2893          * is non-zero we couldn't use any of the ports. */
2894         void (*postinit_hook) (struct pci_dev *pdev, int failed);
2895 } cards[] = {
2896         /* siig_1p_10x */               { 1, { { 2, 3 }, } },
2897         /* siig_2p_10x */               { 2, { { 2, 3 }, { 4, 5 }, } },
2898         /* siig_1p_20x */               { 1, { { 0, 1 }, } },
2899         /* siig_2p_20x */               { 2, { { 0, 1 }, { 2, 3 }, } },
2900         /* lava_parallel */             { 1, { { 0, -1 }, } },
2901         /* lava_parallel_dual_a */      { 1, { { 0, -1 }, } },
2902         /* lava_parallel_dual_b */      { 1, { { 0, -1 }, } },
2903         /* boca_ioppar */               { 1, { { 0, -1 }, } },
2904         /* plx_9050 */                  { 2, { { 4, -1 }, { 5, -1 }, } },
2905         /* timedia_4078a */             { 1, { { 2, -1 }, } },
2906         /* timedia_4079h */             { 1, { { 2, 3 }, } },
2907         /* timedia_4085h */             { 2, { { 2, -1 }, { 4, -1 }, } },
2908         /* timedia_4088a */             { 2, { { 2, 3 }, { 4, 5 }, } },
2909         /* timedia_4089a */             { 2, { { 2, 3 }, { 4, 5 }, } },
2910         /* timedia_4095a */             { 2, { { 2, 3 }, { 4, 5 }, } },
2911         /* timedia_4096a */             { 2, { { 2, 3 }, { 4, 5 }, } },
2912         /* timedia_4078u */             { 1, { { 2, -1 }, } },
2913         /* timedia_4079a */             { 1, { { 2, 3 }, } },
2914         /* timedia_4085u */             { 2, { { 2, -1 }, { 4, -1 }, } },
2915         /* timedia_4079r */             { 1, { { 2, 3 }, } },
2916         /* timedia_4079s */             { 1, { { 2, 3 }, } },
2917         /* timedia_4079d */             { 1, { { 2, 3 }, } },
2918         /* timedia_4079e */             { 1, { { 2, 3 }, } },
2919         /* timedia_4079f */             { 1, { { 2, 3 }, } },
2920         /* timedia_9079a */             { 1, { { 2, 3 }, } },
2921         /* timedia_9079b */             { 1, { { 2, 3 }, } },
2922         /* timedia_9079c */             { 1, { { 2, 3 }, } },
2923         /* timedia_4006a */             { 1, { { 0, -1 }, } },
2924         /* timedia_4014  */             { 2, { { 0, -1 }, { 2, -1 }, } },
2925         /* timedia_4008a */             { 1, { { 0, 1 }, } },
2926         /* timedia_4018  */             { 2, { { 0, 1 }, { 2, 3 }, } },
2927         /* timedia_9018a */             { 2, { { 0, 1 }, { 2, 3 }, } },
2928                                         /* SYBA uses fixed offsets in
2929                                            a 1K io window */
2930         /* syba_2p_epp AP138B */        { 2, { { 0, 0x078 }, { 0, 0x178 }, } },
2931         /* syba_1p_ecp W83787 */        { 1, { { 0, 0x078 }, } },
2932         /* titan_010l */                { 1, { { 3, -1 }, } },
2933         /* titan_1284p1 */              { 1, { { 0, 1 }, } },
2934         /* titan_1284p2 */              { 2, { { 0, 1 }, { 2, 3 }, } },
2935         /* avlab_1p             */      { 1, { { 0, 1}, } },
2936         /* avlab_2p             */      { 2, { { 0, 1}, { 2, 3 },} },
2937         /* The Oxford Semi cards are unusual: 954 doesn't support ECP,
2938          * and 840 locks up if you write 1 to bit 2! */
2939         /* oxsemi_952 */                { 1, { { 0, 1 }, } },
2940         /* oxsemi_954 */                { 1, { { 0, -1 }, } },
2941         /* oxsemi_840 */                { 1, { { 0, 1 }, } },
2942         /* oxsemi_pcie_pport */         { 1, { { 0, 1 }, } },
2943         /* aks_0100 */                  { 1, { { 0, -1 }, } },
2944         /* mobility_pp */               { 1, { { 0, 1 }, } },
2945
2946         /* The netmos entries below are untested */
2947         /* netmos_9705 */               { 1, { { 0, -1 }, } },
2948         /* netmos_9715 */               { 2, { { 0, 1 }, { 2, 3 },} },
2949         /* netmos_9755 */               { 2, { { 0, 1 }, { 2, 3 },} },
2950         /* netmos_9805 */               { 1, { { 0, -1 }, } },
2951         /* netmos_9815 */               { 2, { { 0, -1 }, { 2, -1 }, } },
2952
2953         /* quatech_sppxp100 */          { 1, { { 0, 1 }, } },
2954 };
2955
2956 static const struct pci_device_id parport_pc_pci_tbl[] = {
2957         /* Super-IO onboard chips */
2958         { 0x1106, 0x0686, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sio_via_686a },
2959         { 0x1106, 0x8231, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sio_via_8231 },
2960         { PCI_VENDOR_ID_ITE, PCI_DEVICE_ID_ITE_8872,
2961           PCI_ANY_ID, PCI_ANY_ID, 0, 0, sio_ite_8872 },
2962
2963         /* PCI cards */
2964         { PCI_VENDOR_ID_SIIG, PCI_DEVICE_ID_SIIG_1P_10x,
2965           PCI_ANY_ID, PCI_ANY_ID, 0, 0, siig_1p_10x },
2966         { PCI_VENDOR_ID_SIIG, PCI_DEVICE_ID_SIIG_2P_10x,
2967           PCI_ANY_ID, PCI_ANY_ID, 0, 0, siig_2p_10x },
2968         { PCI_VENDOR_ID_SIIG, PCI_DEVICE_ID_SIIG_1P_20x,
2969           PCI_ANY_ID, PCI_ANY_ID, 0, 0, siig_1p_20x },
2970         { PCI_VENDOR_ID_SIIG, PCI_DEVICE_ID_SIIG_2P_20x,
2971           PCI_ANY_ID, PCI_ANY_ID, 0, 0, siig_2p_20x },
2972         { PCI_VENDOR_ID_LAVA, PCI_DEVICE_ID_LAVA_PARALLEL,
2973           PCI_ANY_ID, PCI_ANY_ID, 0, 0, lava_parallel },
2974         { PCI_VENDOR_ID_LAVA, PCI_DEVICE_ID_LAVA_DUAL_PAR_A,
2975           PCI_ANY_ID, PCI_ANY_ID, 0, 0, lava_parallel_dual_a },
2976         { PCI_VENDOR_ID_LAVA, PCI_DEVICE_ID_LAVA_DUAL_PAR_B,
2977           PCI_ANY_ID, PCI_ANY_ID, 0, 0, lava_parallel_dual_b },
2978         { PCI_VENDOR_ID_LAVA, PCI_DEVICE_ID_LAVA_BOCA_IOPPAR,
2979           PCI_ANY_ID, PCI_ANY_ID, 0, 0, boca_ioppar },
2980         { PCI_VENDOR_ID_PLX, PCI_DEVICE_ID_PLX_9050,
2981           PCI_SUBVENDOR_ID_EXSYS, PCI_SUBDEVICE_ID_EXSYS_4014, 0, 0, plx_9050 },
2982         /* PCI_VENDOR_ID_TIMEDIA/SUNIX has many differing cards ...*/
2983         { 0x1409, 0x7168, 0x1409, 0x4078, 0, 0, timedia_4078a },
2984         { 0x1409, 0x7168, 0x1409, 0x4079, 0, 0, timedia_4079h },
2985         { 0x1409, 0x7168, 0x1409, 0x4085, 0, 0, timedia_4085h },
2986         { 0x1409, 0x7168, 0x1409, 0x4088, 0, 0, timedia_4088a },
2987         { 0x1409, 0x7168, 0x1409, 0x4089, 0, 0, timedia_4089a },
2988         { 0x1409, 0x7168, 0x1409, 0x4095, 0, 0, timedia_4095a },
2989         { 0x1409, 0x7168, 0x1409, 0x4096, 0, 0, timedia_4096a },
2990         { 0x1409, 0x7168, 0x1409, 0x5078, 0, 0, timedia_4078u },
2991         { 0x1409, 0x7168, 0x1409, 0x5079, 0, 0, timedia_4079a },
2992         { 0x1409, 0x7168, 0x1409, 0x5085, 0, 0, timedia_4085u },
2993         { 0x1409, 0x7168, 0x1409, 0x6079, 0, 0, timedia_4079r },
2994         { 0x1409, 0x7168, 0x1409, 0x7079, 0, 0, timedia_4079s },
2995         { 0x1409, 0x7168, 0x1409, 0x8079, 0, 0, timedia_4079d },
2996         { 0x1409, 0x7168, 0x1409, 0x9079, 0, 0, timedia_4079e },
2997         { 0x1409, 0x7168, 0x1409, 0xa079, 0, 0, timedia_4079f },
2998         { 0x1409, 0x7168, 0x1409, 0xb079, 0, 0, timedia_9079a },
2999         { 0x1409, 0x7168, 0x1409, 0xc079, 0, 0, timedia_9079b },
3000         { 0x1409, 0x7168, 0x1409, 0xd079, 0, 0, timedia_9079c },
3001         { 0x1409, 0x7268, 0x1409, 0x0101, 0, 0, timedia_4006a },
3002         { 0x1409, 0x7268, 0x1409, 0x0102, 0, 0, timedia_4014 },
3003         { 0x1409, 0x7268, 0x1409, 0x0103, 0, 0, timedia_4008a },
3004         { 0x1409, 0x7268, 0x1409, 0x0104, 0, 0, timedia_4018 },
3005         { 0x1409, 0x7268, 0x1409, 0x9018, 0, 0, timedia_9018a },
3006         { PCI_VENDOR_ID_SYBA, PCI_DEVICE_ID_SYBA_2P_EPP,
3007           PCI_ANY_ID, PCI_ANY_ID, 0, 0, syba_2p_epp },
3008         { PCI_VENDOR_ID_SYBA, PCI_DEVICE_ID_SYBA_1P_ECP,
3009           PCI_ANY_ID, PCI_ANY_ID, 0, 0, syba_1p_ecp },
3010         { PCI_VENDOR_ID_TITAN, PCI_DEVICE_ID_TITAN_010L,
3011           PCI_ANY_ID, PCI_ANY_ID, 0, 0, titan_010l },
3012         { 0x9710, 0x9805, 0x1000, 0x0010, 0, 0, titan_1284p1 },
3013         { 0x9710, 0x9815, 0x1000, 0x0020, 0, 0, titan_1284p2 },
3014         /* PCI_VENDOR_ID_AVLAB/Intek21 has another bunch of cards ...*/
3015         /* AFAVLAB_TK9902 */
3016         { 0x14db, 0x2120, PCI_ANY_ID, PCI_ANY_ID, 0, 0, avlab_1p},
3017         { 0x14db, 0x2121, PCI_ANY_ID, PCI_ANY_ID, 0, 0, avlab_2p},
3018         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_16PCI952PP,
3019           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_952 },
3020         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_16PCI954PP,
3021           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_954 },
3022         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_12PCI840,
3023           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_840 },
3024         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_PCIe840,
3025           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_pcie_pport },
3026         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_PCIe840_G,
3027           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_pcie_pport },
3028         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_PCIe952_0,
3029           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_pcie_pport },
3030         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_PCIe952_0_G,
3031           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_pcie_pport },
3032         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_PCIe952_1,
3033           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_pcie_pport },
3034         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_PCIe952_1_G,
3035           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_pcie_pport },
3036         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_PCIe952_1_U,
3037           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_pcie_pport },
3038         { PCI_VENDOR_ID_OXSEMI, PCI_DEVICE_ID_OXSEMI_PCIe952_1_GU,
3039           PCI_ANY_ID, PCI_ANY_ID, 0, 0, oxsemi_pcie_pport },
3040         { PCI_VENDOR_ID_AKS, PCI_DEVICE_ID_AKS_ALADDINCARD,
3041           PCI_ANY_ID, PCI_ANY_ID, 0, 0, aks_0100 },
3042         { 0x14f2, 0x0121, PCI_ANY_ID, PCI_ANY_ID, 0, 0, mobility_pp },
3043         /* NetMos communication controllers */
3044         { PCI_VENDOR_ID_NETMOS, PCI_DEVICE_ID_NETMOS_9705,
3045           PCI_ANY_ID, PCI_ANY_ID, 0, 0, netmos_9705 },
3046         { PCI_VENDOR_ID_NETMOS, PCI_DEVICE_ID_NETMOS_9715,
3047           PCI_ANY_ID, PCI_ANY_ID, 0, 0, netmos_9715 },
3048         { PCI_VENDOR_ID_NETMOS, PCI_DEVICE_ID_NETMOS_9755,
3049           PCI_ANY_ID, PCI_ANY_ID, 0, 0, netmos_9755 },
3050         { PCI_VENDOR_ID_NETMOS, PCI_DEVICE_ID_NETMOS_9805,
3051           PCI_ANY_ID, PCI_ANY_ID, 0, 0, netmos_9805 },
3052         { PCI_VENDOR_ID_NETMOS, PCI_DEVICE_ID_NETMOS_9815,
3053           PCI_ANY_ID, PCI_ANY_ID, 0, 0, netmos_9815 },
3054         /* Quatech SPPXP-100 Parallel port PCI ExpressCard */
3055         { PCI_VENDOR_ID_QUATECH, PCI_DEVICE_ID_QUATECH_SPPXP_100,
3056           PCI_ANY_ID, PCI_ANY_ID, 0, 0, quatech_sppxp100 },
3057         { 0, } /* terminate list */
3058 };
3059 MODULE_DEVICE_TABLE(pci, parport_pc_pci_tbl);
3060
3061 struct pci_parport_data {
3062         int num;
3063         struct parport *ports[2];
3064 };
3065
3066 static int parport_pc_pci_probe(struct pci_dev *dev,
3067                                            const struct pci_device_id *id)
3068 {
3069         int err, count, n, i = id->driver_data;
3070         struct pci_parport_data *data;
3071
3072         if (i < last_sio)
3073                 /* This is an onboard Super-IO and has already been probed */
3074                 return 0;
3075
3076         /* This is a PCI card */
3077         i -= last_sio;
3078         count = 0;
3079         err = pci_enable_device(dev);
3080         if (err)
3081                 return err;
3082
3083         data = kmalloc(sizeof(struct pci_parport_data), GFP_KERNEL);
3084         if (!data)
3085                 return -ENOMEM;
3086
3087         if (cards[i].preinit_hook &&
3088             cards[i].preinit_hook(dev, PARPORT_IRQ_NONE, PARPORT_DMA_NONE)) {
3089                 kfree(data);
3090                 return -ENODEV;
3091         }
3092
3093         for (n = 0; n < cards[i].numports; n++) {
3094                 int lo = cards[i].addr[n].lo;
3095                 int hi = cards[i].addr[n].hi;
3096                 int irq;
3097                 unsigned long io_lo, io_hi;
3098                 io_lo = pci_resource_start(dev, lo);
3099                 io_hi = 0;
3100                 if ((hi >= 0) && (hi <= 6))
3101                         io_hi = pci_resource_start(dev, hi);
3102                 else if (hi > 6)
3103                         io_lo += hi; /* Reinterpret the meaning of
3104                                         "hi" as an offset (see SYBA
3105                                         def.) */
3106                 /* TODO: test if sharing interrupts works */
3107                 irq = dev->irq;
3108                 if (irq == IRQ_NONE) {
3109                         printk(KERN_DEBUG
3110         "PCI parallel port detected: %04x:%04x, I/O at %#lx(%#lx)\n",
3111                                 parport_pc_pci_tbl[i + last_sio].vendor,
3112                                 parport_pc_pci_tbl[i + last_sio].device,
3113                                 io_lo, io_hi);
3114                         irq = PARPORT_IRQ_NONE;
3115                 } else {
3116                         printk(KERN_DEBUG
3117         "PCI parallel port detected: %04x:%04x, I/O at %#lx(%#lx), IRQ %d\n",
3118                                 parport_pc_pci_tbl[i + last_sio].vendor,
3119                                 parport_pc_pci_tbl[i + last_sio].device,
3120                                 io_lo, io_hi, irq);
3121                 }
3122                 data->ports[count] =
3123                         parport_pc_probe_port(io_lo, io_hi, irq,
3124                                                PARPORT_DMA_NONE, &dev->dev,
3125                                                IRQF_SHARED);
3126                 if (data->ports[count])
3127                         count++;
3128         }
3129
3130         data->num = count;
3131
3132         if (cards[i].postinit_hook)
3133                 cards[i].postinit_hook(dev, count == 0);
3134
3135         if (count) {
3136                 pci_set_drvdata(dev, data);
3137                 return 0;
3138         }
3139
3140         kfree(data);
3141
3142         return -ENODEV;
3143 }
3144
3145 static void __devexit parport_pc_pci_remove(struct pci_dev *dev)
3146 {
3147         struct pci_parport_data *data = pci_get_drvdata(dev);
3148         int i;
3149
3150         pci_set_drvdata(dev, NULL);
3151
3152         if (data) {
3153                 for (i = data->num - 1; i >= 0; i--)
3154                         parport_pc_unregister_port(data->ports[i]);
3155
3156                 kfree(data);
3157         }
3158 }
3159
3160 static struct pci_driver parport_pc_pci_driver = {
3161         .name           = "parport_pc",
3162         .id_table       = parport_pc_pci_tbl,
3163         .probe          = parport_pc_pci_probe,
3164         .remove         = __devexit_p(parport_pc_pci_remove),
3165 };
3166
3167 static int __init parport_pc_init_superio(int autoirq, int autodma)
3168 {
3169         const struct pci_device_id *id;
3170         struct pci_dev *pdev = NULL;
3171         int ret = 0;
3172
3173         for_each_pci_dev(pdev) {
3174                 id = pci_match_id(parport_pc_pci_tbl, pdev);
3175                 if (id == NULL || id->driver_data >= last_sio)
3176                         continue;
3177
3178                 if (parport_pc_superio_info[id->driver_data].probe(
3179                         pdev, autoirq, autodma,
3180                         parport_pc_superio_info[id->driver_data].via)) {
3181                         ret++;
3182                 }
3183         }
3184
3185         return ret; /* number of devices found */
3186 }
3187 #else
3188 static struct pci_driver parport_pc_pci_driver;
3189 static int __init parport_pc_init_superio(int autoirq, int autodma)
3190 {
3191         return 0;
3192 }
3193 #endif /* CONFIG_PCI */
3194
3195 #ifdef CONFIG_PNP
3196
3197 static const struct pnp_device_id parport_pc_pnp_tbl[] = {
3198         /* Standard LPT Printer Port */
3199         {.id = "PNP0400", .driver_data = 0},
3200         /* ECP Printer Port */
3201         {.id = "PNP0401", .driver_data = 0},
3202         { }
3203 };
3204
3205 MODULE_DEVICE_TABLE(pnp, parport_pc_pnp_tbl);
3206
3207 static int parport_pc_pnp_probe(struct pnp_dev *dev,
3208                                                 const struct pnp_device_id *id)
3209 {
3210         struct parport *pdata;
3211         unsigned long io_lo, io_hi;
3212         int dma, irq;
3213
3214         if (pnp_port_valid(dev, 0) &&
3215                 !(pnp_port_flags(dev, 0) & IORESOURCE_DISABLED)) {
3216                 io_lo = pnp_port_start(dev, 0);
3217         } else
3218                 return -EINVAL;
3219
3220         if (pnp_port_valid(dev, 1) &&
3221                 !(pnp_port_flags(dev, 1) & IORESOURCE_DISABLED)) {
3222                 io_hi = pnp_port_start(dev, 1);
3223         } else
3224                 io_hi = 0;
3225
3226         if (pnp_irq_valid(dev, 0) &&
3227                 !(pnp_irq_flags(dev, 0) & IORESOURCE_DISABLED)) {
3228                 irq = pnp_irq(dev, 0);
3229         } else
3230                 irq = PARPORT_IRQ_NONE;
3231
3232         if (pnp_dma_valid(dev, 0) &&
3233                 !(pnp_dma_flags(dev, 0) & IORESOURCE_DISABLED)) {
3234                 dma = pnp_dma(dev, 0);
3235         } else
3236                 dma = PARPORT_DMA_NONE;
3237
3238         dev_info(&dev->dev, "reported by %s\n", dev->protocol->name);
3239         pdata = parport_pc_probe_port(io_lo, io_hi, irq, dma, &dev->dev, 0);
3240         if (pdata == NULL)
3241                 return -ENODEV;
3242
3243         pnp_set_drvdata(dev, pdata);
3244         return 0;
3245 }
3246
3247 static void parport_pc_pnp_remove(struct pnp_dev *dev)
3248 {
3249         struct parport *pdata = (struct parport *)pnp_get_drvdata(dev);
3250         if (!pdata)
3251                 return;
3252
3253         parport_pc_unregister_port(pdata);
3254 }
3255
3256 /* we only need the pnp layer to activate the device, at least for now */
3257 static struct pnp_driver parport_pc_pnp_driver = {
3258         .name           = "parport_pc",
3259         .id_table       = parport_pc_pnp_tbl,
3260         .probe          = parport_pc_pnp_probe,
3261         .remove         = parport_pc_pnp_remove,
3262 };
3263
3264 #else
3265 static struct pnp_driver parport_pc_pnp_driver;
3266 #endif /* CONFIG_PNP */
3267
3268 static int __devinit parport_pc_platform_probe(struct platform_device *pdev)
3269 {
3270         /* Always succeed, the actual probing is done in
3271          * parport_pc_probe_port(). */
3272         return 0;
3273 }
3274
3275 static struct platform_driver parport_pc_platform_driver = {
3276         .driver = {
3277                 .owner  = THIS_MODULE,
3278                 .name   = "parport_pc",
3279         },
3280         .probe          = parport_pc_platform_probe,
3281 };
3282
3283 /* This is called by parport_pc_find_nonpci_ports (in asm/parport.h) */
3284 static int __devinit __attribute__((unused))
3285 parport_pc_find_isa_ports(int autoirq, int autodma)
3286 {
3287         int count = 0;
3288
3289         if (parport_pc_probe_port(0x3bc, 0x7bc, autoirq, autodma, NULL, 0))
3290                 count++;
3291         if (parport_pc_probe_port(0x378, 0x778, autoirq, autodma, NULL, 0))
3292                 count++;
3293         if (parport_pc_probe_port(0x278, 0x678, autoirq, autodma, NULL, 0))
3294                 count++;
3295
3296         return count;
3297 }
3298
3299 /* This function is called by parport_pc_init if the user didn't
3300  * specify any ports to probe.  Its job is to find some ports.  Order
3301  * is important here -- we want ISA ports to be registered first,
3302  * followed by PCI cards (for least surprise), but before that we want
3303  * to do chipset-specific tests for some onboard ports that we know
3304  * about.
3305  *
3306  * autoirq is PARPORT_IRQ_NONE, PARPORT_IRQ_AUTO, or PARPORT_IRQ_PROBEONLY
3307  * autodma is PARPORT_DMA_NONE or PARPORT_DMA_AUTO
3308  */
3309 static void __init parport_pc_find_ports(int autoirq, int autodma)
3310 {
3311         int count = 0, err;
3312
3313 #ifdef CONFIG_PARPORT_PC_SUPERIO
3314         detect_and_report_it87();
3315         detect_and_report_winbond();
3316         detect_and_report_smsc();
3317 #endif
3318
3319         /* Onboard SuperIO chipsets that show themselves on the PCI bus. */
3320         count += parport_pc_init_superio(autoirq, autodma);
3321
3322         /* PnP ports, skip detection if SuperIO already found them */
3323         if (!count) {
3324                 err = pnp_register_driver(&parport_pc_pnp_driver);
3325                 if (!err)
3326                         pnp_registered_parport = 1;
3327         }
3328
3329         /* ISA ports and whatever (see asm/parport.h). */
3330         parport_pc_find_nonpci_ports(autoirq, autodma);
3331
3332         err = pci_register_driver(&parport_pc_pci_driver);
3333         if (!err)
3334                 pci_registered_parport = 1;
3335 }
3336
3337 /*
3338  *      Piles of crap below pretend to be a parser for module and kernel
3339  *      parameters.  Say "thank you" to whoever had come up with that
3340  *      syntax and keep in mind that code below is a cleaned up version.
3341  */
3342
3343 static int __initdata io[PARPORT_PC_MAX_PORTS+1] = {
3344         [0 ... PARPORT_PC_MAX_PORTS] = 0
3345 };
3346 static int __initdata io_hi[PARPORT_PC_MAX_PORTS+1] = {
3347         [0 ... PARPORT_PC_MAX_PORTS] = PARPORT_IOHI_AUTO
3348 };
3349 static int __initdata dmaval[PARPORT_PC_MAX_PORTS] = {
3350         [0 ... PARPORT_PC_MAX_PORTS-1] = PARPORT_DMA_NONE
3351 };
3352 static int __initdata irqval[PARPORT_PC_MAX_PORTS] = {
3353         [0 ... PARPORT_PC_MAX_PORTS-1] = PARPORT_IRQ_PROBEONLY
3354 };
3355
3356 static int __init parport_parse_param(const char *s, int *val,
3357                                 int automatic, int none, int nofifo)
3358 {
3359         if (!s)
3360                 return 0;
3361         if (!strncmp(s, "auto", 4))
3362                 *val = automatic;
3363         else if (!strncmp(s, "none", 4))
3364                 *val = none;
3365         else if (nofifo && !strncmp(s, "nofifo", 4))
3366                 *val = nofifo;
3367         else {
3368                 char *ep;
3369                 unsigned long r = simple_strtoul(s, &ep, 0);
3370                 if (ep != s)
3371                         *val = r;
3372                 else {
3373                         printk(KERN_ERR "parport: bad specifier `%s'\n", s);
3374                         return -1;
3375                 }
3376         }
3377         return 0;
3378 }
3379
3380 static int __init parport_parse_irq(const char *irqstr, int *val)
3381 {
3382         return parport_parse_param(irqstr, val, PARPORT_IRQ_AUTO,
3383                                      PARPORT_IRQ_NONE, 0);
3384 }
3385
3386 static int __init parport_parse_dma(const char *dmastr, int *val)
3387 {
3388         return parport_parse_param(dmastr, val, PARPORT_DMA_AUTO,
3389                                      PARPORT_DMA_NONE, PARPORT_DMA_NOFIFO);
3390 }
3391
3392 #ifdef CONFIG_PCI
3393 static int __init parport_init_mode_setup(char *str)
3394 {
3395         printk(KERN_DEBUG
3396              "parport_pc.c: Specified parameter parport_init_mode=%s\n", str);
3397
3398         if (!strcmp(str, "spp"))
3399                 parport_init_mode = 1;
3400         if (!strcmp(str, "ps2"))
3401                 parport_init_mode = 2;
3402         if (!strcmp(str, "epp"))
3403                 parport_init_mode = 3;
3404         if (!strcmp(str, "ecp"))
3405                 parport_init_mode = 4;
3406         if (!strcmp(str, "ecpepp"))
3407                 parport_init_mode = 5;
3408         return 1;
3409 }
3410 #endif
3411
3412 #ifdef MODULE
3413 static const char *irq[PARPORT_PC_MAX_PORTS];
3414 static const char *dma[PARPORT_PC_MAX_PORTS];
3415
3416 MODULE_PARM_DESC(io, "Base I/O address (SPP regs)");
3417 module_param_array(io, int, NULL, 0);
3418 MODULE_PARM_DESC(io_hi, "Base I/O address (ECR)");
3419 module_param_array(io_hi, int, NULL, 0);
3420 MODULE_PARM_DESC(irq, "IRQ line");
3421 module_param_array(irq, charp, NULL, 0);
3422 MODULE_PARM_DESC(dma, "DMA channel");
3423 module_param_array(dma, charp, NULL, 0);
3424 #if defined(CONFIG_PARPORT_PC_SUPERIO) || \
3425        (defined(CONFIG_PARPORT_1284) && defined(CONFIG_PARPORT_PC_FIFO))
3426 MODULE_PARM_DESC(verbose_probing, "Log chit-chat during initialisation");
3427 module_param(verbose_probing, int, 0644);
3428 #endif
3429 #ifdef CONFIG_PCI
3430 static char *init_mode;
3431 MODULE_PARM_DESC(init_mode,
3432         "Initialise mode for VIA VT8231 port (spp, ps2, epp, ecp or ecpepp)");
3433 module_param(init_mode, charp, 0);
3434 #endif
3435
3436 static int __init parse_parport_params(void)
3437 {
3438         unsigned int i;
3439         int val;
3440
3441 #ifdef CONFIG_PCI
3442         if (init_mode)
3443                 parport_init_mode_setup(init_mode);
3444 #endif
3445
3446         for (i = 0; i < PARPORT_PC_MAX_PORTS && io[i]; i++) {
3447                 if (parport_parse_irq(irq[i], &val))
3448                         return 1;
3449                 irqval[i] = val;
3450                 if (parport_parse_dma(dma[i], &val))
3451                         return 1;
3452                 dmaval[i] = val;
3453         }
3454         if (!io[0]) {
3455                 /* The user can make us use any IRQs or DMAs we find. */
3456                 if (irq[0] && !parport_parse_irq(irq[0], &val))
3457                         switch (val) {
3458                         case PARPORT_IRQ_NONE:
3459                         case PARPORT_IRQ_AUTO:
3460                                 irqval[0] = val;
3461                                 break;
3462                         default:
3463                                 printk(KERN_WARNING
3464                                         "parport_pc: irq specified "
3465                                         "without base address.  Use 'io=' "
3466                                         "to specify one\n");
3467                         }
3468
3469                 if (dma[0] && !parport_parse_dma(dma[0], &val))
3470                         switch (val) {
3471                         case PARPORT_DMA_NONE:
3472                         case PARPORT_DMA_AUTO:
3473                                 dmaval[0] = val;
3474                                 break;
3475                         default:
3476                                 printk(KERN_WARNING
3477                                         "parport_pc: dma specified "
3478                                         "without base address.  Use 'io=' "
3479                                         "to specify one\n");
3480                         }
3481         }
3482         return 0;
3483 }
3484
3485 #else
3486
3487 static int parport_setup_ptr __initdata;
3488
3489 /*
3490  * Acceptable parameters:
3491  *
3492  * parport=0
3493  * parport=auto
3494  * parport=0xBASE[,IRQ[,DMA]]
3495  *
3496  * IRQ/DMA may be numeric or 'auto' or 'none'
3497  */
3498 static int __init parport_setup(char *str)
3499 {
3500         char *endptr;
3501         char *sep;
3502         int val;
3503
3504         if (!str || !*str || (*str == '0' && !*(str+1))) {
3505                 /* Disable parport if "parport=0" in cmdline */
3506                 io[0] = PARPORT_DISABLE;
3507                 return 1;
3508         }
3509
3510         if (!strncmp(str, "auto", 4)) {
3511                 irqval[0] = PARPORT_IRQ_AUTO;
3512                 dmaval[0] = PARPORT_DMA_AUTO;
3513                 return 1;
3514         }
3515
3516         val = simple_strtoul(str, &endptr, 0);
3517         if (endptr == str) {
3518                 printk(KERN_WARNING "parport=%s not understood\n", str);
3519                 return 1;
3520         }
3521
3522         if (parport_setup_ptr == PARPORT_PC_MAX_PORTS) {
3523                 printk(KERN_ERR "parport=%s ignored, too many ports\n", str);
3524                 return 1;
3525         }
3526
3527         io[parport_setup_ptr] = val;
3528         irqval[parport_setup_ptr] = PARPORT_IRQ_NONE;
3529         dmaval[parport_setup_ptr] = PARPORT_DMA_NONE;
3530
3531         sep = strchr(str, ',');
3532         if (sep++) {
3533                 if (parport_parse_irq(sep, &val))
3534                         return 1;
3535                 irqval[parport_setup_ptr] = val;
3536                 sep = strchr(sep, ',');
3537                 if (sep++) {
3538                         if (parport_parse_dma(sep, &val))
3539                                 return 1;
3540                         dmaval[parport_setup_ptr] = val;
3541                 }
3542         }
3543         parport_setup_ptr++;
3544         return 1;
3545 }
3546
3547 static int __init parse_parport_params(void)
3548 {
3549         return io[0] == PARPORT_DISABLE;
3550 }
3551
3552 __setup("parport=", parport_setup);
3553
3554 /*
3555  * Acceptable parameters:
3556  *
3557  * parport_init_mode=[spp|ps2|epp|ecp|ecpepp]
3558  */
3559 #ifdef CONFIG_PCI
3560 __setup("parport_init_mode=", parport_init_mode_setup);
3561 #endif
3562 #endif
3563
3564 /* "Parser" ends here */
3565
3566 static int __init parport_pc_init(void)
3567 {
3568         int err;
3569
3570         if (parse_parport_params())
3571                 return -EINVAL;
3572
3573         err = platform_driver_register(&parport_pc_platform_driver);
3574         if (err)
3575                 return err;
3576
3577         if (io[0]) {
3578                 int i;
3579                 /* Only probe the ports we were given. */
3580                 user_specified = 1;
3581                 for (i = 0; i < PARPORT_PC_MAX_PORTS; i++) {
3582                         if (!io[i])
3583                                 break;
3584                         if (io_hi[i] == PARPORT_IOHI_AUTO)
3585                                 io_hi[i] = 0x400 + io[i];
3586                         parport_pc_probe_port(io[i], io_hi[i],
3587                                         irqval[i], dmaval[i], NULL, 0);
3588                 }
3589         } else
3590                 parport_pc_find_ports(irqval[0], dmaval[0]);
3591
3592         return 0;
3593 }
3594
3595 static void __exit parport_pc_exit(void)
3596 {
3597         if (pci_registered_parport)
3598                 pci_unregister_driver(&parport_pc_pci_driver);
3599         if (pnp_registered_parport)
3600                 pnp_unregister_driver(&parport_pc_pnp_driver);
3601         platform_driver_unregister(&parport_pc_platform_driver);
3602
3603         while (!list_empty(&ports_list)) {
3604                 struct parport_pc_private *priv;
3605                 struct parport *port;
3606                 priv = list_entry(ports_list.next,
3607                                   struct parport_pc_private, list);
3608                 port = priv->port;
3609                 if (port->dev && port->dev->bus == &platform_bus_type)
3610                         platform_device_unregister(
3611                                 to_platform_device(port->dev));
3612                 parport_pc_unregister_port(port);
3613         }
3614 }
3615
3616 MODULE_AUTHOR("Phil Blundell, Tim Waugh, others");
3617 MODULE_DESCRIPTION("PC-style parallel port driver");
3618 MODULE_LICENSE("GPL");
3619 module_init(parport_pc_init)
3620 module_exit(parport_pc_exit)