299c33bd53453378d77830e40539e8b48f7afe49
[linux-2.6.git] / drivers / net / ethernet / marvell / skge.c
1 /*
2  * New driver for Marvell Yukon chipset and SysKonnect Gigabit
3  * Ethernet adapters. Based on earlier sk98lin, e100 and
4  * FreeBSD if_sk drivers.
5  *
6  * This driver intentionally does not support all the features
7  * of the original driver such as link fail-over and link management because
8  * those should be done at higher levels.
9  *
10  * Copyright (C) 2004, 2005 Stephen Hemminger <shemminger@osdl.org>
11  *
12  * This program is free software; you can redistribute it and/or modify
13  * it under the terms of the GNU General Public License as published by
14  * the Free Software Foundation; either version 2 of the License.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
24  */
25
26 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
27
28 #include <linux/in.h>
29 #include <linux/kernel.h>
30 #include <linux/module.h>
31 #include <linux/moduleparam.h>
32 #include <linux/netdevice.h>
33 #include <linux/etherdevice.h>
34 #include <linux/ethtool.h>
35 #include <linux/pci.h>
36 #include <linux/if_vlan.h>
37 #include <linux/ip.h>
38 #include <linux/delay.h>
39 #include <linux/crc32.h>
40 #include <linux/dma-mapping.h>
41 #include <linux/debugfs.h>
42 #include <linux/sched.h>
43 #include <linux/seq_file.h>
44 #include <linux/mii.h>
45 #include <linux/slab.h>
46 #include <linux/dmi.h>
47 #include <linux/prefetch.h>
48 #include <asm/irq.h>
49
50 #include "skge.h"
51
52 #define DRV_NAME                "skge"
53 #define DRV_VERSION             "1.14"
54
55 #define DEFAULT_TX_RING_SIZE    128
56 #define DEFAULT_RX_RING_SIZE    512
57 #define MAX_TX_RING_SIZE        1024
58 #define TX_LOW_WATER            (MAX_SKB_FRAGS + 1)
59 #define MAX_RX_RING_SIZE        4096
60 #define RX_COPY_THRESHOLD       128
61 #define RX_BUF_SIZE             1536
62 #define PHY_RETRIES             1000
63 #define ETH_JUMBO_MTU           9000
64 #define TX_WATCHDOG             (5 * HZ)
65 #define NAPI_WEIGHT             64
66 #define BLINK_MS                250
67 #define LINK_HZ                 HZ
68
69 #define SKGE_EEPROM_MAGIC       0x9933aabb
70
71
72 MODULE_DESCRIPTION("SysKonnect Gigabit Ethernet driver");
73 MODULE_AUTHOR("Stephen Hemminger <shemminger@linux-foundation.org>");
74 MODULE_LICENSE("GPL");
75 MODULE_VERSION(DRV_VERSION);
76
77 static const u32 default_msg = (NETIF_MSG_DRV | NETIF_MSG_PROBE |
78                                 NETIF_MSG_LINK | NETIF_MSG_IFUP |
79                                 NETIF_MSG_IFDOWN);
80
81 static int debug = -1;  /* defaults above */
82 module_param(debug, int, 0);
83 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
84
85 static DEFINE_PCI_DEVICE_TABLE(skge_id_table) = {
86         { PCI_DEVICE(PCI_VENDOR_ID_3COM, 0x1700) },       /* 3Com 3C940 */
87         { PCI_DEVICE(PCI_VENDOR_ID_3COM, 0x80EB) },       /* 3Com 3C940B */
88 #ifdef CONFIG_SKGE_GENESIS
89         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x4300) }, /* SK-9xx */
90 #endif
91         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x4320) }, /* SK-98xx V2.0 */
92         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4b01) },      /* D-Link DGE-530T (rev.B) */
93         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4c00) },      /* D-Link DGE-530T */
94         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4302) },      /* D-Link DGE-530T Rev C1 */
95         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4320) },    /* Marvell Yukon 88E8001/8003/8010 */
96         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x5005) },    /* Belkin */
97         { PCI_DEVICE(PCI_VENDOR_ID_CNET, 0x434E) },       /* CNet PowerG-2000 */
98         { PCI_DEVICE(PCI_VENDOR_ID_LINKSYS, 0x1064) },    /* Linksys EG1064 v2 */
99         { PCI_VENDOR_ID_LINKSYS, 0x1032, PCI_ANY_ID, 0x0015 }, /* Linksys EG1032 v2 */
100         { 0 }
101 };
102 MODULE_DEVICE_TABLE(pci, skge_id_table);
103
104 static int skge_up(struct net_device *dev);
105 static int skge_down(struct net_device *dev);
106 static void skge_phy_reset(struct skge_port *skge);
107 static void skge_tx_clean(struct net_device *dev);
108 static int xm_phy_write(struct skge_hw *hw, int port, u16 reg, u16 val);
109 static int gm_phy_write(struct skge_hw *hw, int port, u16 reg, u16 val);
110 static void genesis_get_stats(struct skge_port *skge, u64 *data);
111 static void yukon_get_stats(struct skge_port *skge, u64 *data);
112 static void yukon_init(struct skge_hw *hw, int port);
113 static void genesis_mac_init(struct skge_hw *hw, int port);
114 static void genesis_link_up(struct skge_port *skge);
115 static void skge_set_multicast(struct net_device *dev);
116 static irqreturn_t skge_intr(int irq, void *dev_id);
117
118 /* Avoid conditionals by using array */
119 static const int txqaddr[] = { Q_XA1, Q_XA2 };
120 static const int rxqaddr[] = { Q_R1, Q_R2 };
121 static const u32 rxirqmask[] = { IS_R1_F, IS_R2_F };
122 static const u32 txirqmask[] = { IS_XA1_F, IS_XA2_F };
123 static const u32 napimask[] = { IS_R1_F|IS_XA1_F, IS_R2_F|IS_XA2_F };
124 static const u32 portmask[] = { IS_PORT_1, IS_PORT_2 };
125
126 static inline bool is_genesis(const struct skge_hw *hw)
127 {
128 #ifdef CONFIG_SKGE_GENESIS
129         return hw->chip_id == CHIP_ID_GENESIS;
130 #else
131         return false;
132 #endif
133 }
134
135 static int skge_get_regs_len(struct net_device *dev)
136 {
137         return 0x4000;
138 }
139
140 /*
141  * Returns copy of whole control register region
142  * Note: skip RAM address register because accessing it will
143  *       cause bus hangs!
144  */
145 static void skge_get_regs(struct net_device *dev, struct ethtool_regs *regs,
146                           void *p)
147 {
148         const struct skge_port *skge = netdev_priv(dev);
149         const void __iomem *io = skge->hw->regs;
150
151         regs->version = 1;
152         memset(p, 0, regs->len);
153         memcpy_fromio(p, io, B3_RAM_ADDR);
154
155         memcpy_fromio(p + B3_RI_WTO_R1, io + B3_RI_WTO_R1,
156                       regs->len - B3_RI_WTO_R1);
157 }
158
159 /* Wake on Lan only supported on Yukon chips with rev 1 or above */
160 static u32 wol_supported(const struct skge_hw *hw)
161 {
162         if (is_genesis(hw))
163                 return 0;
164
165         if (hw->chip_id == CHIP_ID_YUKON && hw->chip_rev == 0)
166                 return 0;
167
168         return WAKE_MAGIC | WAKE_PHY;
169 }
170
171 static void skge_wol_init(struct skge_port *skge)
172 {
173         struct skge_hw *hw = skge->hw;
174         int port = skge->port;
175         u16 ctrl;
176
177         skge_write16(hw, B0_CTST, CS_RST_CLR);
178         skge_write16(hw, SK_REG(port, GMAC_LINK_CTRL), GMLC_RST_CLR);
179
180         /* Turn on Vaux */
181         skge_write8(hw, B0_POWER_CTRL,
182                     PC_VAUX_ENA | PC_VCC_ENA | PC_VAUX_ON | PC_VCC_OFF);
183
184         /* WA code for COMA mode -- clear PHY reset */
185         if (hw->chip_id == CHIP_ID_YUKON_LITE &&
186             hw->chip_rev >= CHIP_REV_YU_LITE_A3) {
187                 u32 reg = skge_read32(hw, B2_GP_IO);
188                 reg |= GP_DIR_9;
189                 reg &= ~GP_IO_9;
190                 skge_write32(hw, B2_GP_IO, reg);
191         }
192
193         skge_write32(hw, SK_REG(port, GPHY_CTRL),
194                      GPC_DIS_SLEEP |
195                      GPC_HWCFG_M_3 | GPC_HWCFG_M_2 | GPC_HWCFG_M_1 | GPC_HWCFG_M_0 |
196                      GPC_ANEG_1 | GPC_RST_SET);
197
198         skge_write32(hw, SK_REG(port, GPHY_CTRL),
199                      GPC_DIS_SLEEP |
200                      GPC_HWCFG_M_3 | GPC_HWCFG_M_2 | GPC_HWCFG_M_1 | GPC_HWCFG_M_0 |
201                      GPC_ANEG_1 | GPC_RST_CLR);
202
203         skge_write32(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
204
205         /* Force to 10/100 skge_reset will re-enable on resume   */
206         gm_phy_write(hw, port, PHY_MARV_AUNE_ADV,
207                      (PHY_AN_100FULL | PHY_AN_100HALF |
208                       PHY_AN_10FULL | PHY_AN_10HALF | PHY_AN_CSMA));
209         /* no 1000 HD/FD */
210         gm_phy_write(hw, port, PHY_MARV_1000T_CTRL, 0);
211         gm_phy_write(hw, port, PHY_MARV_CTRL,
212                      PHY_CT_RESET | PHY_CT_SPS_LSB | PHY_CT_ANE |
213                      PHY_CT_RE_CFG | PHY_CT_DUP_MD);
214
215
216         /* Set GMAC to no flow control and auto update for speed/duplex */
217         gma_write16(hw, port, GM_GP_CTRL,
218                     GM_GPCR_FC_TX_DIS|GM_GPCR_TX_ENA|GM_GPCR_RX_ENA|
219                     GM_GPCR_DUP_FULL|GM_GPCR_FC_RX_DIS|GM_GPCR_AU_FCT_DIS);
220
221         /* Set WOL address */
222         memcpy_toio(hw->regs + WOL_REGS(port, WOL_MAC_ADDR),
223                     skge->netdev->dev_addr, ETH_ALEN);
224
225         /* Turn on appropriate WOL control bits */
226         skge_write16(hw, WOL_REGS(port, WOL_CTRL_STAT), WOL_CTL_CLEAR_RESULT);
227         ctrl = 0;
228         if (skge->wol & WAKE_PHY)
229                 ctrl |= WOL_CTL_ENA_PME_ON_LINK_CHG|WOL_CTL_ENA_LINK_CHG_UNIT;
230         else
231                 ctrl |= WOL_CTL_DIS_PME_ON_LINK_CHG|WOL_CTL_DIS_LINK_CHG_UNIT;
232
233         if (skge->wol & WAKE_MAGIC)
234                 ctrl |= WOL_CTL_ENA_PME_ON_MAGIC_PKT|WOL_CTL_ENA_MAGIC_PKT_UNIT;
235         else
236                 ctrl |= WOL_CTL_DIS_PME_ON_MAGIC_PKT|WOL_CTL_DIS_MAGIC_PKT_UNIT;
237
238         ctrl |= WOL_CTL_DIS_PME_ON_PATTERN|WOL_CTL_DIS_PATTERN_UNIT;
239         skge_write16(hw, WOL_REGS(port, WOL_CTRL_STAT), ctrl);
240
241         /* block receiver */
242         skge_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
243 }
244
245 static void skge_get_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
246 {
247         struct skge_port *skge = netdev_priv(dev);
248
249         wol->supported = wol_supported(skge->hw);
250         wol->wolopts = skge->wol;
251 }
252
253 static int skge_set_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
254 {
255         struct skge_port *skge = netdev_priv(dev);
256         struct skge_hw *hw = skge->hw;
257
258         if ((wol->wolopts & ~wol_supported(hw)) ||
259             !device_can_wakeup(&hw->pdev->dev))
260                 return -EOPNOTSUPP;
261
262         skge->wol = wol->wolopts;
263
264         device_set_wakeup_enable(&hw->pdev->dev, skge->wol);
265
266         return 0;
267 }
268
269 /* Determine supported/advertised modes based on hardware.
270  * Note: ethtool ADVERTISED_xxx == SUPPORTED_xxx
271  */
272 static u32 skge_supported_modes(const struct skge_hw *hw)
273 {
274         u32 supported;
275
276         if (hw->copper) {
277                 supported = (SUPPORTED_10baseT_Half |
278                              SUPPORTED_10baseT_Full |
279                              SUPPORTED_100baseT_Half |
280                              SUPPORTED_100baseT_Full |
281                              SUPPORTED_1000baseT_Half |
282                              SUPPORTED_1000baseT_Full |
283                              SUPPORTED_Autoneg |
284                              SUPPORTED_TP);
285
286                 if (is_genesis(hw))
287                         supported &= ~(SUPPORTED_10baseT_Half |
288                                        SUPPORTED_10baseT_Full |
289                                        SUPPORTED_100baseT_Half |
290                                        SUPPORTED_100baseT_Full);
291
292                 else if (hw->chip_id == CHIP_ID_YUKON)
293                         supported &= ~SUPPORTED_1000baseT_Half;
294         } else
295                 supported = (SUPPORTED_1000baseT_Full |
296                              SUPPORTED_1000baseT_Half |
297                              SUPPORTED_FIBRE |
298                              SUPPORTED_Autoneg);
299
300         return supported;
301 }
302
303 static int skge_get_settings(struct net_device *dev,
304                              struct ethtool_cmd *ecmd)
305 {
306         struct skge_port *skge = netdev_priv(dev);
307         struct skge_hw *hw = skge->hw;
308
309         ecmd->transceiver = XCVR_INTERNAL;
310         ecmd->supported = skge_supported_modes(hw);
311
312         if (hw->copper) {
313                 ecmd->port = PORT_TP;
314                 ecmd->phy_address = hw->phy_addr;
315         } else
316                 ecmd->port = PORT_FIBRE;
317
318         ecmd->advertising = skge->advertising;
319         ecmd->autoneg = skge->autoneg;
320         ethtool_cmd_speed_set(ecmd, skge->speed);
321         ecmd->duplex = skge->duplex;
322         return 0;
323 }
324
325 static int skge_set_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
326 {
327         struct skge_port *skge = netdev_priv(dev);
328         const struct skge_hw *hw = skge->hw;
329         u32 supported = skge_supported_modes(hw);
330         int err = 0;
331
332         if (ecmd->autoneg == AUTONEG_ENABLE) {
333                 ecmd->advertising = supported;
334                 skge->duplex = -1;
335                 skge->speed = -1;
336         } else {
337                 u32 setting;
338                 u32 speed = ethtool_cmd_speed(ecmd);
339
340                 switch (speed) {
341                 case SPEED_1000:
342                         if (ecmd->duplex == DUPLEX_FULL)
343                                 setting = SUPPORTED_1000baseT_Full;
344                         else if (ecmd->duplex == DUPLEX_HALF)
345                                 setting = SUPPORTED_1000baseT_Half;
346                         else
347                                 return -EINVAL;
348                         break;
349                 case SPEED_100:
350                         if (ecmd->duplex == DUPLEX_FULL)
351                                 setting = SUPPORTED_100baseT_Full;
352                         else if (ecmd->duplex == DUPLEX_HALF)
353                                 setting = SUPPORTED_100baseT_Half;
354                         else
355                                 return -EINVAL;
356                         break;
357
358                 case SPEED_10:
359                         if (ecmd->duplex == DUPLEX_FULL)
360                                 setting = SUPPORTED_10baseT_Full;
361                         else if (ecmd->duplex == DUPLEX_HALF)
362                                 setting = SUPPORTED_10baseT_Half;
363                         else
364                                 return -EINVAL;
365                         break;
366                 default:
367                         return -EINVAL;
368                 }
369
370                 if ((setting & supported) == 0)
371                         return -EINVAL;
372
373                 skge->speed = speed;
374                 skge->duplex = ecmd->duplex;
375         }
376
377         skge->autoneg = ecmd->autoneg;
378         skge->advertising = ecmd->advertising;
379
380         if (netif_running(dev)) {
381                 skge_down(dev);
382                 err = skge_up(dev);
383                 if (err) {
384                         dev_close(dev);
385                         return err;
386                 }
387         }
388
389         return 0;
390 }
391
392 static void skge_get_drvinfo(struct net_device *dev,
393                              struct ethtool_drvinfo *info)
394 {
395         struct skge_port *skge = netdev_priv(dev);
396
397         strlcpy(info->driver, DRV_NAME, sizeof(info->driver));
398         strlcpy(info->version, DRV_VERSION, sizeof(info->version));
399         strlcpy(info->bus_info, pci_name(skge->hw->pdev),
400                 sizeof(info->bus_info));
401 }
402
403 static const struct skge_stat {
404         char       name[ETH_GSTRING_LEN];
405         u16        xmac_offset;
406         u16        gma_offset;
407 } skge_stats[] = {
408         { "tx_bytes",           XM_TXO_OK_HI,  GM_TXO_OK_HI },
409         { "rx_bytes",           XM_RXO_OK_HI,  GM_RXO_OK_HI },
410
411         { "tx_broadcast",       XM_TXF_BC_OK,  GM_TXF_BC_OK },
412         { "rx_broadcast",       XM_RXF_BC_OK,  GM_RXF_BC_OK },
413         { "tx_multicast",       XM_TXF_MC_OK,  GM_TXF_MC_OK },
414         { "rx_multicast",       XM_RXF_MC_OK,  GM_RXF_MC_OK },
415         { "tx_unicast",         XM_TXF_UC_OK,  GM_TXF_UC_OK },
416         { "rx_unicast",         XM_RXF_UC_OK,  GM_RXF_UC_OK },
417         { "tx_mac_pause",       XM_TXF_MPAUSE, GM_TXF_MPAUSE },
418         { "rx_mac_pause",       XM_RXF_MPAUSE, GM_RXF_MPAUSE },
419
420         { "collisions",         XM_TXF_SNG_COL, GM_TXF_SNG_COL },
421         { "multi_collisions",   XM_TXF_MUL_COL, GM_TXF_MUL_COL },
422         { "aborted",            XM_TXF_ABO_COL, GM_TXF_ABO_COL },
423         { "late_collision",     XM_TXF_LAT_COL, GM_TXF_LAT_COL },
424         { "fifo_underrun",      XM_TXE_FIFO_UR, GM_TXE_FIFO_UR },
425         { "fifo_overflow",      XM_RXE_FIFO_OV, GM_RXE_FIFO_OV },
426
427         { "rx_toolong",         XM_RXF_LNG_ERR, GM_RXF_LNG_ERR },
428         { "rx_jabber",          XM_RXF_JAB_PKT, GM_RXF_JAB_PKT },
429         { "rx_runt",            XM_RXE_RUNT,    GM_RXE_FRAG },
430         { "rx_too_long",        XM_RXF_LNG_ERR, GM_RXF_LNG_ERR },
431         { "rx_fcs_error",       XM_RXF_FCS_ERR, GM_RXF_FCS_ERR },
432 };
433
434 static int skge_get_sset_count(struct net_device *dev, int sset)
435 {
436         switch (sset) {
437         case ETH_SS_STATS:
438                 return ARRAY_SIZE(skge_stats);
439         default:
440                 return -EOPNOTSUPP;
441         }
442 }
443
444 static void skge_get_ethtool_stats(struct net_device *dev,
445                                    struct ethtool_stats *stats, u64 *data)
446 {
447         struct skge_port *skge = netdev_priv(dev);
448
449         if (is_genesis(skge->hw))
450                 genesis_get_stats(skge, data);
451         else
452                 yukon_get_stats(skge, data);
453 }
454
455 /* Use hardware MIB variables for critical path statistics and
456  * transmit feedback not reported at interrupt.
457  * Other errors are accounted for in interrupt handler.
458  */
459 static struct net_device_stats *skge_get_stats(struct net_device *dev)
460 {
461         struct skge_port *skge = netdev_priv(dev);
462         u64 data[ARRAY_SIZE(skge_stats)];
463
464         if (is_genesis(skge->hw))
465                 genesis_get_stats(skge, data);
466         else
467                 yukon_get_stats(skge, data);
468
469         dev->stats.tx_bytes = data[0];
470         dev->stats.rx_bytes = data[1];
471         dev->stats.tx_packets = data[2] + data[4] + data[6];
472         dev->stats.rx_packets = data[3] + data[5] + data[7];
473         dev->stats.multicast = data[3] + data[5];
474         dev->stats.collisions = data[10];
475         dev->stats.tx_aborted_errors = data[12];
476
477         return &dev->stats;
478 }
479
480 static void skge_get_strings(struct net_device *dev, u32 stringset, u8 *data)
481 {
482         int i;
483
484         switch (stringset) {
485         case ETH_SS_STATS:
486                 for (i = 0; i < ARRAY_SIZE(skge_stats); i++)
487                         memcpy(data + i * ETH_GSTRING_LEN,
488                                skge_stats[i].name, ETH_GSTRING_LEN);
489                 break;
490         }
491 }
492
493 static void skge_get_ring_param(struct net_device *dev,
494                                 struct ethtool_ringparam *p)
495 {
496         struct skge_port *skge = netdev_priv(dev);
497
498         p->rx_max_pending = MAX_RX_RING_SIZE;
499         p->tx_max_pending = MAX_TX_RING_SIZE;
500
501         p->rx_pending = skge->rx_ring.count;
502         p->tx_pending = skge->tx_ring.count;
503 }
504
505 static int skge_set_ring_param(struct net_device *dev,
506                                struct ethtool_ringparam *p)
507 {
508         struct skge_port *skge = netdev_priv(dev);
509         int err = 0;
510
511         if (p->rx_pending == 0 || p->rx_pending > MAX_RX_RING_SIZE ||
512             p->tx_pending < TX_LOW_WATER || p->tx_pending > MAX_TX_RING_SIZE)
513                 return -EINVAL;
514
515         skge->rx_ring.count = p->rx_pending;
516         skge->tx_ring.count = p->tx_pending;
517
518         if (netif_running(dev)) {
519                 skge_down(dev);
520                 err = skge_up(dev);
521                 if (err)
522                         dev_close(dev);
523         }
524
525         return err;
526 }
527
528 static u32 skge_get_msglevel(struct net_device *netdev)
529 {
530         struct skge_port *skge = netdev_priv(netdev);
531         return skge->msg_enable;
532 }
533
534 static void skge_set_msglevel(struct net_device *netdev, u32 value)
535 {
536         struct skge_port *skge = netdev_priv(netdev);
537         skge->msg_enable = value;
538 }
539
540 static int skge_nway_reset(struct net_device *dev)
541 {
542         struct skge_port *skge = netdev_priv(dev);
543
544         if (skge->autoneg != AUTONEG_ENABLE || !netif_running(dev))
545                 return -EINVAL;
546
547         skge_phy_reset(skge);
548         return 0;
549 }
550
551 static void skge_get_pauseparam(struct net_device *dev,
552                                 struct ethtool_pauseparam *ecmd)
553 {
554         struct skge_port *skge = netdev_priv(dev);
555
556         ecmd->rx_pause = ((skge->flow_control == FLOW_MODE_SYMMETRIC) ||
557                           (skge->flow_control == FLOW_MODE_SYM_OR_REM));
558         ecmd->tx_pause = (ecmd->rx_pause ||
559                           (skge->flow_control == FLOW_MODE_LOC_SEND));
560
561         ecmd->autoneg = ecmd->rx_pause || ecmd->tx_pause;
562 }
563
564 static int skge_set_pauseparam(struct net_device *dev,
565                                struct ethtool_pauseparam *ecmd)
566 {
567         struct skge_port *skge = netdev_priv(dev);
568         struct ethtool_pauseparam old;
569         int err = 0;
570
571         skge_get_pauseparam(dev, &old);
572
573         if (ecmd->autoneg != old.autoneg)
574                 skge->flow_control = ecmd->autoneg ? FLOW_MODE_NONE : FLOW_MODE_SYMMETRIC;
575         else {
576                 if (ecmd->rx_pause && ecmd->tx_pause)
577                         skge->flow_control = FLOW_MODE_SYMMETRIC;
578                 else if (ecmd->rx_pause && !ecmd->tx_pause)
579                         skge->flow_control = FLOW_MODE_SYM_OR_REM;
580                 else if (!ecmd->rx_pause && ecmd->tx_pause)
581                         skge->flow_control = FLOW_MODE_LOC_SEND;
582                 else
583                         skge->flow_control = FLOW_MODE_NONE;
584         }
585
586         if (netif_running(dev)) {
587                 skge_down(dev);
588                 err = skge_up(dev);
589                 if (err) {
590                         dev_close(dev);
591                         return err;
592                 }
593         }
594
595         return 0;
596 }
597
598 /* Chip internal frequency for clock calculations */
599 static inline u32 hwkhz(const struct skge_hw *hw)
600 {
601         return is_genesis(hw) ? 53125 : 78125;
602 }
603
604 /* Chip HZ to microseconds */
605 static inline u32 skge_clk2usec(const struct skge_hw *hw, u32 ticks)
606 {
607         return (ticks * 1000) / hwkhz(hw);
608 }
609
610 /* Microseconds to chip HZ */
611 static inline u32 skge_usecs2clk(const struct skge_hw *hw, u32 usec)
612 {
613         return hwkhz(hw) * usec / 1000;
614 }
615
616 static int skge_get_coalesce(struct net_device *dev,
617                              struct ethtool_coalesce *ecmd)
618 {
619         struct skge_port *skge = netdev_priv(dev);
620         struct skge_hw *hw = skge->hw;
621         int port = skge->port;
622
623         ecmd->rx_coalesce_usecs = 0;
624         ecmd->tx_coalesce_usecs = 0;
625
626         if (skge_read32(hw, B2_IRQM_CTRL) & TIM_START) {
627                 u32 delay = skge_clk2usec(hw, skge_read32(hw, B2_IRQM_INI));
628                 u32 msk = skge_read32(hw, B2_IRQM_MSK);
629
630                 if (msk & rxirqmask[port])
631                         ecmd->rx_coalesce_usecs = delay;
632                 if (msk & txirqmask[port])
633                         ecmd->tx_coalesce_usecs = delay;
634         }
635
636         return 0;
637 }
638
639 /* Note: interrupt timer is per board, but can turn on/off per port */
640 static int skge_set_coalesce(struct net_device *dev,
641                              struct ethtool_coalesce *ecmd)
642 {
643         struct skge_port *skge = netdev_priv(dev);
644         struct skge_hw *hw = skge->hw;
645         int port = skge->port;
646         u32 msk = skge_read32(hw, B2_IRQM_MSK);
647         u32 delay = 25;
648
649         if (ecmd->rx_coalesce_usecs == 0)
650                 msk &= ~rxirqmask[port];
651         else if (ecmd->rx_coalesce_usecs < 25 ||
652                  ecmd->rx_coalesce_usecs > 33333)
653                 return -EINVAL;
654         else {
655                 msk |= rxirqmask[port];
656                 delay = ecmd->rx_coalesce_usecs;
657         }
658
659         if (ecmd->tx_coalesce_usecs == 0)
660                 msk &= ~txirqmask[port];
661         else if (ecmd->tx_coalesce_usecs < 25 ||
662                  ecmd->tx_coalesce_usecs > 33333)
663                 return -EINVAL;
664         else {
665                 msk |= txirqmask[port];
666                 delay = min(delay, ecmd->rx_coalesce_usecs);
667         }
668
669         skge_write32(hw, B2_IRQM_MSK, msk);
670         if (msk == 0)
671                 skge_write32(hw, B2_IRQM_CTRL, TIM_STOP);
672         else {
673                 skge_write32(hw, B2_IRQM_INI, skge_usecs2clk(hw, delay));
674                 skge_write32(hw, B2_IRQM_CTRL, TIM_START);
675         }
676         return 0;
677 }
678
679 enum led_mode { LED_MODE_OFF, LED_MODE_ON, LED_MODE_TST };
680 static void skge_led(struct skge_port *skge, enum led_mode mode)
681 {
682         struct skge_hw *hw = skge->hw;
683         int port = skge->port;
684
685         spin_lock_bh(&hw->phy_lock);
686         if (is_genesis(hw)) {
687                 switch (mode) {
688                 case LED_MODE_OFF:
689                         if (hw->phy_type == SK_PHY_BCOM)
690                                 xm_phy_write(hw, port, PHY_BCOM_P_EXT_CTRL, PHY_B_PEC_LED_OFF);
691                         else {
692                                 skge_write32(hw, SK_REG(port, TX_LED_VAL), 0);
693                                 skge_write8(hw, SK_REG(port, TX_LED_CTRL), LED_T_OFF);
694                         }
695                         skge_write8(hw, SK_REG(port, LNK_LED_REG), LINKLED_OFF);
696                         skge_write32(hw, SK_REG(port, RX_LED_VAL), 0);
697                         skge_write8(hw, SK_REG(port, RX_LED_CTRL), LED_T_OFF);
698                         break;
699
700                 case LED_MODE_ON:
701                         skge_write8(hw, SK_REG(port, LNK_LED_REG), LINKLED_ON);
702                         skge_write8(hw, SK_REG(port, LNK_LED_REG), LINKLED_LINKSYNC_ON);
703
704                         skge_write8(hw, SK_REG(port, RX_LED_CTRL), LED_START);
705                         skge_write8(hw, SK_REG(port, TX_LED_CTRL), LED_START);
706
707                         break;
708
709                 case LED_MODE_TST:
710                         skge_write8(hw, SK_REG(port, RX_LED_TST), LED_T_ON);
711                         skge_write32(hw, SK_REG(port, RX_LED_VAL), 100);
712                         skge_write8(hw, SK_REG(port, RX_LED_CTRL), LED_START);
713
714                         if (hw->phy_type == SK_PHY_BCOM)
715                                 xm_phy_write(hw, port, PHY_BCOM_P_EXT_CTRL, PHY_B_PEC_LED_ON);
716                         else {
717                                 skge_write8(hw, SK_REG(port, TX_LED_TST), LED_T_ON);
718                                 skge_write32(hw, SK_REG(port, TX_LED_VAL), 100);
719                                 skge_write8(hw, SK_REG(port, TX_LED_CTRL), LED_START);
720                         }
721
722                 }
723         } else {
724                 switch (mode) {
725                 case LED_MODE_OFF:
726                         gm_phy_write(hw, port, PHY_MARV_LED_CTRL, 0);
727                         gm_phy_write(hw, port, PHY_MARV_LED_OVER,
728                                      PHY_M_LED_MO_DUP(MO_LED_OFF)  |
729                                      PHY_M_LED_MO_10(MO_LED_OFF)   |
730                                      PHY_M_LED_MO_100(MO_LED_OFF)  |
731                                      PHY_M_LED_MO_1000(MO_LED_OFF) |
732                                      PHY_M_LED_MO_RX(MO_LED_OFF));
733                         break;
734                 case LED_MODE_ON:
735                         gm_phy_write(hw, port, PHY_MARV_LED_CTRL,
736                                      PHY_M_LED_PULS_DUR(PULS_170MS) |
737                                      PHY_M_LED_BLINK_RT(BLINK_84MS) |
738                                      PHY_M_LEDC_TX_CTRL |
739                                      PHY_M_LEDC_DP_CTRL);
740
741                         gm_phy_write(hw, port, PHY_MARV_LED_OVER,
742                                      PHY_M_LED_MO_RX(MO_LED_OFF) |
743                                      (skge->speed == SPEED_100 ?
744                                       PHY_M_LED_MO_100(MO_LED_ON) : 0));
745                         break;
746                 case LED_MODE_TST:
747                         gm_phy_write(hw, port, PHY_MARV_LED_CTRL, 0);
748                         gm_phy_write(hw, port, PHY_MARV_LED_OVER,
749                                      PHY_M_LED_MO_DUP(MO_LED_ON)  |
750                                      PHY_M_LED_MO_10(MO_LED_ON)   |
751                                      PHY_M_LED_MO_100(MO_LED_ON)  |
752                                      PHY_M_LED_MO_1000(MO_LED_ON) |
753                                      PHY_M_LED_MO_RX(MO_LED_ON));
754                 }
755         }
756         spin_unlock_bh(&hw->phy_lock);
757 }
758
759 /* blink LED's for finding board */
760 static int skge_set_phys_id(struct net_device *dev,
761                             enum ethtool_phys_id_state state)
762 {
763         struct skge_port *skge = netdev_priv(dev);
764
765         switch (state) {
766         case ETHTOOL_ID_ACTIVE:
767                 return 2;       /* cycle on/off twice per second */
768
769         case ETHTOOL_ID_ON:
770                 skge_led(skge, LED_MODE_TST);
771                 break;
772
773         case ETHTOOL_ID_OFF:
774                 skge_led(skge, LED_MODE_OFF);
775                 break;
776
777         case ETHTOOL_ID_INACTIVE:
778                 /* back to regular LED state */
779                 skge_led(skge, netif_running(dev) ? LED_MODE_ON : LED_MODE_OFF);
780         }
781
782         return 0;
783 }
784
785 static int skge_get_eeprom_len(struct net_device *dev)
786 {
787         struct skge_port *skge = netdev_priv(dev);
788         u32 reg2;
789
790         pci_read_config_dword(skge->hw->pdev, PCI_DEV_REG2, &reg2);
791         return 1 << (((reg2 & PCI_VPD_ROM_SZ) >> 14) + 8);
792 }
793
794 static u32 skge_vpd_read(struct pci_dev *pdev, int cap, u16 offset)
795 {
796         u32 val;
797
798         pci_write_config_word(pdev, cap + PCI_VPD_ADDR, offset);
799
800         do {
801                 pci_read_config_word(pdev, cap + PCI_VPD_ADDR, &offset);
802         } while (!(offset & PCI_VPD_ADDR_F));
803
804         pci_read_config_dword(pdev, cap + PCI_VPD_DATA, &val);
805         return val;
806 }
807
808 static void skge_vpd_write(struct pci_dev *pdev, int cap, u16 offset, u32 val)
809 {
810         pci_write_config_dword(pdev, cap + PCI_VPD_DATA, val);
811         pci_write_config_word(pdev, cap + PCI_VPD_ADDR,
812                               offset | PCI_VPD_ADDR_F);
813
814         do {
815                 pci_read_config_word(pdev, cap + PCI_VPD_ADDR, &offset);
816         } while (offset & PCI_VPD_ADDR_F);
817 }
818
819 static int skge_get_eeprom(struct net_device *dev, struct ethtool_eeprom *eeprom,
820                            u8 *data)
821 {
822         struct skge_port *skge = netdev_priv(dev);
823         struct pci_dev *pdev = skge->hw->pdev;
824         int cap = pci_find_capability(pdev, PCI_CAP_ID_VPD);
825         int length = eeprom->len;
826         u16 offset = eeprom->offset;
827
828         if (!cap)
829                 return -EINVAL;
830
831         eeprom->magic = SKGE_EEPROM_MAGIC;
832
833         while (length > 0) {
834                 u32 val = skge_vpd_read(pdev, cap, offset);
835                 int n = min_t(int, length, sizeof(val));
836
837                 memcpy(data, &val, n);
838                 length -= n;
839                 data += n;
840                 offset += n;
841         }
842         return 0;
843 }
844
845 static int skge_set_eeprom(struct net_device *dev, struct ethtool_eeprom *eeprom,
846                            u8 *data)
847 {
848         struct skge_port *skge = netdev_priv(dev);
849         struct pci_dev *pdev = skge->hw->pdev;
850         int cap = pci_find_capability(pdev, PCI_CAP_ID_VPD);
851         int length = eeprom->len;
852         u16 offset = eeprom->offset;
853
854         if (!cap)
855                 return -EINVAL;
856
857         if (eeprom->magic != SKGE_EEPROM_MAGIC)
858                 return -EINVAL;
859
860         while (length > 0) {
861                 u32 val;
862                 int n = min_t(int, length, sizeof(val));
863
864                 if (n < sizeof(val))
865                         val = skge_vpd_read(pdev, cap, offset);
866                 memcpy(&val, data, n);
867
868                 skge_vpd_write(pdev, cap, offset, val);
869
870                 length -= n;
871                 data += n;
872                 offset += n;
873         }
874         return 0;
875 }
876
877 static const struct ethtool_ops skge_ethtool_ops = {
878         .get_settings   = skge_get_settings,
879         .set_settings   = skge_set_settings,
880         .get_drvinfo    = skge_get_drvinfo,
881         .get_regs_len   = skge_get_regs_len,
882         .get_regs       = skge_get_regs,
883         .get_wol        = skge_get_wol,
884         .set_wol        = skge_set_wol,
885         .get_msglevel   = skge_get_msglevel,
886         .set_msglevel   = skge_set_msglevel,
887         .nway_reset     = skge_nway_reset,
888         .get_link       = ethtool_op_get_link,
889         .get_eeprom_len = skge_get_eeprom_len,
890         .get_eeprom     = skge_get_eeprom,
891         .set_eeprom     = skge_set_eeprom,
892         .get_ringparam  = skge_get_ring_param,
893         .set_ringparam  = skge_set_ring_param,
894         .get_pauseparam = skge_get_pauseparam,
895         .set_pauseparam = skge_set_pauseparam,
896         .get_coalesce   = skge_get_coalesce,
897         .set_coalesce   = skge_set_coalesce,
898         .get_strings    = skge_get_strings,
899         .set_phys_id    = skge_set_phys_id,
900         .get_sset_count = skge_get_sset_count,
901         .get_ethtool_stats = skge_get_ethtool_stats,
902 };
903
904 /*
905  * Allocate ring elements and chain them together
906  * One-to-one association of board descriptors with ring elements
907  */
908 static int skge_ring_alloc(struct skge_ring *ring, void *vaddr, u32 base)
909 {
910         struct skge_tx_desc *d;
911         struct skge_element *e;
912         int i;
913
914         ring->start = kcalloc(ring->count, sizeof(*e), GFP_KERNEL);
915         if (!ring->start)
916                 return -ENOMEM;
917
918         for (i = 0, e = ring->start, d = vaddr; i < ring->count; i++, e++, d++) {
919                 e->desc = d;
920                 if (i == ring->count - 1) {
921                         e->next = ring->start;
922                         d->next_offset = base;
923                 } else {
924                         e->next = e + 1;
925                         d->next_offset = base + (i+1) * sizeof(*d);
926                 }
927         }
928         ring->to_use = ring->to_clean = ring->start;
929
930         return 0;
931 }
932
933 /* Allocate and setup a new buffer for receiving */
934 static int skge_rx_setup(struct pci_dev *pdev,
935                          struct skge_element *e,
936                          struct sk_buff *skb, unsigned int bufsize)
937 {
938         struct skge_rx_desc *rd = e->desc;
939         dma_addr_t map;
940
941         map = pci_map_single(pdev, skb->data, bufsize,
942                              PCI_DMA_FROMDEVICE);
943         if (pci_dma_mapping_error(pdev, map))
944                 goto mapping_error;
945
946         rd->dma_lo = lower_32_bits(map);
947         rd->dma_hi = upper_32_bits(map);
948         e->skb = skb;
949         rd->csum1_start = ETH_HLEN;
950         rd->csum2_start = ETH_HLEN;
951         rd->csum1 = 0;
952         rd->csum2 = 0;
953
954         wmb();
955
956         rd->control = BMU_OWN | BMU_STF | BMU_IRQ_EOF | BMU_TCP_CHECK | bufsize;
957         dma_unmap_addr_set(e, mapaddr, map);
958         dma_unmap_len_set(e, maplen, bufsize);
959         return 0;
960
961 mapping_error:
962         if (net_ratelimit())
963                 dev_warn(&pdev->dev, "%s: rx mapping error\n",
964                          skb->dev->name);
965         return -EIO;
966 }
967
968 /* Resume receiving using existing skb,
969  * Note: DMA address is not changed by chip.
970  *       MTU not changed while receiver active.
971  */
972 static inline void skge_rx_reuse(struct skge_element *e, unsigned int size)
973 {
974         struct skge_rx_desc *rd = e->desc;
975
976         rd->csum2 = 0;
977         rd->csum2_start = ETH_HLEN;
978
979         wmb();
980
981         rd->control = BMU_OWN | BMU_STF | BMU_IRQ_EOF | BMU_TCP_CHECK | size;
982 }
983
984
985 /* Free all  buffers in receive ring, assumes receiver stopped */
986 static void skge_rx_clean(struct skge_port *skge)
987 {
988         struct skge_hw *hw = skge->hw;
989         struct skge_ring *ring = &skge->rx_ring;
990         struct skge_element *e;
991
992         e = ring->start;
993         do {
994                 struct skge_rx_desc *rd = e->desc;
995                 rd->control = 0;
996                 if (e->skb) {
997                         pci_unmap_single(hw->pdev,
998                                          dma_unmap_addr(e, mapaddr),
999                                          dma_unmap_len(e, maplen),
1000                                          PCI_DMA_FROMDEVICE);
1001                         dev_kfree_skb(e->skb);
1002                         e->skb = NULL;
1003                 }
1004         } while ((e = e->next) != ring->start);
1005 }
1006
1007
1008 /* Allocate buffers for receive ring
1009  * For receive:  to_clean is next received frame.
1010  */
1011 static int skge_rx_fill(struct net_device *dev)
1012 {
1013         struct skge_port *skge = netdev_priv(dev);
1014         struct skge_ring *ring = &skge->rx_ring;
1015         struct skge_element *e;
1016
1017         e = ring->start;
1018         do {
1019                 struct sk_buff *skb;
1020
1021                 skb = __netdev_alloc_skb(dev, skge->rx_buf_size + NET_IP_ALIGN,
1022                                          GFP_KERNEL);
1023                 if (!skb)
1024                         return -ENOMEM;
1025
1026                 skb_reserve(skb, NET_IP_ALIGN);
1027                 if (skge_rx_setup(skge->hw->pdev, e, skb, skge->rx_buf_size)) {
1028                         kfree_skb(skb);
1029                         return -ENOMEM;
1030                 }
1031
1032         } while ((e = e->next) != ring->start);
1033
1034         ring->to_clean = ring->start;
1035         return 0;
1036 }
1037
1038 static const char *skge_pause(enum pause_status status)
1039 {
1040         switch (status) {
1041         case FLOW_STAT_NONE:
1042                 return "none";
1043         case FLOW_STAT_REM_SEND:
1044                 return "rx only";
1045         case FLOW_STAT_LOC_SEND:
1046                 return "tx_only";
1047         case FLOW_STAT_SYMMETRIC:               /* Both station may send PAUSE */
1048                 return "both";
1049         default:
1050                 return "indeterminated";
1051         }
1052 }
1053
1054
1055 static void skge_link_up(struct skge_port *skge)
1056 {
1057         skge_write8(skge->hw, SK_REG(skge->port, LNK_LED_REG),
1058                     LED_BLK_OFF|LED_SYNC_OFF|LED_ON);
1059
1060         netif_carrier_on(skge->netdev);
1061         netif_wake_queue(skge->netdev);
1062
1063         netif_info(skge, link, skge->netdev,
1064                    "Link is up at %d Mbps, %s duplex, flow control %s\n",
1065                    skge->speed,
1066                    skge->duplex == DUPLEX_FULL ? "full" : "half",
1067                    skge_pause(skge->flow_status));
1068 }
1069
1070 static void skge_link_down(struct skge_port *skge)
1071 {
1072         skge_write8(skge->hw, SK_REG(skge->port, LNK_LED_REG), LED_OFF);
1073         netif_carrier_off(skge->netdev);
1074         netif_stop_queue(skge->netdev);
1075
1076         netif_info(skge, link, skge->netdev, "Link is down\n");
1077 }
1078
1079 static void xm_link_down(struct skge_hw *hw, int port)
1080 {
1081         struct net_device *dev = hw->dev[port];
1082         struct skge_port *skge = netdev_priv(dev);
1083
1084         xm_write16(hw, port, XM_IMSK, XM_IMSK_DISABLE);
1085
1086         if (netif_carrier_ok(dev))
1087                 skge_link_down(skge);
1088 }
1089
1090 static int __xm_phy_read(struct skge_hw *hw, int port, u16 reg, u16 *val)
1091 {
1092         int i;
1093
1094         xm_write16(hw, port, XM_PHY_ADDR, reg | hw->phy_addr);
1095         *val = xm_read16(hw, port, XM_PHY_DATA);
1096
1097         if (hw->phy_type == SK_PHY_XMAC)
1098                 goto ready;
1099
1100         for (i = 0; i < PHY_RETRIES; i++) {
1101                 if (xm_read16(hw, port, XM_MMU_CMD) & XM_MMU_PHY_RDY)
1102                         goto ready;
1103                 udelay(1);
1104         }
1105
1106         return -ETIMEDOUT;
1107  ready:
1108         *val = xm_read16(hw, port, XM_PHY_DATA);
1109
1110         return 0;
1111 }
1112
1113 static u16 xm_phy_read(struct skge_hw *hw, int port, u16 reg)
1114 {
1115         u16 v = 0;
1116         if (__xm_phy_read(hw, port, reg, &v))
1117                 pr_warning("%s: phy read timed out\n", hw->dev[port]->name);
1118         return v;
1119 }
1120
1121 static int xm_phy_write(struct skge_hw *hw, int port, u16 reg, u16 val)
1122 {
1123         int i;
1124
1125         xm_write16(hw, port, XM_PHY_ADDR, reg | hw->phy_addr);
1126         for (i = 0; i < PHY_RETRIES; i++) {
1127                 if (!(xm_read16(hw, port, XM_MMU_CMD) & XM_MMU_PHY_BUSY))
1128                         goto ready;
1129                 udelay(1);
1130         }
1131         return -EIO;
1132
1133  ready:
1134         xm_write16(hw, port, XM_PHY_DATA, val);
1135         for (i = 0; i < PHY_RETRIES; i++) {
1136                 if (!(xm_read16(hw, port, XM_MMU_CMD) & XM_MMU_PHY_BUSY))
1137                         return 0;
1138                 udelay(1);
1139         }
1140         return -ETIMEDOUT;
1141 }
1142
1143 static void genesis_init(struct skge_hw *hw)
1144 {
1145         /* set blink source counter */
1146         skge_write32(hw, B2_BSC_INI, (SK_BLK_DUR * SK_FACT_53) / 100);
1147         skge_write8(hw, B2_BSC_CTRL, BSC_START);
1148
1149         /* configure mac arbiter */
1150         skge_write16(hw, B3_MA_TO_CTRL, MA_RST_CLR);
1151
1152         /* configure mac arbiter timeout values */
1153         skge_write8(hw, B3_MA_TOINI_RX1, SK_MAC_TO_53);
1154         skge_write8(hw, B3_MA_TOINI_RX2, SK_MAC_TO_53);
1155         skge_write8(hw, B3_MA_TOINI_TX1, SK_MAC_TO_53);
1156         skge_write8(hw, B3_MA_TOINI_TX2, SK_MAC_TO_53);
1157
1158         skge_write8(hw, B3_MA_RCINI_RX1, 0);
1159         skge_write8(hw, B3_MA_RCINI_RX2, 0);
1160         skge_write8(hw, B3_MA_RCINI_TX1, 0);
1161         skge_write8(hw, B3_MA_RCINI_TX2, 0);
1162
1163         /* configure packet arbiter timeout */
1164         skge_write16(hw, B3_PA_CTRL, PA_RST_CLR);
1165         skge_write16(hw, B3_PA_TOINI_RX1, SK_PKT_TO_MAX);
1166         skge_write16(hw, B3_PA_TOINI_TX1, SK_PKT_TO_MAX);
1167         skge_write16(hw, B3_PA_TOINI_RX2, SK_PKT_TO_MAX);
1168         skge_write16(hw, B3_PA_TOINI_TX2, SK_PKT_TO_MAX);
1169 }
1170
1171 static void genesis_reset(struct skge_hw *hw, int port)
1172 {
1173         static const u8 zero[8]  = { 0 };
1174         u32 reg;
1175
1176         skge_write8(hw, SK_REG(port, GMAC_IRQ_MSK), 0);
1177
1178         /* reset the statistics module */
1179         xm_write32(hw, port, XM_GP_PORT, XM_GP_RES_STAT);
1180         xm_write16(hw, port, XM_IMSK, XM_IMSK_DISABLE);
1181         xm_write32(hw, port, XM_MODE, 0);               /* clear Mode Reg */
1182         xm_write16(hw, port, XM_TX_CMD, 0);     /* reset TX CMD Reg */
1183         xm_write16(hw, port, XM_RX_CMD, 0);     /* reset RX CMD Reg */
1184
1185         /* disable Broadcom PHY IRQ */
1186         if (hw->phy_type == SK_PHY_BCOM)
1187                 xm_write16(hw, port, PHY_BCOM_INT_MASK, 0xffff);
1188
1189         xm_outhash(hw, port, XM_HSM, zero);
1190
1191         /* Flush TX and RX fifo */
1192         reg = xm_read32(hw, port, XM_MODE);
1193         xm_write32(hw, port, XM_MODE, reg | XM_MD_FTF);
1194         xm_write32(hw, port, XM_MODE, reg | XM_MD_FRF);
1195 }
1196
1197 /* Convert mode to MII values  */
1198 static const u16 phy_pause_map[] = {
1199         [FLOW_MODE_NONE] =      0,
1200         [FLOW_MODE_LOC_SEND] =  PHY_AN_PAUSE_ASYM,
1201         [FLOW_MODE_SYMMETRIC] = PHY_AN_PAUSE_CAP,
1202         [FLOW_MODE_SYM_OR_REM]  = PHY_AN_PAUSE_CAP | PHY_AN_PAUSE_ASYM,
1203 };
1204
1205 /* special defines for FIBER (88E1011S only) */
1206 static const u16 fiber_pause_map[] = {
1207         [FLOW_MODE_NONE]        = PHY_X_P_NO_PAUSE,
1208         [FLOW_MODE_LOC_SEND]    = PHY_X_P_ASYM_MD,
1209         [FLOW_MODE_SYMMETRIC]   = PHY_X_P_SYM_MD,
1210         [FLOW_MODE_SYM_OR_REM]  = PHY_X_P_BOTH_MD,
1211 };
1212
1213
1214 /* Check status of Broadcom phy link */
1215 static void bcom_check_link(struct skge_hw *hw, int port)
1216 {
1217         struct net_device *dev = hw->dev[port];
1218         struct skge_port *skge = netdev_priv(dev);
1219         u16 status;
1220
1221         /* read twice because of latch */
1222         xm_phy_read(hw, port, PHY_BCOM_STAT);
1223         status = xm_phy_read(hw, port, PHY_BCOM_STAT);
1224
1225         if ((status & PHY_ST_LSYNC) == 0) {
1226                 xm_link_down(hw, port);
1227                 return;
1228         }
1229
1230         if (skge->autoneg == AUTONEG_ENABLE) {
1231                 u16 lpa, aux;
1232
1233                 if (!(status & PHY_ST_AN_OVER))
1234                         return;
1235
1236                 lpa = xm_phy_read(hw, port, PHY_XMAC_AUNE_LP);
1237                 if (lpa & PHY_B_AN_RF) {
1238                         netdev_notice(dev, "remote fault\n");
1239                         return;
1240                 }
1241
1242                 aux = xm_phy_read(hw, port, PHY_BCOM_AUX_STAT);
1243
1244                 /* Check Duplex mismatch */
1245                 switch (aux & PHY_B_AS_AN_RES_MSK) {
1246                 case PHY_B_RES_1000FD:
1247                         skge->duplex = DUPLEX_FULL;
1248                         break;
1249                 case PHY_B_RES_1000HD:
1250                         skge->duplex = DUPLEX_HALF;
1251                         break;
1252                 default:
1253                         netdev_notice(dev, "duplex mismatch\n");
1254                         return;
1255                 }
1256
1257                 /* We are using IEEE 802.3z/D5.0 Table 37-4 */
1258                 switch (aux & PHY_B_AS_PAUSE_MSK) {
1259                 case PHY_B_AS_PAUSE_MSK:
1260                         skge->flow_status = FLOW_STAT_SYMMETRIC;
1261                         break;
1262                 case PHY_B_AS_PRR:
1263                         skge->flow_status = FLOW_STAT_REM_SEND;
1264                         break;
1265                 case PHY_B_AS_PRT:
1266                         skge->flow_status = FLOW_STAT_LOC_SEND;
1267                         break;
1268                 default:
1269                         skge->flow_status = FLOW_STAT_NONE;
1270                 }
1271                 skge->speed = SPEED_1000;
1272         }
1273
1274         if (!netif_carrier_ok(dev))
1275                 genesis_link_up(skge);
1276 }
1277
1278 /* Broadcom 5400 only supports giagabit! SysKonnect did not put an additional
1279  * Phy on for 100 or 10Mbit operation
1280  */
1281 static void bcom_phy_init(struct skge_port *skge)
1282 {
1283         struct skge_hw *hw = skge->hw;
1284         int port = skge->port;
1285         int i;
1286         u16 id1, r, ext, ctl;
1287
1288         /* magic workaround patterns for Broadcom */
1289         static const struct {
1290                 u16 reg;
1291                 u16 val;
1292         } A1hack[] = {
1293                 { 0x18, 0x0c20 }, { 0x17, 0x0012 }, { 0x15, 0x1104 },
1294                 { 0x17, 0x0013 }, { 0x15, 0x0404 }, { 0x17, 0x8006 },
1295                 { 0x15, 0x0132 }, { 0x17, 0x8006 }, { 0x15, 0x0232 },
1296                 { 0x17, 0x800D }, { 0x15, 0x000F }, { 0x18, 0x0420 },
1297         }, C0hack[] = {
1298                 { 0x18, 0x0c20 }, { 0x17, 0x0012 }, { 0x15, 0x1204 },
1299                 { 0x17, 0x0013 }, { 0x15, 0x0A04 }, { 0x18, 0x0420 },
1300         };
1301
1302         /* read Id from external PHY (all have the same address) */
1303         id1 = xm_phy_read(hw, port, PHY_XMAC_ID1);
1304
1305         /* Optimize MDIO transfer by suppressing preamble. */
1306         r = xm_read16(hw, port, XM_MMU_CMD);
1307         r |=  XM_MMU_NO_PRE;
1308         xm_write16(hw, port, XM_MMU_CMD, r);
1309
1310         switch (id1) {
1311         case PHY_BCOM_ID1_C0:
1312                 /*
1313                  * Workaround BCOM Errata for the C0 type.
1314                  * Write magic patterns to reserved registers.
1315                  */
1316                 for (i = 0; i < ARRAY_SIZE(C0hack); i++)
1317                         xm_phy_write(hw, port,
1318                                      C0hack[i].reg, C0hack[i].val);
1319
1320                 break;
1321         case PHY_BCOM_ID1_A1:
1322                 /*
1323                  * Workaround BCOM Errata for the A1 type.
1324                  * Write magic patterns to reserved registers.
1325                  */
1326                 for (i = 0; i < ARRAY_SIZE(A1hack); i++)
1327                         xm_phy_write(hw, port,
1328                                      A1hack[i].reg, A1hack[i].val);
1329                 break;
1330         }
1331
1332         /*
1333          * Workaround BCOM Errata (#10523) for all BCom PHYs.
1334          * Disable Power Management after reset.
1335          */
1336         r = xm_phy_read(hw, port, PHY_BCOM_AUX_CTRL);
1337         r |= PHY_B_AC_DIS_PM;
1338         xm_phy_write(hw, port, PHY_BCOM_AUX_CTRL, r);
1339
1340         /* Dummy read */
1341         xm_read16(hw, port, XM_ISRC);
1342
1343         ext = PHY_B_PEC_EN_LTR; /* enable tx led */
1344         ctl = PHY_CT_SP1000;    /* always 1000mbit */
1345
1346         if (skge->autoneg == AUTONEG_ENABLE) {
1347                 /*
1348                  * Workaround BCOM Errata #1 for the C5 type.
1349                  * 1000Base-T Link Acquisition Failure in Slave Mode
1350                  * Set Repeater/DTE bit 10 of the 1000Base-T Control Register
1351                  */
1352                 u16 adv = PHY_B_1000C_RD;
1353                 if (skge->advertising & ADVERTISED_1000baseT_Half)
1354                         adv |= PHY_B_1000C_AHD;
1355                 if (skge->advertising & ADVERTISED_1000baseT_Full)
1356                         adv |= PHY_B_1000C_AFD;
1357                 xm_phy_write(hw, port, PHY_BCOM_1000T_CTRL, adv);
1358
1359                 ctl |= PHY_CT_ANE | PHY_CT_RE_CFG;
1360         } else {
1361                 if (skge->duplex == DUPLEX_FULL)
1362                         ctl |= PHY_CT_DUP_MD;
1363                 /* Force to slave */
1364                 xm_phy_write(hw, port, PHY_BCOM_1000T_CTRL, PHY_B_1000C_MSE);
1365         }
1366
1367         /* Set autonegotiation pause parameters */
1368         xm_phy_write(hw, port, PHY_BCOM_AUNE_ADV,
1369                      phy_pause_map[skge->flow_control] | PHY_AN_CSMA);
1370
1371         /* Handle Jumbo frames */
1372         if (hw->dev[port]->mtu > ETH_DATA_LEN) {
1373                 xm_phy_write(hw, port, PHY_BCOM_AUX_CTRL,
1374                              PHY_B_AC_TX_TST | PHY_B_AC_LONG_PACK);
1375
1376                 ext |= PHY_B_PEC_HIGH_LA;
1377
1378         }
1379
1380         xm_phy_write(hw, port, PHY_BCOM_P_EXT_CTRL, ext);
1381         xm_phy_write(hw, port, PHY_BCOM_CTRL, ctl);
1382
1383         /* Use link status change interrupt */
1384         xm_phy_write(hw, port, PHY_BCOM_INT_MASK, PHY_B_DEF_MSK);
1385 }
1386
1387 static void xm_phy_init(struct skge_port *skge)
1388 {
1389         struct skge_hw *hw = skge->hw;
1390         int port = skge->port;
1391         u16 ctrl = 0;
1392
1393         if (skge->autoneg == AUTONEG_ENABLE) {
1394                 if (skge->advertising & ADVERTISED_1000baseT_Half)
1395                         ctrl |= PHY_X_AN_HD;
1396                 if (skge->advertising & ADVERTISED_1000baseT_Full)
1397                         ctrl |= PHY_X_AN_FD;
1398
1399                 ctrl |= fiber_pause_map[skge->flow_control];
1400
1401                 xm_phy_write(hw, port, PHY_XMAC_AUNE_ADV, ctrl);
1402
1403                 /* Restart Auto-negotiation */
1404                 ctrl = PHY_CT_ANE | PHY_CT_RE_CFG;
1405         } else {
1406                 /* Set DuplexMode in Config register */
1407                 if (skge->duplex == DUPLEX_FULL)
1408                         ctrl |= PHY_CT_DUP_MD;
1409                 /*
1410                  * Do NOT enable Auto-negotiation here. This would hold
1411                  * the link down because no IDLEs are transmitted
1412                  */
1413         }
1414
1415         xm_phy_write(hw, port, PHY_XMAC_CTRL, ctrl);
1416
1417         /* Poll PHY for status changes */
1418         mod_timer(&skge->link_timer, jiffies + LINK_HZ);
1419 }
1420
1421 static int xm_check_link(struct net_device *dev)
1422 {
1423         struct skge_port *skge = netdev_priv(dev);
1424         struct skge_hw *hw = skge->hw;
1425         int port = skge->port;
1426         u16 status;
1427
1428         /* read twice because of latch */
1429         xm_phy_read(hw, port, PHY_XMAC_STAT);
1430         status = xm_phy_read(hw, port, PHY_XMAC_STAT);
1431
1432         if ((status & PHY_ST_LSYNC) == 0) {
1433                 xm_link_down(hw, port);
1434                 return 0;
1435         }
1436
1437         if (skge->autoneg == AUTONEG_ENABLE) {
1438                 u16 lpa, res;
1439
1440                 if (!(status & PHY_ST_AN_OVER))
1441                         return 0;
1442
1443                 lpa = xm_phy_read(hw, port, PHY_XMAC_AUNE_LP);
1444                 if (lpa & PHY_B_AN_RF) {
1445                         netdev_notice(dev, "remote fault\n");
1446                         return 0;
1447                 }
1448
1449                 res = xm_phy_read(hw, port, PHY_XMAC_RES_ABI);
1450
1451                 /* Check Duplex mismatch */
1452                 switch (res & (PHY_X_RS_HD | PHY_X_RS_FD)) {
1453                 case PHY_X_RS_FD:
1454                         skge->duplex = DUPLEX_FULL;
1455                         break;
1456                 case PHY_X_RS_HD:
1457                         skge->duplex = DUPLEX_HALF;
1458                         break;
1459                 default:
1460                         netdev_notice(dev, "duplex mismatch\n");
1461                         return 0;
1462                 }
1463
1464                 /* We are using IEEE 802.3z/D5.0 Table 37-4 */
1465                 if ((skge->flow_control == FLOW_MODE_SYMMETRIC ||
1466                      skge->flow_control == FLOW_MODE_SYM_OR_REM) &&
1467                     (lpa & PHY_X_P_SYM_MD))
1468                         skge->flow_status = FLOW_STAT_SYMMETRIC;
1469                 else if (skge->flow_control == FLOW_MODE_SYM_OR_REM &&
1470                          (lpa & PHY_X_RS_PAUSE) == PHY_X_P_ASYM_MD)
1471                         /* Enable PAUSE receive, disable PAUSE transmit */
1472                         skge->flow_status  = FLOW_STAT_REM_SEND;
1473                 else if (skge->flow_control == FLOW_MODE_LOC_SEND &&
1474                          (lpa & PHY_X_RS_PAUSE) == PHY_X_P_BOTH_MD)
1475                         /* Disable PAUSE receive, enable PAUSE transmit */
1476                         skge->flow_status = FLOW_STAT_LOC_SEND;
1477                 else
1478                         skge->flow_status = FLOW_STAT_NONE;
1479
1480                 skge->speed = SPEED_1000;
1481         }
1482
1483         if (!netif_carrier_ok(dev))
1484                 genesis_link_up(skge);
1485         return 1;
1486 }
1487
1488 /* Poll to check for link coming up.
1489  *
1490  * Since internal PHY is wired to a level triggered pin, can't
1491  * get an interrupt when carrier is detected, need to poll for
1492  * link coming up.
1493  */
1494 static void xm_link_timer(unsigned long arg)
1495 {
1496         struct skge_port *skge = (struct skge_port *) arg;
1497         struct net_device *dev = skge->netdev;
1498         struct skge_hw *hw = skge->hw;
1499         int port = skge->port;
1500         int i;
1501         unsigned long flags;
1502
1503         if (!netif_running(dev))
1504                 return;
1505
1506         spin_lock_irqsave(&hw->phy_lock, flags);
1507
1508         /*
1509          * Verify that the link by checking GPIO register three times.
1510          * This pin has the signal from the link_sync pin connected to it.
1511          */
1512         for (i = 0; i < 3; i++) {
1513                 if (xm_read16(hw, port, XM_GP_PORT) & XM_GP_INP_ASS)
1514                         goto link_down;
1515         }
1516
1517         /* Re-enable interrupt to detect link down */
1518         if (xm_check_link(dev)) {
1519                 u16 msk = xm_read16(hw, port, XM_IMSK);
1520                 msk &= ~XM_IS_INP_ASS;
1521                 xm_write16(hw, port, XM_IMSK, msk);
1522                 xm_read16(hw, port, XM_ISRC);
1523         } else {
1524 link_down:
1525                 mod_timer(&skge->link_timer,
1526                           round_jiffies(jiffies + LINK_HZ));
1527         }
1528         spin_unlock_irqrestore(&hw->phy_lock, flags);
1529 }
1530
1531 static void genesis_mac_init(struct skge_hw *hw, int port)
1532 {
1533         struct net_device *dev = hw->dev[port];
1534         struct skge_port *skge = netdev_priv(dev);
1535         int jumbo = hw->dev[port]->mtu > ETH_DATA_LEN;
1536         int i;
1537         u32 r;
1538         static const u8 zero[6]  = { 0 };
1539
1540         for (i = 0; i < 10; i++) {
1541                 skge_write16(hw, SK_REG(port, TX_MFF_CTRL1),
1542                              MFF_SET_MAC_RST);
1543                 if (skge_read16(hw, SK_REG(port, TX_MFF_CTRL1)) & MFF_SET_MAC_RST)
1544                         goto reset_ok;
1545                 udelay(1);
1546         }
1547
1548         netdev_warn(dev, "genesis reset failed\n");
1549
1550  reset_ok:
1551         /* Unreset the XMAC. */
1552         skge_write16(hw, SK_REG(port, TX_MFF_CTRL1), MFF_CLR_MAC_RST);
1553
1554         /*
1555          * Perform additional initialization for external PHYs,
1556          * namely for the 1000baseTX cards that use the XMAC's
1557          * GMII mode.
1558          */
1559         if (hw->phy_type != SK_PHY_XMAC) {
1560                 /* Take external Phy out of reset */
1561                 r = skge_read32(hw, B2_GP_IO);
1562                 if (port == 0)
1563                         r |= GP_DIR_0|GP_IO_0;
1564                 else
1565                         r |= GP_DIR_2|GP_IO_2;
1566
1567                 skge_write32(hw, B2_GP_IO, r);
1568
1569                 /* Enable GMII interface */
1570                 xm_write16(hw, port, XM_HW_CFG, XM_HW_GMII_MD);
1571         }
1572
1573
1574         switch (hw->phy_type) {
1575         case SK_PHY_XMAC:
1576                 xm_phy_init(skge);
1577                 break;
1578         case SK_PHY_BCOM:
1579                 bcom_phy_init(skge);
1580                 bcom_check_link(hw, port);
1581         }
1582
1583         /* Set Station Address */
1584         xm_outaddr(hw, port, XM_SA, dev->dev_addr);
1585
1586         /* We don't use match addresses so clear */
1587         for (i = 1; i < 16; i++)
1588                 xm_outaddr(hw, port, XM_EXM(i), zero);
1589
1590         /* Clear MIB counters */
1591         xm_write16(hw, port, XM_STAT_CMD,
1592                         XM_SC_CLR_RXC | XM_SC_CLR_TXC);
1593         /* Clear two times according to Errata #3 */
1594         xm_write16(hw, port, XM_STAT_CMD,
1595                         XM_SC_CLR_RXC | XM_SC_CLR_TXC);
1596
1597         /* configure Rx High Water Mark (XM_RX_HI_WM) */
1598         xm_write16(hw, port, XM_RX_HI_WM, 1450);
1599
1600         /* We don't need the FCS appended to the packet. */
1601         r = XM_RX_LENERR_OK | XM_RX_STRIP_FCS;
1602         if (jumbo)
1603                 r |= XM_RX_BIG_PK_OK;
1604
1605         if (skge->duplex == DUPLEX_HALF) {
1606                 /*
1607                  * If in manual half duplex mode the other side might be in
1608                  * full duplex mode, so ignore if a carrier extension is not seen
1609                  * on frames received
1610                  */
1611                 r |= XM_RX_DIS_CEXT;
1612         }
1613         xm_write16(hw, port, XM_RX_CMD, r);
1614
1615         /* We want short frames padded to 60 bytes. */
1616         xm_write16(hw, port, XM_TX_CMD, XM_TX_AUTO_PAD);
1617
1618         /* Increase threshold for jumbo frames on dual port */
1619         if (hw->ports > 1 && jumbo)
1620                 xm_write16(hw, port, XM_TX_THR, 1020);
1621         else
1622                 xm_write16(hw, port, XM_TX_THR, 512);
1623
1624         /*
1625          * Enable the reception of all error frames. This is is
1626          * a necessary evil due to the design of the XMAC. The
1627          * XMAC's receive FIFO is only 8K in size, however jumbo
1628          * frames can be up to 9000 bytes in length. When bad
1629          * frame filtering is enabled, the XMAC's RX FIFO operates
1630          * in 'store and forward' mode. For this to work, the
1631          * entire frame has to fit into the FIFO, but that means
1632          * that jumbo frames larger than 8192 bytes will be
1633          * truncated. Disabling all bad frame filtering causes
1634          * the RX FIFO to operate in streaming mode, in which
1635          * case the XMAC will start transferring frames out of the
1636          * RX FIFO as soon as the FIFO threshold is reached.
1637          */
1638         xm_write32(hw, port, XM_MODE, XM_DEF_MODE);
1639
1640
1641         /*
1642          * Initialize the Receive Counter Event Mask (XM_RX_EV_MSK)
1643          *      - Enable all bits excepting 'Octets Rx OK Low CntOv'
1644          *        and 'Octets Rx OK Hi Cnt Ov'.
1645          */
1646         xm_write32(hw, port, XM_RX_EV_MSK, XMR_DEF_MSK);
1647
1648         /*
1649          * Initialize the Transmit Counter Event Mask (XM_TX_EV_MSK)
1650          *      - Enable all bits excepting 'Octets Tx OK Low CntOv'
1651          *        and 'Octets Tx OK Hi Cnt Ov'.
1652          */
1653         xm_write32(hw, port, XM_TX_EV_MSK, XMT_DEF_MSK);
1654
1655         /* Configure MAC arbiter */
1656         skge_write16(hw, B3_MA_TO_CTRL, MA_RST_CLR);
1657
1658         /* configure timeout values */
1659         skge_write8(hw, B3_MA_TOINI_RX1, 72);
1660         skge_write8(hw, B3_MA_TOINI_RX2, 72);
1661         skge_write8(hw, B3_MA_TOINI_TX1, 72);
1662         skge_write8(hw, B3_MA_TOINI_TX2, 72);
1663
1664         skge_write8(hw, B3_MA_RCINI_RX1, 0);
1665         skge_write8(hw, B3_MA_RCINI_RX2, 0);
1666         skge_write8(hw, B3_MA_RCINI_TX1, 0);
1667         skge_write8(hw, B3_MA_RCINI_TX2, 0);
1668
1669         /* Configure Rx MAC FIFO */
1670         skge_write8(hw, SK_REG(port, RX_MFF_CTRL2), MFF_RST_CLR);
1671         skge_write16(hw, SK_REG(port, RX_MFF_CTRL1), MFF_ENA_TIM_PAT);
1672         skge_write8(hw, SK_REG(port, RX_MFF_CTRL2), MFF_ENA_OP_MD);
1673
1674         /* Configure Tx MAC FIFO */
1675         skge_write8(hw, SK_REG(port, TX_MFF_CTRL2), MFF_RST_CLR);
1676         skge_write16(hw, SK_REG(port, TX_MFF_CTRL1), MFF_TX_CTRL_DEF);
1677         skge_write8(hw, SK_REG(port, TX_MFF_CTRL2), MFF_ENA_OP_MD);
1678
1679         if (jumbo) {
1680                 /* Enable frame flushing if jumbo frames used */
1681                 skge_write16(hw, SK_REG(port, RX_MFF_CTRL1), MFF_ENA_FLUSH);
1682         } else {
1683                 /* enable timeout timers if normal frames */
1684                 skge_write16(hw, B3_PA_CTRL,
1685                              (port == 0) ? PA_ENA_TO_TX1 : PA_ENA_TO_TX2);
1686         }
1687 }
1688
1689 static void genesis_stop(struct skge_port *skge)
1690 {
1691         struct skge_hw *hw = skge->hw;
1692         int port = skge->port;
1693         unsigned retries = 1000;
1694         u16 cmd;
1695
1696         /* Disable Tx and Rx */
1697         cmd = xm_read16(hw, port, XM_MMU_CMD);
1698         cmd &= ~(XM_MMU_ENA_RX | XM_MMU_ENA_TX);
1699         xm_write16(hw, port, XM_MMU_CMD, cmd);
1700
1701         genesis_reset(hw, port);
1702
1703         /* Clear Tx packet arbiter timeout IRQ */
1704         skge_write16(hw, B3_PA_CTRL,
1705                      port == 0 ? PA_CLR_TO_TX1 : PA_CLR_TO_TX2);
1706
1707         /* Reset the MAC */
1708         skge_write16(hw, SK_REG(port, TX_MFF_CTRL1), MFF_CLR_MAC_RST);
1709         do {
1710                 skge_write16(hw, SK_REG(port, TX_MFF_CTRL1), MFF_SET_MAC_RST);
1711                 if (!(skge_read16(hw, SK_REG(port, TX_MFF_CTRL1)) & MFF_SET_MAC_RST))
1712                         break;
1713         } while (--retries > 0);
1714
1715         /* For external PHYs there must be special handling */
1716         if (hw->phy_type != SK_PHY_XMAC) {
1717                 u32 reg = skge_read32(hw, B2_GP_IO);
1718                 if (port == 0) {
1719                         reg |= GP_DIR_0;
1720                         reg &= ~GP_IO_0;
1721                 } else {
1722                         reg |= GP_DIR_2;
1723                         reg &= ~GP_IO_2;
1724                 }
1725                 skge_write32(hw, B2_GP_IO, reg);
1726                 skge_read32(hw, B2_GP_IO);
1727         }
1728
1729         xm_write16(hw, port, XM_MMU_CMD,
1730                         xm_read16(hw, port, XM_MMU_CMD)
1731                         & ~(XM_MMU_ENA_RX | XM_MMU_ENA_TX));
1732
1733         xm_read16(hw, port, XM_MMU_CMD);
1734 }
1735
1736
1737 static void genesis_get_stats(struct skge_port *skge, u64 *data)
1738 {
1739         struct skge_hw *hw = skge->hw;
1740         int port = skge->port;
1741         int i;
1742         unsigned long timeout = jiffies + HZ;
1743
1744         xm_write16(hw, port,
1745                         XM_STAT_CMD, XM_SC_SNP_TXC | XM_SC_SNP_RXC);
1746
1747         /* wait for update to complete */
1748         while (xm_read16(hw, port, XM_STAT_CMD)
1749                & (XM_SC_SNP_TXC | XM_SC_SNP_RXC)) {
1750                 if (time_after(jiffies, timeout))
1751                         break;
1752                 udelay(10);
1753         }
1754
1755         /* special case for 64 bit octet counter */
1756         data[0] = (u64) xm_read32(hw, port, XM_TXO_OK_HI) << 32
1757                 | xm_read32(hw, port, XM_TXO_OK_LO);
1758         data[1] = (u64) xm_read32(hw, port, XM_RXO_OK_HI) << 32
1759                 | xm_read32(hw, port, XM_RXO_OK_LO);
1760
1761         for (i = 2; i < ARRAY_SIZE(skge_stats); i++)
1762                 data[i] = xm_read32(hw, port, skge_stats[i].xmac_offset);
1763 }
1764
1765 static void genesis_mac_intr(struct skge_hw *hw, int port)
1766 {
1767         struct net_device *dev = hw->dev[port];
1768         struct skge_port *skge = netdev_priv(dev);
1769         u16 status = xm_read16(hw, port, XM_ISRC);
1770
1771         netif_printk(skge, intr, KERN_DEBUG, skge->netdev,
1772                      "mac interrupt status 0x%x\n", status);
1773
1774         if (hw->phy_type == SK_PHY_XMAC && (status & XM_IS_INP_ASS)) {
1775                 xm_link_down(hw, port);
1776                 mod_timer(&skge->link_timer, jiffies + 1);
1777         }
1778
1779         if (status & XM_IS_TXF_UR) {
1780                 xm_write32(hw, port, XM_MODE, XM_MD_FTF);
1781                 ++dev->stats.tx_fifo_errors;
1782         }
1783 }
1784
1785 static void genesis_link_up(struct skge_port *skge)
1786 {
1787         struct skge_hw *hw = skge->hw;
1788         int port = skge->port;
1789         u16 cmd, msk;
1790         u32 mode;
1791
1792         cmd = xm_read16(hw, port, XM_MMU_CMD);
1793
1794         /*
1795          * enabling pause frame reception is required for 1000BT
1796          * because the XMAC is not reset if the link is going down
1797          */
1798         if (skge->flow_status == FLOW_STAT_NONE ||
1799             skge->flow_status == FLOW_STAT_LOC_SEND)
1800                 /* Disable Pause Frame Reception */
1801                 cmd |= XM_MMU_IGN_PF;
1802         else
1803                 /* Enable Pause Frame Reception */
1804                 cmd &= ~XM_MMU_IGN_PF;
1805
1806         xm_write16(hw, port, XM_MMU_CMD, cmd);
1807
1808         mode = xm_read32(hw, port, XM_MODE);
1809         if (skge->flow_status == FLOW_STAT_SYMMETRIC ||
1810             skge->flow_status == FLOW_STAT_LOC_SEND) {
1811                 /*
1812                  * Configure Pause Frame Generation
1813                  * Use internal and external Pause Frame Generation.
1814                  * Sending pause frames is edge triggered.
1815                  * Send a Pause frame with the maximum pause time if
1816                  * internal oder external FIFO full condition occurs.
1817                  * Send a zero pause time frame to re-start transmission.
1818                  */
1819                 /* XM_PAUSE_DA = '010000C28001' (default) */
1820                 /* XM_MAC_PTIME = 0xffff (maximum) */
1821                 /* remember this value is defined in big endian (!) */
1822                 xm_write16(hw, port, XM_MAC_PTIME, 0xffff);
1823
1824                 mode |= XM_PAUSE_MODE;
1825                 skge_write16(hw, SK_REG(port, RX_MFF_CTRL1), MFF_ENA_PAUSE);
1826         } else {
1827                 /*
1828                  * disable pause frame generation is required for 1000BT
1829                  * because the XMAC is not reset if the link is going down
1830                  */
1831                 /* Disable Pause Mode in Mode Register */
1832                 mode &= ~XM_PAUSE_MODE;
1833
1834                 skge_write16(hw, SK_REG(port, RX_MFF_CTRL1), MFF_DIS_PAUSE);
1835         }
1836
1837         xm_write32(hw, port, XM_MODE, mode);
1838
1839         /* Turn on detection of Tx underrun */
1840         msk = xm_read16(hw, port, XM_IMSK);
1841         msk &= ~XM_IS_TXF_UR;
1842         xm_write16(hw, port, XM_IMSK, msk);
1843
1844         xm_read16(hw, port, XM_ISRC);
1845
1846         /* get MMU Command Reg. */
1847         cmd = xm_read16(hw, port, XM_MMU_CMD);
1848         if (hw->phy_type != SK_PHY_XMAC && skge->duplex == DUPLEX_FULL)
1849                 cmd |= XM_MMU_GMII_FD;
1850
1851         /*
1852          * Workaround BCOM Errata (#10523) for all BCom Phys
1853          * Enable Power Management after link up
1854          */
1855         if (hw->phy_type == SK_PHY_BCOM) {
1856                 xm_phy_write(hw, port, PHY_BCOM_AUX_CTRL,
1857                              xm_phy_read(hw, port, PHY_BCOM_AUX_CTRL)
1858                              & ~PHY_B_AC_DIS_PM);
1859                 xm_phy_write(hw, port, PHY_BCOM_INT_MASK, PHY_B_DEF_MSK);
1860         }
1861
1862         /* enable Rx/Tx */
1863         xm_write16(hw, port, XM_MMU_CMD,
1864                         cmd | XM_MMU_ENA_RX | XM_MMU_ENA_TX);
1865         skge_link_up(skge);
1866 }
1867
1868
1869 static inline void bcom_phy_intr(struct skge_port *skge)
1870 {
1871         struct skge_hw *hw = skge->hw;
1872         int port = skge->port;
1873         u16 isrc;
1874
1875         isrc = xm_phy_read(hw, port, PHY_BCOM_INT_STAT);
1876         netif_printk(skge, intr, KERN_DEBUG, skge->netdev,
1877                      "phy interrupt status 0x%x\n", isrc);
1878
1879         if (isrc & PHY_B_IS_PSE)
1880                 pr_err("%s: uncorrectable pair swap error\n",
1881                        hw->dev[port]->name);
1882
1883         /* Workaround BCom Errata:
1884          *      enable and disable loopback mode if "NO HCD" occurs.
1885          */
1886         if (isrc & PHY_B_IS_NO_HDCL) {
1887                 u16 ctrl = xm_phy_read(hw, port, PHY_BCOM_CTRL);
1888                 xm_phy_write(hw, port, PHY_BCOM_CTRL,
1889                                   ctrl | PHY_CT_LOOP);
1890                 xm_phy_write(hw, port, PHY_BCOM_CTRL,
1891                                   ctrl & ~PHY_CT_LOOP);
1892         }
1893
1894         if (isrc & (PHY_B_IS_AN_PR | PHY_B_IS_LST_CHANGE))
1895                 bcom_check_link(hw, port);
1896
1897 }
1898
1899 static int gm_phy_write(struct skge_hw *hw, int port, u16 reg, u16 val)
1900 {
1901         int i;
1902
1903         gma_write16(hw, port, GM_SMI_DATA, val);
1904         gma_write16(hw, port, GM_SMI_CTRL,
1905                          GM_SMI_CT_PHY_AD(hw->phy_addr) | GM_SMI_CT_REG_AD(reg));
1906         for (i = 0; i < PHY_RETRIES; i++) {
1907                 udelay(1);
1908
1909                 if (!(gma_read16(hw, port, GM_SMI_CTRL) & GM_SMI_CT_BUSY))
1910                         return 0;
1911         }
1912
1913         pr_warning("%s: phy write timeout\n", hw->dev[port]->name);
1914         return -EIO;
1915 }
1916
1917 static int __gm_phy_read(struct skge_hw *hw, int port, u16 reg, u16 *val)
1918 {
1919         int i;
1920
1921         gma_write16(hw, port, GM_SMI_CTRL,
1922                          GM_SMI_CT_PHY_AD(hw->phy_addr)
1923                          | GM_SMI_CT_REG_AD(reg) | GM_SMI_CT_OP_RD);
1924
1925         for (i = 0; i < PHY_RETRIES; i++) {
1926                 udelay(1);
1927                 if (gma_read16(hw, port, GM_SMI_CTRL) & GM_SMI_CT_RD_VAL)
1928                         goto ready;
1929         }
1930
1931         return -ETIMEDOUT;
1932  ready:
1933         *val = gma_read16(hw, port, GM_SMI_DATA);
1934         return 0;
1935 }
1936
1937 static u16 gm_phy_read(struct skge_hw *hw, int port, u16 reg)
1938 {
1939         u16 v = 0;
1940         if (__gm_phy_read(hw, port, reg, &v))
1941                 pr_warning("%s: phy read timeout\n", hw->dev[port]->name);
1942         return v;
1943 }
1944
1945 /* Marvell Phy Initialization */
1946 static void yukon_init(struct skge_hw *hw, int port)
1947 {
1948         struct skge_port *skge = netdev_priv(hw->dev[port]);
1949         u16 ctrl, ct1000, adv;
1950
1951         if (skge->autoneg == AUTONEG_ENABLE) {
1952                 u16 ectrl = gm_phy_read(hw, port, PHY_MARV_EXT_CTRL);
1953
1954                 ectrl &= ~(PHY_M_EC_M_DSC_MSK | PHY_M_EC_S_DSC_MSK |
1955                           PHY_M_EC_MAC_S_MSK);
1956                 ectrl |= PHY_M_EC_MAC_S(MAC_TX_CLK_25_MHZ);
1957
1958                 ectrl |= PHY_M_EC_M_DSC(0) | PHY_M_EC_S_DSC(1);
1959
1960                 gm_phy_write(hw, port, PHY_MARV_EXT_CTRL, ectrl);
1961         }
1962
1963         ctrl = gm_phy_read(hw, port, PHY_MARV_CTRL);
1964         if (skge->autoneg == AUTONEG_DISABLE)
1965                 ctrl &= ~PHY_CT_ANE;
1966
1967         ctrl |= PHY_CT_RESET;
1968         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
1969
1970         ctrl = 0;
1971         ct1000 = 0;
1972         adv = PHY_AN_CSMA;
1973
1974         if (skge->autoneg == AUTONEG_ENABLE) {
1975                 if (hw->copper) {
1976                         if (skge->advertising & ADVERTISED_1000baseT_Full)
1977                                 ct1000 |= PHY_M_1000C_AFD;
1978                         if (skge->advertising & ADVERTISED_1000baseT_Half)
1979                                 ct1000 |= PHY_M_1000C_AHD;
1980                         if (skge->advertising & ADVERTISED_100baseT_Full)
1981                                 adv |= PHY_M_AN_100_FD;
1982                         if (skge->advertising & ADVERTISED_100baseT_Half)
1983                                 adv |= PHY_M_AN_100_HD;
1984                         if (skge->advertising & ADVERTISED_10baseT_Full)
1985                                 adv |= PHY_M_AN_10_FD;
1986                         if (skge->advertising & ADVERTISED_10baseT_Half)
1987                                 adv |= PHY_M_AN_10_HD;
1988
1989                         /* Set Flow-control capabilities */
1990                         adv |= phy_pause_map[skge->flow_control];
1991                 } else {
1992                         if (skge->advertising & ADVERTISED_1000baseT_Full)
1993                                 adv |= PHY_M_AN_1000X_AFD;
1994                         if (skge->advertising & ADVERTISED_1000baseT_Half)
1995                                 adv |= PHY_M_AN_1000X_AHD;
1996
1997                         adv |= fiber_pause_map[skge->flow_control];
1998                 }
1999
2000                 /* Restart Auto-negotiation */
2001                 ctrl |= PHY_CT_ANE | PHY_CT_RE_CFG;
2002         } else {
2003                 /* forced speed/duplex settings */
2004                 ct1000 = PHY_M_1000C_MSE;
2005
2006                 if (skge->duplex == DUPLEX_FULL)
2007                         ctrl |= PHY_CT_DUP_MD;
2008
2009                 switch (skge->speed) {
2010                 case SPEED_1000:
2011                         ctrl |= PHY_CT_SP1000;
2012                         break;
2013                 case SPEED_100:
2014                         ctrl |= PHY_CT_SP100;
2015                         break;
2016                 }
2017
2018                 ctrl |= PHY_CT_RESET;
2019         }
2020
2021         gm_phy_write(hw, port, PHY_MARV_1000T_CTRL, ct1000);
2022
2023         gm_phy_write(hw, port, PHY_MARV_AUNE_ADV, adv);
2024         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
2025
2026         /* Enable phy interrupt on autonegotiation complete (or link up) */
2027         if (skge->autoneg == AUTONEG_ENABLE)
2028                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_IS_AN_MSK);
2029         else
2030                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_IS_DEF_MSK);
2031 }
2032
2033 static void yukon_reset(struct skge_hw *hw, int port)
2034 {
2035         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);/* disable PHY IRQs */
2036         gma_write16(hw, port, GM_MC_ADDR_H1, 0);        /* clear MC hash */
2037         gma_write16(hw, port, GM_MC_ADDR_H2, 0);
2038         gma_write16(hw, port, GM_MC_ADDR_H3, 0);
2039         gma_write16(hw, port, GM_MC_ADDR_H4, 0);
2040
2041         gma_write16(hw, port, GM_RX_CTRL,
2042                          gma_read16(hw, port, GM_RX_CTRL)
2043                          | GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA);
2044 }
2045
2046 /* Apparently, early versions of Yukon-Lite had wrong chip_id? */
2047 static int is_yukon_lite_a0(struct skge_hw *hw)
2048 {
2049         u32 reg;
2050         int ret;
2051
2052         if (hw->chip_id != CHIP_ID_YUKON)
2053                 return 0;
2054
2055         reg = skge_read32(hw, B2_FAR);
2056         skge_write8(hw, B2_FAR + 3, 0xff);
2057         ret = (skge_read8(hw, B2_FAR + 3) != 0);
2058         skge_write32(hw, B2_FAR, reg);
2059         return ret;
2060 }
2061
2062 static void yukon_mac_init(struct skge_hw *hw, int port)
2063 {
2064         struct skge_port *skge = netdev_priv(hw->dev[port]);
2065         int i;
2066         u32 reg;
2067         const u8 *addr = hw->dev[port]->dev_addr;
2068
2069         /* WA code for COMA mode -- set PHY reset */
2070         if (hw->chip_id == CHIP_ID_YUKON_LITE &&
2071             hw->chip_rev >= CHIP_REV_YU_LITE_A3) {
2072                 reg = skge_read32(hw, B2_GP_IO);
2073                 reg |= GP_DIR_9 | GP_IO_9;
2074                 skge_write32(hw, B2_GP_IO, reg);
2075         }
2076
2077         /* hard reset */
2078         skge_write32(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
2079         skge_write32(hw, SK_REG(port, GMAC_CTRL), GMC_RST_SET);
2080
2081         /* WA code for COMA mode -- clear PHY reset */
2082         if (hw->chip_id == CHIP_ID_YUKON_LITE &&
2083             hw->chip_rev >= CHIP_REV_YU_LITE_A3) {
2084                 reg = skge_read32(hw, B2_GP_IO);
2085                 reg |= GP_DIR_9;
2086                 reg &= ~GP_IO_9;
2087                 skge_write32(hw, B2_GP_IO, reg);
2088         }
2089
2090         /* Set hardware config mode */
2091         reg = GPC_INT_POL_HI | GPC_DIS_FC | GPC_DIS_SLEEP |
2092                 GPC_ENA_XC | GPC_ANEG_ADV_ALL_M | GPC_ENA_PAUSE;
2093         reg |= hw->copper ? GPC_HWCFG_GMII_COP : GPC_HWCFG_GMII_FIB;
2094
2095         /* Clear GMC reset */
2096         skge_write32(hw, SK_REG(port, GPHY_CTRL), reg | GPC_RST_SET);
2097         skge_write32(hw, SK_REG(port, GPHY_CTRL), reg | GPC_RST_CLR);
2098         skge_write32(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON | GMC_RST_CLR);
2099
2100         if (skge->autoneg == AUTONEG_DISABLE) {
2101                 reg = GM_GPCR_AU_ALL_DIS;
2102                 gma_write16(hw, port, GM_GP_CTRL,
2103                                  gma_read16(hw, port, GM_GP_CTRL) | reg);
2104
2105                 switch (skge->speed) {
2106                 case SPEED_1000:
2107                         reg &= ~GM_GPCR_SPEED_100;
2108                         reg |= GM_GPCR_SPEED_1000;
2109                         break;
2110                 case SPEED_100:
2111                         reg &= ~GM_GPCR_SPEED_1000;
2112                         reg |= GM_GPCR_SPEED_100;
2113                         break;
2114                 case SPEED_10:
2115                         reg &= ~(GM_GPCR_SPEED_1000 | GM_GPCR_SPEED_100);
2116                         break;
2117                 }
2118
2119                 if (skge->duplex == DUPLEX_FULL)
2120                         reg |= GM_GPCR_DUP_FULL;
2121         } else
2122                 reg = GM_GPCR_SPEED_1000 | GM_GPCR_SPEED_100 | GM_GPCR_DUP_FULL;
2123
2124         switch (skge->flow_control) {
2125         case FLOW_MODE_NONE:
2126                 skge_write32(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
2127                 reg |= GM_GPCR_FC_TX_DIS | GM_GPCR_FC_RX_DIS | GM_GPCR_AU_FCT_DIS;
2128                 break;
2129         case FLOW_MODE_LOC_SEND:
2130                 /* disable Rx flow-control */
2131                 reg |= GM_GPCR_FC_RX_DIS | GM_GPCR_AU_FCT_DIS;
2132                 break;
2133         case FLOW_MODE_SYMMETRIC:
2134         case FLOW_MODE_SYM_OR_REM:
2135                 /* enable Tx & Rx flow-control */
2136                 break;
2137         }
2138
2139         gma_write16(hw, port, GM_GP_CTRL, reg);
2140         skge_read16(hw, SK_REG(port, GMAC_IRQ_SRC));
2141
2142         yukon_init(hw, port);
2143
2144         /* MIB clear */
2145         reg = gma_read16(hw, port, GM_PHY_ADDR);
2146         gma_write16(hw, port, GM_PHY_ADDR, reg | GM_PAR_MIB_CLR);
2147
2148         for (i = 0; i < GM_MIB_CNT_SIZE; i++)
2149                 gma_read16(hw, port, GM_MIB_CNT_BASE + 8*i);
2150         gma_write16(hw, port, GM_PHY_ADDR, reg);
2151
2152         /* transmit control */
2153         gma_write16(hw, port, GM_TX_CTRL, TX_COL_THR(TX_COL_DEF));
2154
2155         /* receive control reg: unicast + multicast + no FCS  */
2156         gma_write16(hw, port, GM_RX_CTRL,
2157                          GM_RXCR_UCF_ENA | GM_RXCR_CRC_DIS | GM_RXCR_MCF_ENA);
2158
2159         /* transmit flow control */
2160         gma_write16(hw, port, GM_TX_FLOW_CTRL, 0xffff);
2161
2162         /* transmit parameter */
2163         gma_write16(hw, port, GM_TX_PARAM,
2164                          TX_JAM_LEN_VAL(TX_JAM_LEN_DEF) |
2165                          TX_JAM_IPG_VAL(TX_JAM_IPG_DEF) |
2166                          TX_IPG_JAM_DATA(TX_IPG_JAM_DEF));
2167
2168         /* configure the Serial Mode Register */
2169         reg = DATA_BLIND_VAL(DATA_BLIND_DEF)
2170                 | GM_SMOD_VLAN_ENA
2171                 | IPG_DATA_VAL(IPG_DATA_DEF);
2172
2173         if (hw->dev[port]->mtu > ETH_DATA_LEN)
2174                 reg |= GM_SMOD_JUMBO_ENA;
2175
2176         gma_write16(hw, port, GM_SERIAL_MODE, reg);
2177
2178         /* physical address: used for pause frames */
2179         gma_set_addr(hw, port, GM_SRC_ADDR_1L, addr);
2180         /* virtual address for data */
2181         gma_set_addr(hw, port, GM_SRC_ADDR_2L, addr);
2182
2183         /* enable interrupt mask for counter overflows */
2184         gma_write16(hw, port, GM_TX_IRQ_MSK, 0);
2185         gma_write16(hw, port, GM_RX_IRQ_MSK, 0);
2186         gma_write16(hw, port, GM_TR_IRQ_MSK, 0);
2187
2188         /* Initialize Mac Fifo */
2189
2190         /* Configure Rx MAC FIFO */
2191         skge_write16(hw, SK_REG(port, RX_GMF_FL_MSK), RX_FF_FL_DEF_MSK);
2192         reg = GMF_OPER_ON | GMF_RX_F_FL_ON;
2193
2194         /* disable Rx GMAC FIFO Flush for YUKON-Lite Rev. A0 only */
2195         if (is_yukon_lite_a0(hw))
2196                 reg &= ~GMF_RX_F_FL_ON;
2197
2198         skge_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_CLR);
2199         skge_write16(hw, SK_REG(port, RX_GMF_CTRL_T), reg);
2200         /*
2201          * because Pause Packet Truncation in GMAC is not working
2202          * we have to increase the Flush Threshold to 64 bytes
2203          * in order to flush pause packets in Rx FIFO on Yukon-1
2204          */
2205         skge_write16(hw, SK_REG(port, RX_GMF_FL_THR), RX_GMF_FL_THR_DEF+1);
2206
2207         /* Configure Tx MAC FIFO */
2208         skge_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_CLR);
2209         skge_write16(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_OPER_ON);
2210 }
2211
2212 /* Go into power down mode */
2213 static void yukon_suspend(struct skge_hw *hw, int port)
2214 {
2215         u16 ctrl;
2216
2217         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
2218         ctrl |= PHY_M_PC_POL_R_DIS;
2219         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
2220
2221         ctrl = gm_phy_read(hw, port, PHY_MARV_CTRL);
2222         ctrl |= PHY_CT_RESET;
2223         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
2224
2225         /* switch IEEE compatible power down mode on */
2226         ctrl = gm_phy_read(hw, port, PHY_MARV_CTRL);
2227         ctrl |= PHY_CT_PDOWN;
2228         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
2229 }
2230
2231 static void yukon_stop(struct skge_port *skge)
2232 {
2233         struct skge_hw *hw = skge->hw;
2234         int port = skge->port;
2235
2236         skge_write8(hw, SK_REG(port, GMAC_IRQ_MSK), 0);
2237         yukon_reset(hw, port);
2238
2239         gma_write16(hw, port, GM_GP_CTRL,
2240                          gma_read16(hw, port, GM_GP_CTRL)
2241                          & ~(GM_GPCR_TX_ENA|GM_GPCR_RX_ENA));
2242         gma_read16(hw, port, GM_GP_CTRL);
2243
2244         yukon_suspend(hw, port);
2245
2246         /* set GPHY Control reset */
2247         skge_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
2248         skge_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_SET);
2249 }
2250
2251 static void yukon_get_stats(struct skge_port *skge, u64 *data)
2252 {
2253         struct skge_hw *hw = skge->hw;
2254         int port = skge->port;
2255         int i;
2256
2257         data[0] = (u64) gma_read32(hw, port, GM_TXO_OK_HI) << 32
2258                 | gma_read32(hw, port, GM_TXO_OK_LO);
2259         data[1] = (u64) gma_read32(hw, port, GM_RXO_OK_HI) << 32
2260                 | gma_read32(hw, port, GM_RXO_OK_LO);
2261
2262         for (i = 2; i < ARRAY_SIZE(skge_stats); i++)
2263                 data[i] = gma_read32(hw, port,
2264                                           skge_stats[i].gma_offset);
2265 }
2266
2267 static void yukon_mac_intr(struct skge_hw *hw, int port)
2268 {
2269         struct net_device *dev = hw->dev[port];
2270         struct skge_port *skge = netdev_priv(dev);
2271         u8 status = skge_read8(hw, SK_REG(port, GMAC_IRQ_SRC));
2272
2273         netif_printk(skge, intr, KERN_DEBUG, skge->netdev,
2274                      "mac interrupt status 0x%x\n", status);
2275
2276         if (status & GM_IS_RX_FF_OR) {
2277                 ++dev->stats.rx_fifo_errors;
2278                 skge_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_CLI_RX_FO);
2279         }
2280
2281         if (status & GM_IS_TX_FF_UR) {
2282                 ++dev->stats.tx_fifo_errors;
2283                 skge_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_FU);
2284         }
2285
2286 }
2287
2288 static u16 yukon_speed(const struct skge_hw *hw, u16 aux)
2289 {
2290         switch (aux & PHY_M_PS_SPEED_MSK) {
2291         case PHY_M_PS_SPEED_1000:
2292                 return SPEED_1000;
2293         case PHY_M_PS_SPEED_100:
2294                 return SPEED_100;
2295         default:
2296                 return SPEED_10;
2297         }
2298 }
2299
2300 static void yukon_link_up(struct skge_port *skge)
2301 {
2302         struct skge_hw *hw = skge->hw;
2303         int port = skge->port;
2304         u16 reg;
2305
2306         /* Enable Transmit FIFO Underrun */
2307         skge_write8(hw, SK_REG(port, GMAC_IRQ_MSK), GMAC_DEF_MSK);
2308
2309         reg = gma_read16(hw, port, GM_GP_CTRL);
2310         if (skge->duplex == DUPLEX_FULL || skge->autoneg == AUTONEG_ENABLE)
2311                 reg |= GM_GPCR_DUP_FULL;
2312
2313         /* enable Rx/Tx */
2314         reg |= GM_GPCR_RX_ENA | GM_GPCR_TX_ENA;
2315         gma_write16(hw, port, GM_GP_CTRL, reg);
2316
2317         gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_IS_DEF_MSK);
2318         skge_link_up(skge);
2319 }
2320
2321 static void yukon_link_down(struct skge_port *skge)
2322 {
2323         struct skge_hw *hw = skge->hw;
2324         int port = skge->port;
2325         u16 ctrl;
2326
2327         ctrl = gma_read16(hw, port, GM_GP_CTRL);
2328         ctrl &= ~(GM_GPCR_RX_ENA | GM_GPCR_TX_ENA);
2329         gma_write16(hw, port, GM_GP_CTRL, ctrl);
2330
2331         if (skge->flow_status == FLOW_STAT_REM_SEND) {
2332                 ctrl = gm_phy_read(hw, port, PHY_MARV_AUNE_ADV);
2333                 ctrl |= PHY_M_AN_ASP;
2334                 /* restore Asymmetric Pause bit */
2335                 gm_phy_write(hw, port, PHY_MARV_AUNE_ADV, ctrl);
2336         }
2337
2338         skge_link_down(skge);
2339
2340         yukon_init(hw, port);
2341 }
2342
2343 static void yukon_phy_intr(struct skge_port *skge)
2344 {
2345         struct skge_hw *hw = skge->hw;
2346         int port = skge->port;
2347         const char *reason = NULL;
2348         u16 istatus, phystat;
2349
2350         istatus = gm_phy_read(hw, port, PHY_MARV_INT_STAT);
2351         phystat = gm_phy_read(hw, port, PHY_MARV_PHY_STAT);
2352
2353         netif_printk(skge, intr, KERN_DEBUG, skge->netdev,
2354                      "phy interrupt status 0x%x 0x%x\n", istatus, phystat);
2355
2356         if (istatus & PHY_M_IS_AN_COMPL) {
2357                 if (gm_phy_read(hw, port, PHY_MARV_AUNE_LP)
2358                     & PHY_M_AN_RF) {
2359                         reason = "remote fault";
2360                         goto failed;
2361                 }
2362
2363                 if (gm_phy_read(hw, port, PHY_MARV_1000T_STAT) & PHY_B_1000S_MSF) {
2364                         reason = "master/slave fault";
2365                         goto failed;
2366                 }
2367
2368                 if (!(phystat & PHY_M_PS_SPDUP_RES)) {
2369                         reason = "speed/duplex";
2370                         goto failed;
2371                 }
2372
2373                 skge->duplex = (phystat & PHY_M_PS_FULL_DUP)
2374                         ? DUPLEX_FULL : DUPLEX_HALF;
2375                 skge->speed = yukon_speed(hw, phystat);
2376
2377                 /* We are using IEEE 802.3z/D5.0 Table 37-4 */
2378                 switch (phystat & PHY_M_PS_PAUSE_MSK) {
2379                 case PHY_M_PS_PAUSE_MSK:
2380                         skge->flow_status = FLOW_STAT_SYMMETRIC;
2381                         break;
2382                 case PHY_M_PS_RX_P_EN:
2383                         skge->flow_status = FLOW_STAT_REM_SEND;
2384                         break;
2385                 case PHY_M_PS_TX_P_EN:
2386                         skge->flow_status = FLOW_STAT_LOC_SEND;
2387                         break;
2388                 default:
2389                         skge->flow_status = FLOW_STAT_NONE;
2390                 }
2391
2392                 if (skge->flow_status == FLOW_STAT_NONE ||
2393                     (skge->speed < SPEED_1000 && skge->duplex == DUPLEX_HALF))
2394                         skge_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
2395                 else
2396                         skge_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
2397                 yukon_link_up(skge);
2398                 return;
2399         }
2400
2401         if (istatus & PHY_M_IS_LSP_CHANGE)
2402                 skge->speed = yukon_speed(hw, phystat);
2403
2404         if (istatus & PHY_M_IS_DUP_CHANGE)
2405                 skge->duplex = (phystat & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
2406         if (istatus & PHY_M_IS_LST_CHANGE) {
2407                 if (phystat & PHY_M_PS_LINK_UP)
2408                         yukon_link_up(skge);
2409                 else
2410                         yukon_link_down(skge);
2411         }
2412         return;
2413  failed:
2414         pr_err("%s: autonegotiation failed (%s)\n", skge->netdev->name, reason);
2415
2416         /* XXX restart autonegotiation? */
2417 }
2418
2419 static void skge_phy_reset(struct skge_port *skge)
2420 {
2421         struct skge_hw *hw = skge->hw;
2422         int port = skge->port;
2423         struct net_device *dev = hw->dev[port];
2424
2425         netif_stop_queue(skge->netdev);
2426         netif_carrier_off(skge->netdev);
2427
2428         spin_lock_bh(&hw->phy_lock);
2429         if (is_genesis(hw)) {
2430                 genesis_reset(hw, port);
2431                 genesis_mac_init(hw, port);
2432         } else {
2433                 yukon_reset(hw, port);
2434                 yukon_init(hw, port);
2435         }
2436         spin_unlock_bh(&hw->phy_lock);
2437
2438         skge_set_multicast(dev);
2439 }
2440
2441 /* Basic MII support */
2442 static int skge_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
2443 {
2444         struct mii_ioctl_data *data = if_mii(ifr);
2445         struct skge_port *skge = netdev_priv(dev);
2446         struct skge_hw *hw = skge->hw;
2447         int err = -EOPNOTSUPP;
2448
2449         if (!netif_running(dev))
2450                 return -ENODEV; /* Phy still in reset */
2451
2452         switch (cmd) {
2453         case SIOCGMIIPHY:
2454                 data->phy_id = hw->phy_addr;
2455
2456                 /* fallthru */
2457         case SIOCGMIIREG: {
2458                 u16 val = 0;
2459                 spin_lock_bh(&hw->phy_lock);
2460
2461                 if (is_genesis(hw))
2462                         err = __xm_phy_read(hw, skge->port, data->reg_num & 0x1f, &val);
2463                 else
2464                         err = __gm_phy_read(hw, skge->port, data->reg_num & 0x1f, &val);
2465                 spin_unlock_bh(&hw->phy_lock);
2466                 data->val_out = val;
2467                 break;
2468         }
2469
2470         case SIOCSMIIREG:
2471                 spin_lock_bh(&hw->phy_lock);
2472                 if (is_genesis(hw))
2473                         err = xm_phy_write(hw, skge->port, data->reg_num & 0x1f,
2474                                    data->val_in);
2475                 else
2476                         err = gm_phy_write(hw, skge->port, data->reg_num & 0x1f,
2477                                    data->val_in);
2478                 spin_unlock_bh(&hw->phy_lock);
2479                 break;
2480         }
2481         return err;
2482 }
2483
2484 static void skge_ramset(struct skge_hw *hw, u16 q, u32 start, size_t len)
2485 {
2486         u32 end;
2487
2488         start /= 8;
2489         len /= 8;
2490         end = start + len - 1;
2491
2492         skge_write8(hw, RB_ADDR(q, RB_CTRL), RB_RST_CLR);
2493         skge_write32(hw, RB_ADDR(q, RB_START), start);
2494         skge_write32(hw, RB_ADDR(q, RB_WP), start);
2495         skge_write32(hw, RB_ADDR(q, RB_RP), start);
2496         skge_write32(hw, RB_ADDR(q, RB_END), end);
2497
2498         if (q == Q_R1 || q == Q_R2) {
2499                 /* Set thresholds on receive queue's */
2500                 skge_write32(hw, RB_ADDR(q, RB_RX_UTPP),
2501                              start + (2*len)/3);
2502                 skge_write32(hw, RB_ADDR(q, RB_RX_LTPP),
2503                              start + (len/3));
2504         } else {
2505                 /* Enable store & forward on Tx queue's because
2506                  * Tx FIFO is only 4K on Genesis and 1K on Yukon
2507                  */
2508                 skge_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_STFWD);
2509         }
2510
2511         skge_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_OP_MD);
2512 }
2513
2514 /* Setup Bus Memory Interface */
2515 static void skge_qset(struct skge_port *skge, u16 q,
2516                       const struct skge_element *e)
2517 {
2518         struct skge_hw *hw = skge->hw;
2519         u32 watermark = 0x600;
2520         u64 base = skge->dma + (e->desc - skge->mem);
2521
2522         /* optimization to reduce window on 32bit/33mhz */
2523         if ((skge_read16(hw, B0_CTST) & (CS_BUS_CLOCK | CS_BUS_SLOT_SZ)) == 0)
2524                 watermark /= 2;
2525
2526         skge_write32(hw, Q_ADDR(q, Q_CSR), CSR_CLR_RESET);
2527         skge_write32(hw, Q_ADDR(q, Q_F), watermark);
2528         skge_write32(hw, Q_ADDR(q, Q_DA_H), (u32)(base >> 32));
2529         skge_write32(hw, Q_ADDR(q, Q_DA_L), (u32)base);
2530 }
2531
2532 static int skge_up(struct net_device *dev)
2533 {
2534         struct skge_port *skge = netdev_priv(dev);
2535         struct skge_hw *hw = skge->hw;
2536         int port = skge->port;
2537         u32 chunk, ram_addr;
2538         size_t rx_size, tx_size;
2539         int err;
2540
2541         if (!is_valid_ether_addr(dev->dev_addr))
2542                 return -EINVAL;
2543
2544         netif_info(skge, ifup, skge->netdev, "enabling interface\n");
2545
2546         if (dev->mtu > RX_BUF_SIZE)
2547                 skge->rx_buf_size = dev->mtu + ETH_HLEN;
2548         else
2549                 skge->rx_buf_size = RX_BUF_SIZE;
2550
2551
2552         rx_size = skge->rx_ring.count * sizeof(struct skge_rx_desc);
2553         tx_size = skge->tx_ring.count * sizeof(struct skge_tx_desc);
2554         skge->mem_size = tx_size + rx_size;
2555         skge->mem = pci_alloc_consistent(hw->pdev, skge->mem_size, &skge->dma);
2556         if (!skge->mem)
2557                 return -ENOMEM;
2558
2559         BUG_ON(skge->dma & 7);
2560
2561         if ((u64)skge->dma >> 32 != ((u64) skge->dma + skge->mem_size) >> 32) {
2562                 dev_err(&hw->pdev->dev, "pci_alloc_consistent region crosses 4G boundary\n");
2563                 err = -EINVAL;
2564                 goto free_pci_mem;
2565         }
2566
2567         memset(skge->mem, 0, skge->mem_size);
2568
2569         err = skge_ring_alloc(&skge->rx_ring, skge->mem, skge->dma);
2570         if (err)
2571                 goto free_pci_mem;
2572
2573         err = skge_rx_fill(dev);
2574         if (err)
2575                 goto free_rx_ring;
2576
2577         err = skge_ring_alloc(&skge->tx_ring, skge->mem + rx_size,
2578                               skge->dma + rx_size);
2579         if (err)
2580                 goto free_rx_ring;
2581
2582         if (hw->ports == 1) {
2583                 err = request_irq(hw->pdev->irq, skge_intr, IRQF_SHARED,
2584                                   dev->name, hw);
2585                 if (err) {
2586                         netdev_err(dev, "Unable to allocate interrupt %d error: %d\n",
2587                                    hw->pdev->irq, err);
2588                         goto free_tx_ring;
2589                 }
2590         }
2591
2592         /* Initialize MAC */
2593         netif_carrier_off(dev);
2594         spin_lock_bh(&hw->phy_lock);
2595         if (is_genesis(hw))
2596                 genesis_mac_init(hw, port);
2597         else
2598                 yukon_mac_init(hw, port);
2599         spin_unlock_bh(&hw->phy_lock);
2600
2601         /* Configure RAMbuffers - equally between ports and tx/rx */
2602         chunk = (hw->ram_size  - hw->ram_offset) / (hw->ports * 2);
2603         ram_addr = hw->ram_offset + 2 * chunk * port;
2604
2605         skge_ramset(hw, rxqaddr[port], ram_addr, chunk);
2606         skge_qset(skge, rxqaddr[port], skge->rx_ring.to_clean);
2607
2608         BUG_ON(skge->tx_ring.to_use != skge->tx_ring.to_clean);
2609         skge_ramset(hw, txqaddr[port], ram_addr+chunk, chunk);
2610         skge_qset(skge, txqaddr[port], skge->tx_ring.to_use);
2611
2612         /* Start receiver BMU */
2613         wmb();
2614         skge_write8(hw, Q_ADDR(rxqaddr[port], Q_CSR), CSR_START | CSR_IRQ_CL_F);
2615         skge_led(skge, LED_MODE_ON);
2616
2617         spin_lock_irq(&hw->hw_lock);
2618         hw->intr_mask |= portmask[port];
2619         skge_write32(hw, B0_IMSK, hw->intr_mask);
2620         skge_read32(hw, B0_IMSK);
2621         spin_unlock_irq(&hw->hw_lock);
2622
2623         napi_enable(&skge->napi);
2624
2625         skge_set_multicast(dev);
2626
2627         return 0;
2628
2629  free_tx_ring:
2630         kfree(skge->tx_ring.start);
2631  free_rx_ring:
2632         skge_rx_clean(skge);
2633         kfree(skge->rx_ring.start);
2634  free_pci_mem:
2635         pci_free_consistent(hw->pdev, skge->mem_size, skge->mem, skge->dma);
2636         skge->mem = NULL;
2637
2638         return err;
2639 }
2640
2641 /* stop receiver */
2642 static void skge_rx_stop(struct skge_hw *hw, int port)
2643 {
2644         skge_write8(hw, Q_ADDR(rxqaddr[port], Q_CSR), CSR_STOP);
2645         skge_write32(hw, RB_ADDR(port ? Q_R2 : Q_R1, RB_CTRL),
2646                      RB_RST_SET|RB_DIS_OP_MD);
2647         skge_write32(hw, Q_ADDR(rxqaddr[port], Q_CSR), CSR_SET_RESET);
2648 }
2649
2650 static int skge_down(struct net_device *dev)
2651 {
2652         struct skge_port *skge = netdev_priv(dev);
2653         struct skge_hw *hw = skge->hw;
2654         int port = skge->port;
2655
2656         if (skge->mem == NULL)
2657                 return 0;
2658
2659         netif_info(skge, ifdown, skge->netdev, "disabling interface\n");
2660
2661         netif_tx_disable(dev);
2662
2663         if (is_genesis(hw) && hw->phy_type == SK_PHY_XMAC)
2664                 del_timer_sync(&skge->link_timer);
2665
2666         napi_disable(&skge->napi);
2667         netif_carrier_off(dev);
2668
2669         spin_lock_irq(&hw->hw_lock);
2670         hw->intr_mask &= ~portmask[port];
2671         skge_write32(hw, B0_IMSK, (hw->ports == 1) ? 0 : hw->intr_mask);
2672         skge_read32(hw, B0_IMSK);
2673         spin_unlock_irq(&hw->hw_lock);
2674
2675         if (hw->ports == 1)
2676                 free_irq(hw->pdev->irq, hw);
2677
2678         skge_write8(skge->hw, SK_REG(skge->port, LNK_LED_REG), LED_OFF);
2679         if (is_genesis(hw))
2680                 genesis_stop(skge);
2681         else
2682                 yukon_stop(skge);
2683
2684         /* Stop transmitter */
2685         skge_write8(hw, Q_ADDR(txqaddr[port], Q_CSR), CSR_STOP);
2686         skge_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL),
2687                      RB_RST_SET|RB_DIS_OP_MD);
2688
2689
2690         /* Disable Force Sync bit and Enable Alloc bit */
2691         skge_write8(hw, SK_REG(port, TXA_CTRL),
2692                     TXA_DIS_FSYNC | TXA_DIS_ALLOC | TXA_STOP_RC);
2693
2694         /* Stop Interval Timer and Limit Counter of Tx Arbiter */
2695         skge_write32(hw, SK_REG(port, TXA_ITI_INI), 0L);
2696         skge_write32(hw, SK_REG(port, TXA_LIM_INI), 0L);
2697
2698         /* Reset PCI FIFO */
2699         skge_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), CSR_SET_RESET);
2700         skge_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL), RB_RST_SET);
2701
2702         /* Reset the RAM Buffer async Tx queue */
2703         skge_write8(hw, RB_ADDR(port == 0 ? Q_XA1 : Q_XA2, RB_CTRL), RB_RST_SET);
2704
2705         skge_rx_stop(hw, port);
2706
2707         if (is_genesis(hw)) {
2708                 skge_write8(hw, SK_REG(port, TX_MFF_CTRL2), MFF_RST_SET);
2709                 skge_write8(hw, SK_REG(port, RX_MFF_CTRL2), MFF_RST_SET);
2710         } else {
2711                 skge_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
2712                 skge_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_SET);
2713         }
2714
2715         skge_led(skge, LED_MODE_OFF);
2716
2717         netif_tx_lock_bh(dev);
2718         skge_tx_clean(dev);
2719         netif_tx_unlock_bh(dev);
2720
2721         skge_rx_clean(skge);
2722
2723         kfree(skge->rx_ring.start);
2724         kfree(skge->tx_ring.start);
2725         pci_free_consistent(hw->pdev, skge->mem_size, skge->mem, skge->dma);
2726         skge->mem = NULL;
2727         return 0;
2728 }
2729
2730 static inline int skge_avail(const struct skge_ring *ring)
2731 {
2732         smp_mb();
2733         return ((ring->to_clean > ring->to_use) ? 0 : ring->count)
2734                 + (ring->to_clean - ring->to_use) - 1;
2735 }
2736
2737 static netdev_tx_t skge_xmit_frame(struct sk_buff *skb,
2738                                    struct net_device *dev)
2739 {
2740         struct skge_port *skge = netdev_priv(dev);
2741         struct skge_hw *hw = skge->hw;
2742         struct skge_element *e;
2743         struct skge_tx_desc *td;
2744         int i;
2745         u32 control, len;
2746         dma_addr_t map;
2747
2748         if (skb_padto(skb, ETH_ZLEN))
2749                 return NETDEV_TX_OK;
2750
2751         if (unlikely(skge_avail(&skge->tx_ring) < skb_shinfo(skb)->nr_frags + 1))
2752                 return NETDEV_TX_BUSY;
2753
2754         e = skge->tx_ring.to_use;
2755         td = e->desc;
2756         BUG_ON(td->control & BMU_OWN);
2757         e->skb = skb;
2758         len = skb_headlen(skb);
2759         map = pci_map_single(hw->pdev, skb->data, len, PCI_DMA_TODEVICE);
2760         if (pci_dma_mapping_error(hw->pdev, map))
2761                 goto mapping_error;
2762
2763         dma_unmap_addr_set(e, mapaddr, map);
2764         dma_unmap_len_set(e, maplen, len);
2765
2766         td->dma_lo = lower_32_bits(map);
2767         td->dma_hi = upper_32_bits(map);
2768
2769         if (skb->ip_summed == CHECKSUM_PARTIAL) {
2770                 const int offset = skb_checksum_start_offset(skb);
2771
2772                 /* This seems backwards, but it is what the sk98lin
2773                  * does.  Looks like hardware is wrong?
2774                  */
2775                 if (ipip_hdr(skb)->protocol == IPPROTO_UDP &&
2776                     hw->chip_rev == 0 && hw->chip_id == CHIP_ID_YUKON)
2777                         control = BMU_TCP_CHECK;
2778                 else
2779                         control = BMU_UDP_CHECK;
2780
2781                 td->csum_offs = 0;
2782                 td->csum_start = offset;
2783                 td->csum_write = offset + skb->csum_offset;
2784         } else
2785                 control = BMU_CHECK;
2786
2787         if (!skb_shinfo(skb)->nr_frags) /* single buffer i.e. no fragments */
2788                 control |= BMU_EOF | BMU_IRQ_EOF;
2789         else {
2790                 struct skge_tx_desc *tf = td;
2791
2792                 control |= BMU_STFWD;
2793                 for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
2794                         const skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
2795
2796                         map = skb_frag_dma_map(&hw->pdev->dev, frag, 0,
2797                                                skb_frag_size(frag), DMA_TO_DEVICE);
2798                         if (dma_mapping_error(&hw->pdev->dev, map))
2799                                 goto mapping_unwind;
2800
2801                         e = e->next;
2802                         e->skb = skb;
2803                         tf = e->desc;
2804                         BUG_ON(tf->control & BMU_OWN);
2805
2806                         tf->dma_lo = lower_32_bits(map);
2807                         tf->dma_hi = upper_32_bits(map);
2808                         dma_unmap_addr_set(e, mapaddr, map);
2809                         dma_unmap_len_set(e, maplen, skb_frag_size(frag));
2810
2811                         tf->control = BMU_OWN | BMU_SW | control | skb_frag_size(frag);
2812                 }
2813                 tf->control |= BMU_EOF | BMU_IRQ_EOF;
2814         }
2815         /* Make sure all the descriptors written */
2816         wmb();
2817         td->control = BMU_OWN | BMU_SW | BMU_STF | control | len;
2818         wmb();
2819
2820         skge_write8(hw, Q_ADDR(txqaddr[skge->port], Q_CSR), CSR_START);
2821
2822         netif_printk(skge, tx_queued, KERN_DEBUG, skge->netdev,
2823                      "tx queued, slot %td, len %d\n",
2824                      e - skge->tx_ring.start, skb->len);
2825
2826         skge->tx_ring.to_use = e->next;
2827         smp_wmb();
2828
2829         if (skge_avail(&skge->tx_ring) <= TX_LOW_WATER) {
2830                 netdev_dbg(dev, "transmit queue full\n");
2831                 netif_stop_queue(dev);
2832         }
2833
2834         return NETDEV_TX_OK;
2835
2836 mapping_unwind:
2837         /* unroll any pages that were already mapped.  */
2838         if (e != skge->tx_ring.to_use) {
2839                 struct skge_element *u;
2840
2841                 for (u = skge->tx_ring.to_use->next; u != e; u = u->next)
2842                         pci_unmap_page(hw->pdev, dma_unmap_addr(u, mapaddr),
2843                                        dma_unmap_len(u, maplen),
2844                                        PCI_DMA_TODEVICE);
2845                 e = skge->tx_ring.to_use;
2846         }
2847         /* undo the mapping for the skb header */
2848         pci_unmap_single(hw->pdev, dma_unmap_addr(e, mapaddr),
2849                          dma_unmap_len(e, maplen),
2850                          PCI_DMA_TODEVICE);
2851 mapping_error:
2852         /* mapping error causes error message and packet to be discarded. */
2853         if (net_ratelimit())
2854                 dev_warn(&hw->pdev->dev, "%s: tx mapping error\n", dev->name);
2855         dev_kfree_skb(skb);
2856         return NETDEV_TX_OK;
2857 }
2858
2859
2860 /* Free resources associated with this reing element */
2861 static void skge_tx_free(struct skge_port *skge, struct skge_element *e,
2862                          u32 control)
2863 {
2864         struct pci_dev *pdev = skge->hw->pdev;
2865
2866         /* skb header vs. fragment */
2867         if (control & BMU_STF)
2868                 pci_unmap_single(pdev, dma_unmap_addr(e, mapaddr),
2869                                  dma_unmap_len(e, maplen),
2870                                  PCI_DMA_TODEVICE);
2871         else
2872                 pci_unmap_page(pdev, dma_unmap_addr(e, mapaddr),
2873                                dma_unmap_len(e, maplen),
2874                                PCI_DMA_TODEVICE);
2875
2876         if (control & BMU_EOF) {
2877                 netif_printk(skge, tx_done, KERN_DEBUG, skge->netdev,
2878                              "tx done slot %td\n", e - skge->tx_ring.start);
2879
2880                 dev_kfree_skb(e->skb);
2881         }
2882 }
2883
2884 /* Free all buffers in transmit ring */
2885 static void skge_tx_clean(struct net_device *dev)
2886 {
2887         struct skge_port *skge = netdev_priv(dev);
2888         struct skge_element *e;
2889
2890         for (e = skge->tx_ring.to_clean; e != skge->tx_ring.to_use; e = e->next) {
2891                 struct skge_tx_desc *td = e->desc;
2892                 skge_tx_free(skge, e, td->control);
2893                 td->control = 0;
2894         }
2895
2896         skge->tx_ring.to_clean = e;
2897 }
2898
2899 static void skge_tx_timeout(struct net_device *dev)
2900 {
2901         struct skge_port *skge = netdev_priv(dev);
2902
2903         netif_printk(skge, timer, KERN_DEBUG, skge->netdev, "tx timeout\n");
2904
2905         skge_write8(skge->hw, Q_ADDR(txqaddr[skge->port], Q_CSR), CSR_STOP);
2906         skge_tx_clean(dev);
2907         netif_wake_queue(dev);
2908 }
2909
2910 static int skge_change_mtu(struct net_device *dev, int new_mtu)
2911 {
2912         int err;
2913
2914         if (new_mtu < ETH_ZLEN || new_mtu > ETH_JUMBO_MTU)
2915                 return -EINVAL;
2916
2917         if (!netif_running(dev)) {
2918                 dev->mtu = new_mtu;
2919                 return 0;
2920         }
2921
2922         skge_down(dev);
2923
2924         dev->mtu = new_mtu;
2925
2926         err = skge_up(dev);
2927         if (err)
2928                 dev_close(dev);
2929
2930         return err;
2931 }
2932
2933 static const u8 pause_mc_addr[ETH_ALEN] = { 0x1, 0x80, 0xc2, 0x0, 0x0, 0x1 };
2934
2935 static void genesis_add_filter(u8 filter[8], const u8 *addr)
2936 {
2937         u32 crc, bit;
2938
2939         crc = ether_crc_le(ETH_ALEN, addr);
2940         bit = ~crc & 0x3f;
2941         filter[bit/8] |= 1 << (bit%8);
2942 }
2943
2944 static void genesis_set_multicast(struct net_device *dev)
2945 {
2946         struct skge_port *skge = netdev_priv(dev);
2947         struct skge_hw *hw = skge->hw;
2948         int port = skge->port;
2949         struct netdev_hw_addr *ha;
2950         u32 mode;
2951         u8 filter[8];
2952
2953         mode = xm_read32(hw, port, XM_MODE);
2954         mode |= XM_MD_ENA_HASH;
2955         if (dev->flags & IFF_PROMISC)
2956                 mode |= XM_MD_ENA_PROM;
2957         else
2958                 mode &= ~XM_MD_ENA_PROM;
2959
2960         if (dev->flags & IFF_ALLMULTI)
2961                 memset(filter, 0xff, sizeof(filter));
2962         else {
2963                 memset(filter, 0, sizeof(filter));
2964
2965                 if (skge->flow_status == FLOW_STAT_REM_SEND ||
2966                     skge->flow_status == FLOW_STAT_SYMMETRIC)
2967                         genesis_add_filter(filter, pause_mc_addr);
2968
2969                 netdev_for_each_mc_addr(ha, dev)
2970                         genesis_add_filter(filter, ha->addr);
2971         }
2972
2973         xm_write32(hw, port, XM_MODE, mode);
2974         xm_outhash(hw, port, XM_HSM, filter);
2975 }
2976
2977 static void yukon_add_filter(u8 filter[8], const u8 *addr)
2978 {
2979          u32 bit = ether_crc(ETH_ALEN, addr) & 0x3f;
2980          filter[bit/8] |= 1 << (bit%8);
2981 }
2982
2983 static void yukon_set_multicast(struct net_device *dev)
2984 {
2985         struct skge_port *skge = netdev_priv(dev);
2986         struct skge_hw *hw = skge->hw;
2987         int port = skge->port;
2988         struct netdev_hw_addr *ha;
2989         int rx_pause = (skge->flow_status == FLOW_STAT_REM_SEND ||
2990                         skge->flow_status == FLOW_STAT_SYMMETRIC);
2991         u16 reg;
2992         u8 filter[8];
2993
2994         memset(filter, 0, sizeof(filter));
2995
2996         reg = gma_read16(hw, port, GM_RX_CTRL);
2997         reg |= GM_RXCR_UCF_ENA;
2998
2999         if (dev->flags & IFF_PROMISC)           /* promiscuous */
3000                 reg &= ~(GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA);
3001         else if (dev->flags & IFF_ALLMULTI)     /* all multicast */
3002                 memset(filter, 0xff, sizeof(filter));
3003         else if (netdev_mc_empty(dev) && !rx_pause)/* no multicast */
3004                 reg &= ~GM_RXCR_MCF_ENA;
3005         else {
3006                 reg |= GM_RXCR_MCF_ENA;
3007
3008                 if (rx_pause)
3009                         yukon_add_filter(filter, pause_mc_addr);
3010
3011                 netdev_for_each_mc_addr(ha, dev)
3012                         yukon_add_filter(filter, ha->addr);
3013         }
3014
3015
3016         gma_write16(hw, port, GM_MC_ADDR_H1,
3017                          (u16)filter[0] | ((u16)filter[1] << 8));
3018         gma_write16(hw, port, GM_MC_ADDR_H2,
3019                          (u16)filter[2] | ((u16)filter[3] << 8));
3020         gma_write16(hw, port, GM_MC_ADDR_H3,
3021                          (u16)filter[4] | ((u16)filter[5] << 8));
3022         gma_write16(hw, port, GM_MC_ADDR_H4,
3023                          (u16)filter[6] | ((u16)filter[7] << 8));
3024
3025         gma_write16(hw, port, GM_RX_CTRL, reg);
3026 }
3027
3028 static inline u16 phy_length(const struct skge_hw *hw, u32 status)
3029 {
3030         if (is_genesis(hw))
3031                 return status >> XMR_FS_LEN_SHIFT;
3032         else
3033                 return status >> GMR_FS_LEN_SHIFT;
3034 }
3035
3036 static inline int bad_phy_status(const struct skge_hw *hw, u32 status)
3037 {
3038         if (is_genesis(hw))
3039                 return (status & (XMR_FS_ERR | XMR_FS_2L_VLAN)) != 0;
3040         else
3041                 return (status & GMR_FS_ANY_ERR) ||
3042                         (status & GMR_FS_RX_OK) == 0;
3043 }
3044
3045 static void skge_set_multicast(struct net_device *dev)
3046 {
3047         struct skge_port *skge = netdev_priv(dev);
3048
3049         if (is_genesis(skge->hw))
3050                 genesis_set_multicast(dev);
3051         else
3052                 yukon_set_multicast(dev);
3053
3054 }
3055
3056
3057 /* Get receive buffer from descriptor.
3058  * Handles copy of small buffers and reallocation failures
3059  */
3060 static struct sk_buff *skge_rx_get(struct net_device *dev,
3061                                    struct skge_element *e,
3062                                    u32 control, u32 status, u16 csum)
3063 {
3064         struct skge_port *skge = netdev_priv(dev);
3065         struct sk_buff *skb;
3066         u16 len = control & BMU_BBC;
3067
3068         netif_printk(skge, rx_status, KERN_DEBUG, skge->netdev,
3069                      "rx slot %td status 0x%x len %d\n",
3070                      e - skge->rx_ring.start, status, len);
3071
3072         if (len > skge->rx_buf_size)
3073                 goto error;
3074
3075         if ((control & (BMU_EOF|BMU_STF)) != (BMU_STF|BMU_EOF))
3076                 goto error;
3077
3078         if (bad_phy_status(skge->hw, status))
3079                 goto error;
3080
3081         if (phy_length(skge->hw, status) != len)
3082                 goto error;
3083
3084         if (len < RX_COPY_THRESHOLD) {
3085                 skb = netdev_alloc_skb_ip_align(dev, len);
3086                 if (!skb)
3087                         goto resubmit;
3088
3089                 pci_dma_sync_single_for_cpu(skge->hw->pdev,
3090                                             dma_unmap_addr(e, mapaddr),
3091                                             len, PCI_DMA_FROMDEVICE);
3092                 skb_copy_from_linear_data(e->skb, skb->data, len);
3093                 pci_dma_sync_single_for_device(skge->hw->pdev,
3094                                                dma_unmap_addr(e, mapaddr),
3095                                                len, PCI_DMA_FROMDEVICE);
3096                 skge_rx_reuse(e, skge->rx_buf_size);
3097         } else {
3098                 struct sk_buff *nskb;
3099
3100                 nskb = netdev_alloc_skb_ip_align(dev, skge->rx_buf_size);
3101                 if (!nskb)
3102                         goto resubmit;
3103
3104                 if (unlikely(skge_rx_setup(skge->hw->pdev, e, nskb, skge->rx_buf_size))) {
3105                         dev_kfree_skb(nskb);
3106                         goto resubmit;
3107                 }
3108
3109                 pci_unmap_single(skge->hw->pdev,
3110                                  dma_unmap_addr(e, mapaddr),
3111                                  dma_unmap_len(e, maplen),
3112                                  PCI_DMA_FROMDEVICE);
3113                 skb = e->skb;
3114                 prefetch(skb->data);
3115         }
3116
3117         skb_put(skb, len);
3118
3119         if (dev->features & NETIF_F_RXCSUM) {
3120                 skb->csum = csum;
3121                 skb->ip_summed = CHECKSUM_COMPLETE;
3122         }
3123
3124         skb->protocol = eth_type_trans(skb, dev);
3125
3126         return skb;
3127 error:
3128
3129         netif_printk(skge, rx_err, KERN_DEBUG, skge->netdev,
3130                      "rx err, slot %td control 0x%x status 0x%x\n",
3131                      e - skge->rx_ring.start, control, status);
3132
3133         if (is_genesis(skge->hw)) {
3134                 if (status & (XMR_FS_RUNT|XMR_FS_LNG_ERR))
3135                         dev->stats.rx_length_errors++;
3136                 if (status & XMR_FS_FRA_ERR)
3137                         dev->stats.rx_frame_errors++;
3138                 if (status & XMR_FS_FCS_ERR)
3139                         dev->stats.rx_crc_errors++;
3140         } else {
3141                 if (status & (GMR_FS_LONG_ERR|GMR_FS_UN_SIZE))
3142                         dev->stats.rx_length_errors++;
3143                 if (status & GMR_FS_FRAGMENT)
3144                         dev->stats.rx_frame_errors++;
3145                 if (status & GMR_FS_CRC_ERR)
3146                         dev->stats.rx_crc_errors++;
3147         }
3148
3149 resubmit:
3150         skge_rx_reuse(e, skge->rx_buf_size);
3151         return NULL;
3152 }
3153
3154 /* Free all buffers in Tx ring which are no longer owned by device */
3155 static void skge_tx_done(struct net_device *dev)
3156 {
3157         struct skge_port *skge = netdev_priv(dev);
3158         struct skge_ring *ring = &skge->tx_ring;
3159         struct skge_element *e;
3160
3161         skge_write8(skge->hw, Q_ADDR(txqaddr[skge->port], Q_CSR), CSR_IRQ_CL_F);
3162
3163         for (e = ring->to_clean; e != ring->to_use; e = e->next) {
3164                 u32 control = ((const struct skge_tx_desc *) e->desc)->control;
3165
3166                 if (control & BMU_OWN)
3167                         break;
3168
3169                 skge_tx_free(skge, e, control);
3170         }
3171         skge->tx_ring.to_clean = e;
3172
3173         /* Can run lockless until we need to synchronize to restart queue. */
3174         smp_mb();
3175
3176         if (unlikely(netif_queue_stopped(dev) &&
3177                      skge_avail(&skge->tx_ring) > TX_LOW_WATER)) {
3178                 netif_tx_lock(dev);
3179                 if (unlikely(netif_queue_stopped(dev) &&
3180                              skge_avail(&skge->tx_ring) > TX_LOW_WATER)) {
3181                         netif_wake_queue(dev);
3182
3183                 }
3184                 netif_tx_unlock(dev);
3185         }
3186 }
3187
3188 static int skge_poll(struct napi_struct *napi, int to_do)
3189 {
3190         struct skge_port *skge = container_of(napi, struct skge_port, napi);
3191         struct net_device *dev = skge->netdev;
3192         struct skge_hw *hw = skge->hw;
3193         struct skge_ring *ring = &skge->rx_ring;
3194         struct skge_element *e;
3195         int work_done = 0;
3196
3197         skge_tx_done(dev);
3198
3199         skge_write8(hw, Q_ADDR(rxqaddr[skge->port], Q_CSR), CSR_IRQ_CL_F);
3200
3201         for (e = ring->to_clean; prefetch(e->next), work_done < to_do; e = e->next) {
3202                 struct skge_rx_desc *rd = e->desc;
3203                 struct sk_buff *skb;
3204                 u32 control;
3205
3206                 rmb();
3207                 control = rd->control;
3208                 if (control & BMU_OWN)
3209                         break;
3210
3211                 skb = skge_rx_get(dev, e, control, rd->status, rd->csum2);
3212                 if (likely(skb)) {
3213                         napi_gro_receive(napi, skb);
3214                         ++work_done;
3215                 }
3216         }
3217         ring->to_clean = e;
3218
3219         /* restart receiver */
3220         wmb();
3221         skge_write8(hw, Q_ADDR(rxqaddr[skge->port], Q_CSR), CSR_START);
3222
3223         if (work_done < to_do) {
3224                 unsigned long flags;
3225
3226                 napi_gro_flush(napi);
3227                 spin_lock_irqsave(&hw->hw_lock, flags);
3228                 __napi_complete(napi);
3229                 hw->intr_mask |= napimask[skge->port];
3230                 skge_write32(hw, B0_IMSK, hw->intr_mask);
3231                 skge_read32(hw, B0_IMSK);
3232                 spin_unlock_irqrestore(&hw->hw_lock, flags);
3233         }
3234
3235         return work_done;
3236 }
3237
3238 /* Parity errors seem to happen when Genesis is connected to a switch
3239  * with no other ports present. Heartbeat error??
3240  */
3241 static void skge_mac_parity(struct skge_hw *hw, int port)
3242 {
3243         struct net_device *dev = hw->dev[port];
3244
3245         ++dev->stats.tx_heartbeat_errors;
3246
3247         if (is_genesis(hw))
3248                 skge_write16(hw, SK_REG(port, TX_MFF_CTRL1),
3249                              MFF_CLR_PERR);
3250         else
3251                 /* HW-Bug #8: cleared by GMF_CLI_TX_FC instead of GMF_CLI_TX_PE */
3252                 skge_write8(hw, SK_REG(port, TX_GMF_CTRL_T),
3253                             (hw->chip_id == CHIP_ID_YUKON && hw->chip_rev == 0)
3254                             ? GMF_CLI_TX_FC : GMF_CLI_TX_PE);
3255 }
3256
3257 static void skge_mac_intr(struct skge_hw *hw, int port)
3258 {
3259         if (is_genesis(hw))
3260                 genesis_mac_intr(hw, port);
3261         else
3262                 yukon_mac_intr(hw, port);
3263 }
3264
3265 /* Handle device specific framing and timeout interrupts */
3266 static void skge_error_irq(struct skge_hw *hw)
3267 {
3268         struct pci_dev *pdev = hw->pdev;
3269         u32 hwstatus = skge_read32(hw, B0_HWE_ISRC);
3270
3271         if (is_genesis(hw)) {
3272                 /* clear xmac errors */
3273                 if (hwstatus & (IS_NO_STAT_M1|IS_NO_TIST_M1))
3274                         skge_write16(hw, RX_MFF_CTRL1, MFF_CLR_INSTAT);
3275                 if (hwstatus & (IS_NO_STAT_M2|IS_NO_TIST_M2))
3276                         skge_write16(hw, RX_MFF_CTRL2, MFF_CLR_INSTAT);
3277         } else {
3278                 /* Timestamp (unused) overflow */
3279                 if (hwstatus & IS_IRQ_TIST_OV)
3280                         skge_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
3281         }
3282
3283         if (hwstatus & IS_RAM_RD_PAR) {
3284                 dev_err(&pdev->dev, "Ram read data parity error\n");
3285                 skge_write16(hw, B3_RI_CTRL, RI_CLR_RD_PERR);
3286         }
3287
3288         if (hwstatus & IS_RAM_WR_PAR) {
3289                 dev_err(&pdev->dev, "Ram write data parity error\n");
3290                 skge_write16(hw, B3_RI_CTRL, RI_CLR_WR_PERR);
3291         }
3292
3293         if (hwstatus & IS_M1_PAR_ERR)
3294                 skge_mac_parity(hw, 0);
3295
3296         if (hwstatus & IS_M2_PAR_ERR)
3297                 skge_mac_parity(hw, 1);
3298
3299         if (hwstatus & IS_R1_PAR_ERR) {
3300                 dev_err(&pdev->dev, "%s: receive queue parity error\n",
3301                         hw->dev[0]->name);
3302                 skge_write32(hw, B0_R1_CSR, CSR_IRQ_CL_P);
3303         }
3304
3305         if (hwstatus & IS_R2_PAR_ERR) {
3306                 dev_err(&pdev->dev, "%s: receive queue parity error\n",
3307                         hw->dev[1]->name);
3308                 skge_write32(hw, B0_R2_CSR, CSR_IRQ_CL_P);
3309         }
3310
3311         if (hwstatus & (IS_IRQ_MST_ERR|IS_IRQ_STAT)) {
3312                 u16 pci_status, pci_cmd;
3313
3314                 pci_read_config_word(pdev, PCI_COMMAND, &pci_cmd);
3315                 pci_read_config_word(pdev, PCI_STATUS, &pci_status);
3316
3317                 dev_err(&pdev->dev, "PCI error cmd=%#x status=%#x\n",
3318                         pci_cmd, pci_status);
3319
3320                 /* Write the error bits back to clear them. */
3321                 pci_status &= PCI_STATUS_ERROR_BITS;
3322                 skge_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
3323                 pci_write_config_word(pdev, PCI_COMMAND,
3324                                       pci_cmd | PCI_COMMAND_SERR | PCI_COMMAND_PARITY);
3325                 pci_write_config_word(pdev, PCI_STATUS, pci_status);
3326                 skge_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
3327
3328                 /* if error still set then just ignore it */
3329                 hwstatus = skge_read32(hw, B0_HWE_ISRC);
3330                 if (hwstatus & IS_IRQ_STAT) {
3331                         dev_warn(&hw->pdev->dev, "unable to clear error (so ignoring them)\n");
3332                         hw->intr_mask &= ~IS_HW_ERR;
3333                 }
3334         }
3335 }
3336
3337 /*
3338  * Interrupt from PHY are handled in tasklet (softirq)
3339  * because accessing phy registers requires spin wait which might
3340  * cause excess interrupt latency.
3341  */
3342 static void skge_extirq(unsigned long arg)
3343 {
3344         struct skge_hw *hw = (struct skge_hw *) arg;
3345         int port;
3346
3347         for (port = 0; port < hw->ports; port++) {
3348                 struct net_device *dev = hw->dev[port];
3349
3350                 if (netif_running(dev)) {
3351                         struct skge_port *skge = netdev_priv(dev);
3352
3353                         spin_lock(&hw->phy_lock);
3354                         if (!is_genesis(hw))
3355                                 yukon_phy_intr(skge);
3356                         else if (hw->phy_type == SK_PHY_BCOM)
3357                                 bcom_phy_intr(skge);
3358                         spin_unlock(&hw->phy_lock);
3359                 }
3360         }
3361
3362         spin_lock_irq(&hw->hw_lock);
3363         hw->intr_mask |= IS_EXT_REG;
3364         skge_write32(hw, B0_IMSK, hw->intr_mask);
3365         skge_read32(hw, B0_IMSK);
3366         spin_unlock_irq(&hw->hw_lock);
3367 }
3368
3369 static irqreturn_t skge_intr(int irq, void *dev_id)
3370 {
3371         struct skge_hw *hw = dev_id;
3372         u32 status;
3373         int handled = 0;
3374
3375         spin_lock(&hw->hw_lock);
3376         /* Reading this register masks IRQ */
3377         status = skge_read32(hw, B0_SP_ISRC);
3378         if (status == 0 || status == ~0)
3379                 goto out;
3380
3381         handled = 1;
3382         status &= hw->intr_mask;
3383         if (status & IS_EXT_REG) {
3384                 hw->intr_mask &= ~IS_EXT_REG;
3385                 tasklet_schedule(&hw->phy_task);
3386         }
3387
3388         if (status & (IS_XA1_F|IS_R1_F)) {
3389                 struct skge_port *skge = netdev_priv(hw->dev[0]);
3390                 hw->intr_mask &= ~(IS_XA1_F|IS_R1_F);
3391                 napi_schedule(&skge->napi);
3392         }
3393
3394         if (status & IS_PA_TO_TX1)
3395                 skge_write16(hw, B3_PA_CTRL, PA_CLR_TO_TX1);
3396
3397         if (status & IS_PA_TO_RX1) {
3398                 ++hw->dev[0]->stats.rx_over_errors;
3399                 skge_write16(hw, B3_PA_CTRL, PA_CLR_TO_RX1);
3400         }
3401
3402
3403         if (status & IS_MAC1)
3404                 skge_mac_intr(hw, 0);
3405
3406         if (hw->dev[1]) {
3407                 struct skge_port *skge = netdev_priv(hw->dev[1]);
3408
3409                 if (status & (IS_XA2_F|IS_R2_F)) {
3410                         hw->intr_mask &= ~(IS_XA2_F|IS_R2_F);
3411                         napi_schedule(&skge->napi);
3412                 }
3413
3414                 if (status & IS_PA_TO_RX2) {
3415                         ++hw->dev[1]->stats.rx_over_errors;
3416                         skge_write16(hw, B3_PA_CTRL, PA_CLR_TO_RX2);
3417                 }
3418
3419                 if (status & IS_PA_TO_TX2)
3420                         skge_write16(hw, B3_PA_CTRL, PA_CLR_TO_TX2);
3421
3422                 if (status & IS_MAC2)
3423                         skge_mac_intr(hw, 1);
3424         }
3425
3426         if (status & IS_HW_ERR)
3427                 skge_error_irq(hw);
3428
3429         skge_write32(hw, B0_IMSK, hw->intr_mask);
3430         skge_read32(hw, B0_IMSK);
3431 out:
3432         spin_unlock(&hw->hw_lock);
3433
3434         return IRQ_RETVAL(handled);
3435 }
3436
3437 #ifdef CONFIG_NET_POLL_CONTROLLER
3438 static void skge_netpoll(struct net_device *dev)
3439 {
3440         struct skge_port *skge = netdev_priv(dev);
3441
3442         disable_irq(dev->irq);
3443         skge_intr(dev->irq, skge->hw);
3444         enable_irq(dev->irq);
3445 }
3446 #endif
3447
3448 static int skge_set_mac_address(struct net_device *dev, void *p)
3449 {
3450         struct skge_port *skge = netdev_priv(dev);
3451         struct skge_hw *hw = skge->hw;
3452         unsigned port = skge->port;
3453         const struct sockaddr *addr = p;
3454         u16 ctrl;
3455
3456         if (!is_valid_ether_addr(addr->sa_data))
3457                 return -EADDRNOTAVAIL;
3458
3459         memcpy(dev->dev_addr, addr->sa_data, ETH_ALEN);
3460
3461         if (!netif_running(dev)) {
3462                 memcpy_toio(hw->regs + B2_MAC_1 + port*8, dev->dev_addr, ETH_ALEN);
3463                 memcpy_toio(hw->regs + B2_MAC_2 + port*8, dev->dev_addr, ETH_ALEN);
3464         } else {
3465                 /* disable Rx */
3466                 spin_lock_bh(&hw->phy_lock);
3467                 ctrl = gma_read16(hw, port, GM_GP_CTRL);
3468                 gma_write16(hw, port, GM_GP_CTRL, ctrl & ~GM_GPCR_RX_ENA);
3469
3470                 memcpy_toio(hw->regs + B2_MAC_1 + port*8, dev->dev_addr, ETH_ALEN);
3471                 memcpy_toio(hw->regs + B2_MAC_2 + port*8, dev->dev_addr, ETH_ALEN);
3472
3473                 if (is_genesis(hw))
3474                         xm_outaddr(hw, port, XM_SA, dev->dev_addr);
3475                 else {
3476                         gma_set_addr(hw, port, GM_SRC_ADDR_1L, dev->dev_addr);
3477                         gma_set_addr(hw, port, GM_SRC_ADDR_2L, dev->dev_addr);
3478                 }
3479
3480                 gma_write16(hw, port, GM_GP_CTRL, ctrl);
3481                 spin_unlock_bh(&hw->phy_lock);
3482         }
3483
3484         return 0;
3485 }
3486
3487 static const struct {
3488         u8 id;
3489         const char *name;
3490 } skge_chips[] = {
3491         { CHIP_ID_GENESIS,      "Genesis" },
3492         { CHIP_ID_YUKON,         "Yukon" },
3493         { CHIP_ID_YUKON_LITE,    "Yukon-Lite"},
3494         { CHIP_ID_YUKON_LP,      "Yukon-LP"},
3495 };
3496
3497 static const char *skge_board_name(const struct skge_hw *hw)
3498 {
3499         int i;
3500         static char buf[16];
3501
3502         for (i = 0; i < ARRAY_SIZE(skge_chips); i++)
3503                 if (skge_chips[i].id == hw->chip_id)
3504                         return skge_chips[i].name;
3505
3506         snprintf(buf, sizeof buf, "chipid 0x%x", hw->chip_id);
3507         return buf;
3508 }
3509
3510
3511 /*
3512  * Setup the board data structure, but don't bring up
3513  * the port(s)
3514  */
3515 static int skge_reset(struct skge_hw *hw)
3516 {
3517         u32 reg;
3518         u16 ctst, pci_status;
3519         u8 t8, mac_cfg, pmd_type;
3520         int i;
3521
3522         ctst = skge_read16(hw, B0_CTST);
3523
3524         /* do a SW reset */
3525         skge_write8(hw, B0_CTST, CS_RST_SET);
3526         skge_write8(hw, B0_CTST, CS_RST_CLR);
3527
3528         /* clear PCI errors, if any */
3529         skge_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
3530         skge_write8(hw, B2_TST_CTRL2, 0);
3531
3532         pci_read_config_word(hw->pdev, PCI_STATUS, &pci_status);
3533         pci_write_config_word(hw->pdev, PCI_STATUS,
3534                               pci_status | PCI_STATUS_ERROR_BITS);
3535         skge_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
3536         skge_write8(hw, B0_CTST, CS_MRST_CLR);
3537
3538         /* restore CLK_RUN bits (for Yukon-Lite) */
3539         skge_write16(hw, B0_CTST,
3540                      ctst & (CS_CLK_RUN_HOT|CS_CLK_RUN_RST|CS_CLK_RUN_ENA));
3541
3542         hw->chip_id = skge_read8(hw, B2_CHIP_ID);
3543         hw->phy_type = skge_read8(hw, B2_E_1) & 0xf;
3544         pmd_type = skge_read8(hw, B2_PMD_TYP);
3545         hw->copper = (pmd_type == 'T' || pmd_type == '1');
3546
3547         switch (hw->chip_id) {
3548         case CHIP_ID_GENESIS:
3549 #ifdef CONFIG_SKGE_GENESIS
3550                 switch (hw->phy_type) {
3551                 case SK_PHY_XMAC:
3552                         hw->phy_addr = PHY_ADDR_XMAC;
3553                         break;
3554                 case SK_PHY_BCOM:
3555                         hw->phy_addr = PHY_ADDR_BCOM;
3556                         break;
3557                 default:
3558                         dev_err(&hw->pdev->dev, "unsupported phy type 0x%x\n",
3559                                hw->phy_type);
3560                         return -EOPNOTSUPP;
3561                 }
3562                 break;
3563 #else
3564                 dev_err(&hw->pdev->dev, "Genesis chip detected but not configured\n");
3565                 return -EOPNOTSUPP;
3566 #endif
3567
3568         case CHIP_ID_YUKON:
3569         case CHIP_ID_YUKON_LITE:
3570         case CHIP_ID_YUKON_LP:
3571                 if (hw->phy_type < SK_PHY_MARV_COPPER && pmd_type != 'S')
3572                         hw->copper = 1;
3573
3574                 hw->phy_addr = PHY_ADDR_MARV;
3575                 break;
3576
3577         default:
3578                 dev_err(&hw->pdev->dev, "unsupported chip type 0x%x\n",
3579                        hw->chip_id);
3580                 return -EOPNOTSUPP;
3581         }
3582
3583         mac_cfg = skge_read8(hw, B2_MAC_CFG);
3584         hw->ports = (mac_cfg & CFG_SNG_MAC) ? 1 : 2;
3585         hw->chip_rev = (mac_cfg & CFG_CHIP_R_MSK) >> 4;
3586
3587         /* read the adapters RAM size */
3588         t8 = skge_read8(hw, B2_E_0);
3589         if (is_genesis(hw)) {
3590                 if (t8 == 3) {
3591                         /* special case: 4 x 64k x 36, offset = 0x80000 */
3592                         hw->ram_size = 0x100000;
3593                         hw->ram_offset = 0x80000;
3594                 } else
3595                         hw->ram_size = t8 * 512;
3596         } else if (t8 == 0)
3597                 hw->ram_size = 0x20000;
3598         else
3599                 hw->ram_size = t8 * 4096;
3600
3601         hw->intr_mask = IS_HW_ERR;
3602
3603         /* Use PHY IRQ for all but fiber based Genesis board */
3604         if (!(is_genesis(hw) && hw->phy_type == SK_PHY_XMAC))
3605                 hw->intr_mask |= IS_EXT_REG;
3606
3607         if (is_genesis(hw))
3608                 genesis_init(hw);
3609         else {
3610                 /* switch power to VCC (WA for VAUX problem) */
3611                 skge_write8(hw, B0_POWER_CTRL,
3612                             PC_VAUX_ENA | PC_VCC_ENA | PC_VAUX_OFF | PC_VCC_ON);
3613
3614                 /* avoid boards with stuck Hardware error bits */
3615                 if ((skge_read32(hw, B0_ISRC) & IS_HW_ERR) &&
3616                     (skge_read32(hw, B0_HWE_ISRC) & IS_IRQ_SENSOR)) {
3617                         dev_warn(&hw->pdev->dev, "stuck hardware sensor bit\n");
3618                         hw->intr_mask &= ~IS_HW_ERR;
3619                 }
3620
3621                 /* Clear PHY COMA */
3622                 skge_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
3623                 pci_read_config_dword(hw->pdev, PCI_DEV_REG1, &reg);
3624                 reg &= ~PCI_PHY_COMA;
3625                 pci_write_config_dword(hw->pdev, PCI_DEV_REG1, reg);
3626                 skge_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
3627
3628
3629                 for (i = 0; i < hw->ports; i++) {
3630                         skge_write16(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_SET);
3631                         skge_write16(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_CLR);
3632                 }
3633         }
3634
3635         /* turn off hardware timer (unused) */
3636         skge_write8(hw, B2_TI_CTRL, TIM_STOP);
3637         skge_write8(hw, B2_TI_CTRL, TIM_CLR_IRQ);
3638         skge_write8(hw, B0_LED, LED_STAT_ON);
3639
3640         /* enable the Tx Arbiters */
3641         for (i = 0; i < hw->ports; i++)
3642                 skge_write8(hw, SK_REG(i, TXA_CTRL), TXA_ENA_ARB);
3643
3644         /* Initialize ram interface */
3645         skge_write16(hw, B3_RI_CTRL, RI_RST_CLR);
3646
3647         skge_write8(hw, B3_RI_WTO_R1, SK_RI_TO_53);
3648         skge_write8(hw, B3_RI_WTO_XA1, SK_RI_TO_53);
3649         skge_write8(hw, B3_RI_WTO_XS1, SK_RI_TO_53);
3650         skge_write8(hw, B3_RI_RTO_R1, SK_RI_TO_53);
3651         skge_write8(hw, B3_RI_RTO_XA1, SK_RI_TO_53);
3652         skge_write8(hw, B3_RI_RTO_XS1, SK_RI_TO_53);
3653         skge_write8(hw, B3_RI_WTO_R2, SK_RI_TO_53);
3654         skge_write8(hw, B3_RI_WTO_XA2, SK_RI_TO_53);
3655         skge_write8(hw, B3_RI_WTO_XS2, SK_RI_TO_53);
3656         skge_write8(hw, B3_RI_RTO_R2, SK_RI_TO_53);
3657         skge_write8(hw, B3_RI_RTO_XA2, SK_RI_TO_53);
3658         skge_write8(hw, B3_RI_RTO_XS2, SK_RI_TO_53);
3659
3660         skge_write32(hw, B0_HWE_IMSK, IS_ERR_MSK);
3661
3662         /* Set interrupt moderation for Transmit only
3663          * Receive interrupts avoided by NAPI
3664          */
3665         skge_write32(hw, B2_IRQM_MSK, IS_XA1_F|IS_XA2_F);
3666         skge_write32(hw, B2_IRQM_INI, skge_usecs2clk(hw, 100));
3667         skge_write32(hw, B2_IRQM_CTRL, TIM_START);
3668
3669         /* Leave irq disabled until first port is brought up. */
3670         skge_write32(hw, B0_IMSK, 0);
3671
3672         for (i = 0; i < hw->ports; i++) {
3673                 if (is_genesis(hw))
3674                         genesis_reset(hw, i);
3675                 else
3676                         yukon_reset(hw, i);
3677         }
3678
3679         return 0;
3680 }
3681
3682
3683 #ifdef CONFIG_SKGE_DEBUG
3684
3685 static struct dentry *skge_debug;
3686
3687 static int skge_debug_show(struct seq_file *seq, void *v)
3688 {
3689         struct net_device *dev = seq->private;
3690         const struct skge_port *skge = netdev_priv(dev);
3691         const struct skge_hw *hw = skge->hw;
3692         const struct skge_element *e;
3693
3694         if (!netif_running(dev))
3695                 return -ENETDOWN;
3696
3697         seq_printf(seq, "IRQ src=%x mask=%x\n", skge_read32(hw, B0_ISRC),
3698                    skge_read32(hw, B0_IMSK));
3699
3700         seq_printf(seq, "Tx Ring: (%d)\n", skge_avail(&skge->tx_ring));
3701         for (e = skge->tx_ring.to_clean; e != skge->tx_ring.to_use; e = e->next) {
3702                 const struct skge_tx_desc *t = e->desc;
3703                 seq_printf(seq, "%#x dma=%#x%08x %#x csum=%#x/%x/%x\n",
3704                            t->control, t->dma_hi, t->dma_lo, t->status,
3705                            t->csum_offs, t->csum_write, t->csum_start);
3706         }
3707
3708         seq_printf(seq, "\nRx Ring:\n");
3709         for (e = skge->rx_ring.to_clean; ; e = e->next) {
3710                 const struct skge_rx_desc *r = e->desc;
3711
3712                 if (r->control & BMU_OWN)
3713                         break;
3714
3715                 seq_printf(seq, "%#x dma=%#x%08x %#x %#x csum=%#x/%x\n",
3716                            r->control, r->dma_hi, r->dma_lo, r->status,
3717                            r->timestamp, r->csum1, r->csum1_start);
3718         }
3719
3720         return 0;
3721 }
3722
3723 static int skge_debug_open(struct inode *inode, struct file *file)
3724 {
3725         return single_open(file, skge_debug_show, inode->i_private);
3726 }
3727
3728 static const struct file_operations skge_debug_fops = {
3729         .owner          = THIS_MODULE,
3730         .open           = skge_debug_open,
3731         .read           = seq_read,
3732         .llseek         = seq_lseek,
3733         .release        = single_release,
3734 };
3735
3736 /*
3737  * Use network device events to create/remove/rename
3738  * debugfs file entries
3739  */
3740 static int skge_device_event(struct notifier_block *unused,
3741                              unsigned long event, void *ptr)
3742 {
3743         struct net_device *dev = ptr;
3744         struct skge_port *skge;
3745         struct dentry *d;
3746
3747         if (dev->netdev_ops->ndo_open != &skge_up || !skge_debug)
3748                 goto done;
3749
3750         skge = netdev_priv(dev);
3751         switch (event) {
3752         case NETDEV_CHANGENAME:
3753                 if (skge->debugfs) {
3754                         d = debugfs_rename(skge_debug, skge->debugfs,
3755                                            skge_debug, dev->name);
3756                         if (d)
3757                                 skge->debugfs = d;
3758                         else {
3759                                 netdev_info(dev, "rename failed\n");
3760                                 debugfs_remove(skge->debugfs);
3761                         }
3762                 }
3763                 break;
3764
3765         case NETDEV_GOING_DOWN:
3766                 if (skge->debugfs) {
3767                         debugfs_remove(skge->debugfs);
3768                         skge->debugfs = NULL;
3769                 }
3770                 break;
3771
3772         case NETDEV_UP:
3773                 d = debugfs_create_file(dev->name, S_IRUGO,
3774                                         skge_debug, dev,
3775                                         &skge_debug_fops);
3776                 if (!d || IS_ERR(d))
3777                         netdev_info(dev, "debugfs create failed\n");
3778                 else
3779                         skge->debugfs = d;
3780                 break;
3781         }
3782
3783 done:
3784         return NOTIFY_DONE;
3785 }
3786
3787 static struct notifier_block skge_notifier = {
3788         .notifier_call = skge_device_event,
3789 };
3790
3791
3792 static __init void skge_debug_init(void)
3793 {
3794         struct dentry *ent;
3795
3796         ent = debugfs_create_dir("skge", NULL);
3797         if (!ent || IS_ERR(ent)) {
3798                 pr_info("debugfs create directory failed\n");
3799                 return;
3800         }
3801
3802         skge_debug = ent;
3803         register_netdevice_notifier(&skge_notifier);
3804 }
3805
3806 static __exit void skge_debug_cleanup(void)
3807 {
3808         if (skge_debug) {
3809                 unregister_netdevice_notifier(&skge_notifier);
3810                 debugfs_remove(skge_debug);
3811                 skge_debug = NULL;
3812         }
3813 }
3814
3815 #else
3816 #define skge_debug_init()
3817 #define skge_debug_cleanup()
3818 #endif
3819
3820 static const struct net_device_ops skge_netdev_ops = {
3821         .ndo_open               = skge_up,
3822         .ndo_stop               = skge_down,
3823         .ndo_start_xmit         = skge_xmit_frame,
3824         .ndo_do_ioctl           = skge_ioctl,
3825         .ndo_get_stats          = skge_get_stats,
3826         .ndo_tx_timeout         = skge_tx_timeout,
3827         .ndo_change_mtu         = skge_change_mtu,
3828         .ndo_validate_addr      = eth_validate_addr,
3829         .ndo_set_rx_mode        = skge_set_multicast,
3830         .ndo_set_mac_address    = skge_set_mac_address,
3831 #ifdef CONFIG_NET_POLL_CONTROLLER
3832         .ndo_poll_controller    = skge_netpoll,
3833 #endif
3834 };
3835
3836
3837 /* Initialize network device */
3838 static struct net_device *skge_devinit(struct skge_hw *hw, int port,
3839                                        int highmem)
3840 {
3841         struct skge_port *skge;
3842         struct net_device *dev = alloc_etherdev(sizeof(*skge));
3843
3844         if (!dev) {
3845                 dev_err(&hw->pdev->dev, "etherdev alloc failed\n");
3846                 return NULL;
3847         }
3848
3849         SET_NETDEV_DEV(dev, &hw->pdev->dev);
3850         dev->netdev_ops = &skge_netdev_ops;
3851         dev->ethtool_ops = &skge_ethtool_ops;
3852         dev->watchdog_timeo = TX_WATCHDOG;
3853         dev->irq = hw->pdev->irq;
3854
3855         if (highmem)
3856                 dev->features |= NETIF_F_HIGHDMA;
3857
3858         skge = netdev_priv(dev);
3859         netif_napi_add(dev, &skge->napi, skge_poll, NAPI_WEIGHT);
3860         skge->netdev = dev;
3861         skge->hw = hw;
3862         skge->msg_enable = netif_msg_init(debug, default_msg);
3863
3864         skge->tx_ring.count = DEFAULT_TX_RING_SIZE;
3865         skge->rx_ring.count = DEFAULT_RX_RING_SIZE;
3866
3867         /* Auto speed and flow control */
3868         skge->autoneg = AUTONEG_ENABLE;
3869         skge->flow_control = FLOW_MODE_SYM_OR_REM;
3870         skge->duplex = -1;
3871         skge->speed = -1;
3872         skge->advertising = skge_supported_modes(hw);
3873
3874         if (device_can_wakeup(&hw->pdev->dev)) {
3875                 skge->wol = wol_supported(hw) & WAKE_MAGIC;
3876                 device_set_wakeup_enable(&hw->pdev->dev, skge->wol);
3877         }
3878
3879         hw->dev[port] = dev;
3880
3881         skge->port = port;
3882
3883         /* Only used for Genesis XMAC */
3884         if (is_genesis(hw))
3885             setup_timer(&skge->link_timer, xm_link_timer, (unsigned long) skge);
3886         else {
3887                 dev->hw_features = NETIF_F_IP_CSUM | NETIF_F_SG |
3888                                    NETIF_F_RXCSUM;
3889                 dev->features |= dev->hw_features;
3890         }
3891
3892         /* read the mac address */
3893         memcpy_fromio(dev->dev_addr, hw->regs + B2_MAC_1 + port*8, ETH_ALEN);
3894         memcpy(dev->perm_addr, dev->dev_addr, dev->addr_len);
3895
3896         return dev;
3897 }
3898
3899 static void __devinit skge_show_addr(struct net_device *dev)
3900 {
3901         const struct skge_port *skge = netdev_priv(dev);
3902
3903         netif_info(skge, probe, skge->netdev, "addr %pM\n", dev->dev_addr);
3904 }
3905
3906 static int only_32bit_dma;
3907
3908 static int __devinit skge_probe(struct pci_dev *pdev,
3909                                 const struct pci_device_id *ent)
3910 {
3911         struct net_device *dev, *dev1;
3912         struct skge_hw *hw;
3913         int err, using_dac = 0;
3914
3915         err = pci_enable_device(pdev);
3916         if (err) {
3917                 dev_err(&pdev->dev, "cannot enable PCI device\n");
3918                 goto err_out;
3919         }
3920
3921         err = pci_request_regions(pdev, DRV_NAME);
3922         if (err) {
3923                 dev_err(&pdev->dev, "cannot obtain PCI resources\n");
3924                 goto err_out_disable_pdev;
3925         }
3926
3927         pci_set_master(pdev);
3928
3929         if (!only_32bit_dma && !pci_set_dma_mask(pdev, DMA_BIT_MASK(64))) {
3930                 using_dac = 1;
3931                 err = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(64));
3932         } else if (!(err = pci_set_dma_mask(pdev, DMA_BIT_MASK(32)))) {
3933                 using_dac = 0;
3934                 err = pci_set_consistent_dma_mask(pdev, DMA_BIT_MASK(32));
3935         }
3936
3937         if (err) {
3938                 dev_err(&pdev->dev, "no usable DMA configuration\n");
3939                 goto err_out_free_regions;
3940         }
3941
3942 #ifdef __BIG_ENDIAN
3943         /* byte swap descriptors in hardware */
3944         {
3945                 u32 reg;
3946
3947                 pci_read_config_dword(pdev, PCI_DEV_REG2, &reg);
3948                 reg |= PCI_REV_DESC;
3949                 pci_write_config_dword(pdev, PCI_DEV_REG2, reg);
3950         }
3951 #endif
3952
3953         err = -ENOMEM;
3954         /* space for skge@pci:0000:04:00.0 */
3955         hw = kzalloc(sizeof(*hw) + strlen(DRV_NAME "@pci:")
3956                      + strlen(pci_name(pdev)) + 1, GFP_KERNEL);
3957         if (!hw) {
3958                 dev_err(&pdev->dev, "cannot allocate hardware struct\n");
3959                 goto err_out_free_regions;
3960         }
3961         sprintf(hw->irq_name, DRV_NAME "@pci:%s", pci_name(pdev));
3962
3963         hw->pdev = pdev;
3964         spin_lock_init(&hw->hw_lock);
3965         spin_lock_init(&hw->phy_lock);
3966         tasklet_init(&hw->phy_task, skge_extirq, (unsigned long) hw);
3967
3968         hw->regs = ioremap_nocache(pci_resource_start(pdev, 0), 0x4000);
3969         if (!hw->regs) {
3970                 dev_err(&pdev->dev, "cannot map device registers\n");
3971                 goto err_out_free_hw;
3972         }
3973
3974         err = skge_reset(hw);
3975         if (err)
3976                 goto err_out_iounmap;
3977
3978         pr_info("%s addr 0x%llx irq %d chip %s rev %d\n",
3979                 DRV_VERSION,
3980                 (unsigned long long)pci_resource_start(pdev, 0), pdev->irq,
3981                 skge_board_name(hw), hw->chip_rev);
3982
3983         dev = skge_devinit(hw, 0, using_dac);
3984         if (!dev)
3985                 goto err_out_led_off;
3986
3987         /* Some motherboards are broken and has zero in ROM. */
3988         if (!is_valid_ether_addr(dev->dev_addr))
3989                 dev_warn(&pdev->dev, "bad (zero?) ethernet address in rom\n");
3990
3991         err = register_netdev(dev);
3992         if (err) {
3993                 dev_err(&pdev->dev, "cannot register net device\n");
3994                 goto err_out_free_netdev;
3995         }
3996
3997         skge_show_addr(dev);
3998
3999         if (hw->ports > 1) {
4000                 dev1 = skge_devinit(hw, 1, using_dac);
4001                 if (!dev1) {
4002                         err = -ENOMEM;
4003                         goto err_out_unregister;
4004                 }
4005
4006                 err = register_netdev(dev1);
4007                 if (err) {
4008                         dev_err(&pdev->dev, "cannot register second net device\n");
4009                         goto err_out_free_dev1;
4010                 }
4011
4012                 err = request_irq(pdev->irq, skge_intr, IRQF_SHARED,
4013                                   hw->irq_name, hw);
4014                 if (err) {
4015                         dev_err(&pdev->dev, "cannot assign irq %d\n",
4016                                 pdev->irq);
4017                         goto err_out_unregister_dev1;
4018                 }
4019
4020                 skge_show_addr(dev1);
4021         }
4022         pci_set_drvdata(pdev, hw);
4023
4024         return 0;
4025
4026 err_out_unregister_dev1:
4027         unregister_netdev(dev1);
4028 err_out_free_dev1:
4029         free_netdev(dev1);
4030 err_out_unregister:
4031         unregister_netdev(dev);
4032 err_out_free_netdev:
4033         free_netdev(dev);
4034 err_out_led_off:
4035         skge_write16(hw, B0_LED, LED_STAT_OFF);
4036 err_out_iounmap:
4037         iounmap(hw->regs);
4038 err_out_free_hw:
4039         kfree(hw);
4040 err_out_free_regions:
4041         pci_release_regions(pdev);
4042 err_out_disable_pdev:
4043         pci_disable_device(pdev);
4044         pci_set_drvdata(pdev, NULL);
4045 err_out:
4046         return err;
4047 }
4048
4049 static void __devexit skge_remove(struct pci_dev *pdev)
4050 {
4051         struct skge_hw *hw  = pci_get_drvdata(pdev);
4052         struct net_device *dev0, *dev1;
4053
4054         if (!hw)
4055                 return;
4056
4057         dev1 = hw->dev[1];
4058         if (dev1)
4059                 unregister_netdev(dev1);
4060         dev0 = hw->dev[0];
4061         unregister_netdev(dev0);
4062
4063         tasklet_disable(&hw->phy_task);
4064
4065         spin_lock_irq(&hw->hw_lock);
4066         hw->intr_mask = 0;
4067
4068         if (hw->ports > 1) {
4069                 skge_write32(hw, B0_IMSK, 0);
4070                 skge_read32(hw, B0_IMSK);
4071                 free_irq(pdev->irq, hw);
4072         }
4073         spin_unlock_irq(&hw->hw_lock);
4074
4075         skge_write16(hw, B0_LED, LED_STAT_OFF);
4076         skge_write8(hw, B0_CTST, CS_RST_SET);
4077
4078         if (hw->ports > 1)
4079                 free_irq(pdev->irq, hw);
4080         pci_release_regions(pdev);
4081         pci_disable_device(pdev);
4082         if (dev1)
4083                 free_netdev(dev1);
4084         free_netdev(dev0);
4085
4086         iounmap(hw->regs);
4087         kfree(hw);
4088         pci_set_drvdata(pdev, NULL);
4089 }
4090
4091 #ifdef CONFIG_PM_SLEEP
4092 static int skge_suspend(struct device *dev)
4093 {
4094         struct pci_dev *pdev = to_pci_dev(dev);
4095         struct skge_hw *hw  = pci_get_drvdata(pdev);
4096         int i;
4097
4098         if (!hw)
4099                 return 0;
4100
4101         for (i = 0; i < hw->ports; i++) {
4102                 struct net_device *dev = hw->dev[i];
4103                 struct skge_port *skge = netdev_priv(dev);
4104
4105                 if (netif_running(dev))
4106                         skge_down(dev);
4107
4108                 if (skge->wol)
4109                         skge_wol_init(skge);
4110         }
4111
4112         skge_write32(hw, B0_IMSK, 0);
4113
4114         return 0;
4115 }
4116
4117 static int skge_resume(struct device *dev)
4118 {
4119         struct pci_dev *pdev = to_pci_dev(dev);
4120         struct skge_hw *hw  = pci_get_drvdata(pdev);
4121         int i, err;
4122
4123         if (!hw)
4124                 return 0;
4125
4126         err = skge_reset(hw);
4127         if (err)
4128                 goto out;
4129
4130         for (i = 0; i < hw->ports; i++) {
4131                 struct net_device *dev = hw->dev[i];
4132
4133                 if (netif_running(dev)) {
4134                         err = skge_up(dev);
4135
4136                         if (err) {
4137                                 netdev_err(dev, "could not up: %d\n", err);
4138                                 dev_close(dev);
4139                                 goto out;
4140                         }
4141                 }
4142         }
4143 out:
4144         return err;
4145 }
4146
4147 static SIMPLE_DEV_PM_OPS(skge_pm_ops, skge_suspend, skge_resume);
4148 #define SKGE_PM_OPS (&skge_pm_ops)
4149
4150 #else
4151
4152 #define SKGE_PM_OPS NULL
4153 #endif /* CONFIG_PM_SLEEP */
4154
4155 static void skge_shutdown(struct pci_dev *pdev)
4156 {
4157         struct skge_hw *hw  = pci_get_drvdata(pdev);
4158         int i;
4159
4160         if (!hw)
4161                 return;
4162
4163         for (i = 0; i < hw->ports; i++) {
4164                 struct net_device *dev = hw->dev[i];
4165                 struct skge_port *skge = netdev_priv(dev);
4166
4167                 if (skge->wol)
4168                         skge_wol_init(skge);
4169         }
4170
4171         pci_wake_from_d3(pdev, device_may_wakeup(&pdev->dev));
4172         pci_set_power_state(pdev, PCI_D3hot);
4173 }
4174
4175 static struct pci_driver skge_driver = {
4176         .name =         DRV_NAME,
4177         .id_table =     skge_id_table,
4178         .probe =        skge_probe,
4179         .remove =       __devexit_p(skge_remove),
4180         .shutdown =     skge_shutdown,
4181         .driver.pm =    SKGE_PM_OPS,
4182 };
4183
4184 static struct dmi_system_id skge_32bit_dma_boards[] = {
4185         {
4186                 .ident = "Gigabyte nForce boards",
4187                 .matches = {
4188                         DMI_MATCH(DMI_BOARD_VENDOR, "Gigabyte Technology Co"),
4189                         DMI_MATCH(DMI_BOARD_NAME, "nForce"),
4190                 },
4191         },
4192         {}
4193 };
4194
4195 static int __init skge_init_module(void)
4196 {
4197         if (dmi_check_system(skge_32bit_dma_boards))
4198                 only_32bit_dma = 1;
4199         skge_debug_init();
4200         return pci_register_driver(&skge_driver);
4201 }
4202
4203 static void __exit skge_cleanup_module(void)
4204 {
4205         pci_unregister_driver(&skge_driver);
4206         skge_debug_cleanup();
4207 }
4208
4209 module_init(skge_init_module);
4210 module_exit(skge_cleanup_module);