3f5db83c7cbb29d6d1d313f961839ecdf7cd0873
[linux-2.6.git] / drivers / net / davinci_emac.c
1 /*
2  * DaVinci Ethernet Medium Access Controller
3  *
4  * DaVinci EMAC is based upon CPPI 3.0 TI DMA engine
5  *
6  * Copyright (C) 2009 Texas Instruments.
7  *
8  * ---------------------------------------------------------------------------
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License as published by
12  * the Free Software Foundation; either version 2 of the License, or
13  * (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
23  * ---------------------------------------------------------------------------
24  * History:
25  * 0-5 A number of folks worked on this driver in bits and pieces but the major
26  *     contribution came from Suraj Iyer and Anant Gole
27  * 6.0 Anant Gole - rewrote the driver as per Linux conventions
28  * 6.1 Chaithrika U S - added support for Gigabit and RMII features,
29  *     PHY layer usage
30  */
31
32 /** Pending Items in this driver:
33  * 1. Use Linux cache infrastcture for DMA'ed memory (dma_xxx functions)
34  */
35
36 #include <linux/module.h>
37 #include <linux/kernel.h>
38 #include <linux/sched.h>
39 #include <linux/string.h>
40 #include <linux/timer.h>
41 #include <linux/errno.h>
42 #include <linux/in.h>
43 #include <linux/ioport.h>
44 #include <linux/slab.h>
45 #include <linux/mm.h>
46 #include <linux/interrupt.h>
47 #include <linux/init.h>
48 #include <linux/netdevice.h>
49 #include <linux/etherdevice.h>
50 #include <linux/skbuff.h>
51 #include <linux/ethtool.h>
52 #include <linux/highmem.h>
53 #include <linux/proc_fs.h>
54 #include <linux/ctype.h>
55 #include <linux/version.h>
56 #include <linux/spinlock.h>
57 #include <linux/dma-mapping.h>
58 #include <linux/clk.h>
59 #include <linux/platform_device.h>
60 #include <linux/semaphore.h>
61 #include <linux/phy.h>
62 #include <linux/bitops.h>
63 #include <linux/io.h>
64 #include <linux/uaccess.h>
65
66 #include <asm/irq.h>
67 #include <asm/page.h>
68
69 #include <mach/emac.h>
70
71 static int debug_level;
72 module_param(debug_level, int, 0);
73 MODULE_PARM_DESC(debug_level, "DaVinci EMAC debug level (NETIF_MSG bits)");
74
75 /* Netif debug messages possible */
76 #define DAVINCI_EMAC_DEBUG      (NETIF_MSG_DRV | \
77                                 NETIF_MSG_PROBE | \
78                                 NETIF_MSG_LINK | \
79                                 NETIF_MSG_TIMER | \
80                                 NETIF_MSG_IFDOWN | \
81                                 NETIF_MSG_IFUP | \
82                                 NETIF_MSG_RX_ERR | \
83                                 NETIF_MSG_TX_ERR | \
84                                 NETIF_MSG_TX_QUEUED | \
85                                 NETIF_MSG_INTR | \
86                                 NETIF_MSG_TX_DONE | \
87                                 NETIF_MSG_RX_STATUS | \
88                                 NETIF_MSG_PKTDATA | \
89                                 NETIF_MSG_HW | \
90                                 NETIF_MSG_WOL)
91
92 /* version info */
93 #define EMAC_MAJOR_VERSION      6
94 #define EMAC_MINOR_VERSION      1
95 #define EMAC_MODULE_VERSION     "6.1"
96 MODULE_VERSION(EMAC_MODULE_VERSION);
97 static const char emac_version_string[] = "TI DaVinci EMAC Linux v6.1";
98
99 /* Configuration items */
100 #define EMAC_DEF_PASS_CRC               (0) /* Do not pass CRC upto frames */
101 #define EMAC_DEF_QOS_EN                 (0) /* EMAC proprietary QoS disabled */
102 #define EMAC_DEF_NO_BUFF_CHAIN          (0) /* No buffer chain */
103 #define EMAC_DEF_MACCTRL_FRAME_EN       (0) /* Discard Maccontrol frames */
104 #define EMAC_DEF_SHORT_FRAME_EN         (0) /* Discard short frames */
105 #define EMAC_DEF_ERROR_FRAME_EN         (0) /* Discard error frames */
106 #define EMAC_DEF_PROM_EN                (0) /* Promiscous disabled */
107 #define EMAC_DEF_PROM_CH                (0) /* Promiscous channel is 0 */
108 #define EMAC_DEF_BCAST_EN               (1) /* Broadcast enabled */
109 #define EMAC_DEF_BCAST_CH               (0) /* Broadcast channel is 0 */
110 #define EMAC_DEF_MCAST_EN               (1) /* Multicast enabled */
111 #define EMAC_DEF_MCAST_CH               (0) /* Multicast channel is 0 */
112
113 #define EMAC_DEF_TXPRIO_FIXED           (1) /* TX Priority is fixed */
114 #define EMAC_DEF_TXPACING_EN            (0) /* TX pacing NOT supported*/
115
116 #define EMAC_DEF_BUFFER_OFFSET          (0) /* Buffer offset to DMA (future) */
117 #define EMAC_DEF_MIN_ETHPKTSIZE         (60) /* Minimum ethernet pkt size */
118 #define EMAC_DEF_MAX_FRAME_SIZE         (1500 + 14 + 4 + 4)
119 #define EMAC_DEF_TX_CH                  (0) /* Default 0th channel */
120 #define EMAC_DEF_RX_CH                  (0) /* Default 0th channel */
121 #define EMAC_DEF_MDIO_TICK_MS           (10) /* typically 1 tick=1 ms) */
122 #define EMAC_DEF_MAX_TX_CH              (1) /* Max TX channels configured */
123 #define EMAC_DEF_MAX_RX_CH              (1) /* Max RX channels configured */
124 #define EMAC_POLL_WEIGHT                (64) /* Default NAPI poll weight */
125
126 /* Buffer descriptor parameters */
127 #define EMAC_DEF_TX_MAX_SERVICE         (32) /* TX max service BD's */
128 #define EMAC_DEF_RX_MAX_SERVICE         (64) /* should = netdev->weight */
129
130 /* EMAC register related defines */
131 #define EMAC_ALL_MULTI_REG_VALUE        (0xFFFFFFFF)
132 #define EMAC_NUM_MULTICAST_BITS         (64)
133 #define EMAC_TEARDOWN_VALUE             (0xFFFFFFFC)
134 #define EMAC_TX_CONTROL_TX_ENABLE_VAL   (0x1)
135 #define EMAC_RX_CONTROL_RX_ENABLE_VAL   (0x1)
136 #define EMAC_MAC_HOST_ERR_INTMASK_VAL   (0x2)
137 #define EMAC_RX_UNICAST_CLEAR_ALL       (0xFF)
138 #define EMAC_INT_MASK_CLEAR             (0xFF)
139
140 /* RX MBP register bit positions */
141 #define EMAC_RXMBP_PASSCRC_MASK         BIT(30)
142 #define EMAC_RXMBP_QOSEN_MASK           BIT(29)
143 #define EMAC_RXMBP_NOCHAIN_MASK         BIT(28)
144 #define EMAC_RXMBP_CMFEN_MASK           BIT(24)
145 #define EMAC_RXMBP_CSFEN_MASK           BIT(23)
146 #define EMAC_RXMBP_CEFEN_MASK           BIT(22)
147 #define EMAC_RXMBP_CAFEN_MASK           BIT(21)
148 #define EMAC_RXMBP_PROMCH_SHIFT         (16)
149 #define EMAC_RXMBP_PROMCH_MASK          (0x7 << 16)
150 #define EMAC_RXMBP_BROADEN_MASK         BIT(13)
151 #define EMAC_RXMBP_BROADCH_SHIFT        (8)
152 #define EMAC_RXMBP_BROADCH_MASK         (0x7 << 8)
153 #define EMAC_RXMBP_MULTIEN_MASK         BIT(5)
154 #define EMAC_RXMBP_MULTICH_SHIFT        (0)
155 #define EMAC_RXMBP_MULTICH_MASK         (0x7)
156 #define EMAC_RXMBP_CHMASK               (0x7)
157
158 /* EMAC register definitions/bit maps used */
159 # define EMAC_MBP_RXPROMISC             (0x00200000)
160 # define EMAC_MBP_PROMISCCH(ch)         (((ch) & 0x7) << 16)
161 # define EMAC_MBP_RXBCAST               (0x00002000)
162 # define EMAC_MBP_BCASTCHAN(ch)         (((ch) & 0x7) << 8)
163 # define EMAC_MBP_RXMCAST               (0x00000020)
164 # define EMAC_MBP_MCASTCHAN(ch)         ((ch) & 0x7)
165
166 /* EMAC mac_control register */
167 #define EMAC_MACCONTROL_TXPTYPE         BIT(9)
168 #define EMAC_MACCONTROL_TXPACEEN        BIT(6)
169 #define EMAC_MACCONTROL_GMIIEN          BIT(5)
170 #define EMAC_MACCONTROL_GIGABITEN       BIT(7)
171 #define EMAC_MACCONTROL_FULLDUPLEXEN    BIT(0)
172 #define EMAC_MACCONTROL_RMIISPEED_MASK  BIT(15)
173
174 /* GIGABIT MODE related bits */
175 #define EMAC_DM646X_MACCONTORL_GIG      BIT(7)
176 #define EMAC_DM646X_MACCONTORL_GIGFORCE BIT(17)
177
178 /* EMAC mac_status register */
179 #define EMAC_MACSTATUS_TXERRCODE_MASK   (0xF00000)
180 #define EMAC_MACSTATUS_TXERRCODE_SHIFT  (20)
181 #define EMAC_MACSTATUS_TXERRCH_MASK     (0x7)
182 #define EMAC_MACSTATUS_TXERRCH_SHIFT    (16)
183 #define EMAC_MACSTATUS_RXERRCODE_MASK   (0xF000)
184 #define EMAC_MACSTATUS_RXERRCODE_SHIFT  (12)
185 #define EMAC_MACSTATUS_RXERRCH_MASK     (0x7)
186 #define EMAC_MACSTATUS_RXERRCH_SHIFT    (8)
187
188 /* EMAC RX register masks */
189 #define EMAC_RX_MAX_LEN_MASK            (0xFFFF)
190 #define EMAC_RX_BUFFER_OFFSET_MASK      (0xFFFF)
191
192 /* MAC_IN_VECTOR (0x180) register bit fields */
193 #define EMAC_DM644X_MAC_IN_VECTOR_HOST_INT      BIT(17)
194 #define EMAC_DM644X_MAC_IN_VECTOR_STATPEND_INT  BIT(16)
195 #define EMAC_DM644X_MAC_IN_VECTOR_RX_INT_VEC    BIT(8)
196 #define EMAC_DM644X_MAC_IN_VECTOR_TX_INT_VEC    BIT(0)
197
198 /** NOTE:: For DM646x the IN_VECTOR has changed */
199 #define EMAC_DM646X_MAC_IN_VECTOR_RX_INT_VEC    BIT(EMAC_DEF_RX_CH)
200 #define EMAC_DM646X_MAC_IN_VECTOR_TX_INT_VEC    BIT(16 + EMAC_DEF_TX_CH)
201 #define EMAC_DM646X_MAC_IN_VECTOR_HOST_INT      BIT(26)
202 #define EMAC_DM646X_MAC_IN_VECTOR_STATPEND_INT  BIT(27)
203
204 /* CPPI bit positions */
205 #define EMAC_CPPI_SOP_BIT               BIT(31)
206 #define EMAC_CPPI_EOP_BIT               BIT(30)
207 #define EMAC_CPPI_OWNERSHIP_BIT         BIT(29)
208 #define EMAC_CPPI_EOQ_BIT               BIT(28)
209 #define EMAC_CPPI_TEARDOWN_COMPLETE_BIT BIT(27)
210 #define EMAC_CPPI_PASS_CRC_BIT          BIT(26)
211 #define EMAC_RX_BD_BUF_SIZE             (0xFFFF)
212 #define EMAC_BD_LENGTH_FOR_CACHE        (16) /* only CPPI bytes */
213 #define EMAC_RX_BD_PKT_LENGTH_MASK      (0xFFFF)
214
215 /* Max hardware defines */
216 #define EMAC_MAX_TXRX_CHANNELS           (8)  /* Max hardware channels */
217 #define EMAC_DEF_MAX_MULTICAST_ADDRESSES (64) /* Max mcast addr's */
218
219 /* EMAC Peripheral Device Register Memory Layout structure */
220 #define EMAC_TXIDVER            0x0
221 #define EMAC_TXCONTROL          0x4
222 #define EMAC_TXTEARDOWN         0x8
223 #define EMAC_RXIDVER            0x10
224 #define EMAC_RXCONTROL          0x14
225 #define EMAC_RXTEARDOWN         0x18
226 #define EMAC_TXINTSTATRAW       0x80
227 #define EMAC_TXINTSTATMASKED    0x84
228 #define EMAC_TXINTMASKSET       0x88
229 #define EMAC_TXINTMASKCLEAR     0x8C
230 #define EMAC_MACINVECTOR        0x90
231
232 #define EMAC_DM646X_MACEOIVECTOR        0x94
233
234 #define EMAC_RXINTSTATRAW       0xA0
235 #define EMAC_RXINTSTATMASKED    0xA4
236 #define EMAC_RXINTMASKSET       0xA8
237 #define EMAC_RXINTMASKCLEAR     0xAC
238 #define EMAC_MACINTSTATRAW      0xB0
239 #define EMAC_MACINTSTATMASKED   0xB4
240 #define EMAC_MACINTMASKSET      0xB8
241 #define EMAC_MACINTMASKCLEAR    0xBC
242
243 #define EMAC_RXMBPENABLE        0x100
244 #define EMAC_RXUNICASTSET       0x104
245 #define EMAC_RXUNICASTCLEAR     0x108
246 #define EMAC_RXMAXLEN           0x10C
247 #define EMAC_RXBUFFEROFFSET     0x110
248 #define EMAC_RXFILTERLOWTHRESH  0x114
249
250 #define EMAC_MACCONTROL         0x160
251 #define EMAC_MACSTATUS          0x164
252 #define EMAC_EMCONTROL          0x168
253 #define EMAC_FIFOCONTROL        0x16C
254 #define EMAC_MACCONFIG          0x170
255 #define EMAC_SOFTRESET          0x174
256 #define EMAC_MACSRCADDRLO       0x1D0
257 #define EMAC_MACSRCADDRHI       0x1D4
258 #define EMAC_MACHASH1           0x1D8
259 #define EMAC_MACHASH2           0x1DC
260 #define EMAC_MACADDRLO          0x500
261 #define EMAC_MACADDRHI          0x504
262 #define EMAC_MACINDEX           0x508
263
264 /* EMAC HDP and Completion registors */
265 #define EMAC_TXHDP(ch)          (0x600 + (ch * 4))
266 #define EMAC_RXHDP(ch)          (0x620 + (ch * 4))
267 #define EMAC_TXCP(ch)           (0x640 + (ch * 4))
268 #define EMAC_RXCP(ch)           (0x660 + (ch * 4))
269
270 /* EMAC statistics registers */
271 #define EMAC_RXGOODFRAMES       0x200
272 #define EMAC_RXBCASTFRAMES      0x204
273 #define EMAC_RXMCASTFRAMES      0x208
274 #define EMAC_RXPAUSEFRAMES      0x20C
275 #define EMAC_RXCRCERRORS        0x210
276 #define EMAC_RXALIGNCODEERRORS  0x214
277 #define EMAC_RXOVERSIZED        0x218
278 #define EMAC_RXJABBER           0x21C
279 #define EMAC_RXUNDERSIZED       0x220
280 #define EMAC_RXFRAGMENTS        0x224
281 #define EMAC_RXFILTERED         0x228
282 #define EMAC_RXQOSFILTERED      0x22C
283 #define EMAC_RXOCTETS           0x230
284 #define EMAC_TXGOODFRAMES       0x234
285 #define EMAC_TXBCASTFRAMES      0x238
286 #define EMAC_TXMCASTFRAMES      0x23C
287 #define EMAC_TXPAUSEFRAMES      0x240
288 #define EMAC_TXDEFERRED         0x244
289 #define EMAC_TXCOLLISION        0x248
290 #define EMAC_TXSINGLECOLL       0x24C
291 #define EMAC_TXMULTICOLL        0x250
292 #define EMAC_TXEXCESSIVECOLL    0x254
293 #define EMAC_TXLATECOLL         0x258
294 #define EMAC_TXUNDERRUN         0x25C
295 #define EMAC_TXCARRIERSENSE     0x260
296 #define EMAC_TXOCTETS           0x264
297 #define EMAC_NETOCTETS          0x280
298 #define EMAC_RXSOFOVERRUNS      0x284
299 #define EMAC_RXMOFOVERRUNS      0x288
300 #define EMAC_RXDMAOVERRUNS      0x28C
301
302 /* EMAC DM644x control registers */
303 #define EMAC_CTRL_EWCTL         (0x4)
304 #define EMAC_CTRL_EWINTTCNT     (0x8)
305
306 /* EMAC MDIO related */
307 /* Mask & Control defines */
308 #define MDIO_CONTROL_CLKDIV     (0xFF)
309 #define MDIO_CONTROL_ENABLE     BIT(30)
310 #define MDIO_USERACCESS_GO      BIT(31)
311 #define MDIO_USERACCESS_WRITE   BIT(30)
312 #define MDIO_USERACCESS_READ    (0)
313 #define MDIO_USERACCESS_REGADR  (0x1F << 21)
314 #define MDIO_USERACCESS_PHYADR  (0x1F << 16)
315 #define MDIO_USERACCESS_DATA    (0xFFFF)
316 #define MDIO_USERPHYSEL_LINKSEL BIT(7)
317 #define MDIO_VER_MODID          (0xFFFF << 16)
318 #define MDIO_VER_REVMAJ         (0xFF   << 8)
319 #define MDIO_VER_REVMIN         (0xFF)
320
321 #define MDIO_USERACCESS(inst)   (0x80 + (inst * 8))
322 #define MDIO_USERPHYSEL(inst)   (0x84 + (inst * 8))
323 #define MDIO_CONTROL            (0x04)
324
325 /* EMAC DM646X control module registers */
326 #define EMAC_DM646X_CMRXINTEN   (0x14)
327 #define EMAC_DM646X_CMTXINTEN   (0x18)
328
329 /* EMAC EOI codes for C0 */
330 #define EMAC_DM646X_MAC_EOI_C0_RXEN     (0x01)
331 #define EMAC_DM646X_MAC_EOI_C0_TXEN     (0x02)
332
333 /* EMAC Stats Clear Mask */
334 #define EMAC_STATS_CLR_MASK    (0xFFFFFFFF)
335
336 /** net_buf_obj: EMAC network bufferdata structure
337  *
338  * EMAC network buffer data structure
339  */
340 struct emac_netbufobj {
341         void *buf_token;
342         char *data_ptr;
343         int length;
344 };
345
346 /** net_pkt_obj: EMAC network packet data structure
347  *
348  * EMAC network packet data structure - supports buffer list (for future)
349  */
350 struct emac_netpktobj {
351         void *pkt_token; /* data token may hold tx/rx chan id */
352         struct emac_netbufobj *buf_list; /* array of network buffer objects */
353         int num_bufs;
354         int pkt_length;
355 };
356
357 /** emac_tx_bd: EMAC TX Buffer descriptor data structure
358  *
359  * EMAC TX Buffer descriptor data structure
360  */
361 struct emac_tx_bd {
362         int h_next;
363         int buff_ptr;
364         int off_b_len;
365         int mode; /* SOP, EOP, ownership, EOQ, teardown,Qstarv, length */
366         struct emac_tx_bd __iomem *next;
367         void *buf_token;
368 };
369
370 /** emac_txch: EMAC TX Channel data structure
371  *
372  * EMAC TX Channel data structure
373  */
374 struct emac_txch {
375         /* Config related */
376         u32 num_bd;
377         u32 service_max;
378
379         /* CPPI specific */
380         u32 alloc_size;
381         void __iomem *bd_mem;
382         struct emac_tx_bd __iomem *bd_pool_head;
383         struct emac_tx_bd __iomem *active_queue_head;
384         struct emac_tx_bd __iomem *active_queue_tail;
385         struct emac_tx_bd __iomem *last_hw_bdprocessed;
386         u32 queue_active;
387         u32 teardown_pending;
388         u32 *tx_complete;
389
390         /** statistics */
391         u32 proc_count;     /* TX: # of times emac_tx_bdproc is called */
392         u32 mis_queued_packets;
393         u32 queue_reinit;
394         u32 end_of_queue_add;
395         u32 out_of_tx_bd;
396         u32 no_active_pkts; /* IRQ when there were no packets to process */
397         u32 active_queue_count;
398 };
399
400 /** emac_rx_bd: EMAC RX Buffer descriptor data structure
401  *
402  * EMAC RX Buffer descriptor data structure
403  */
404 struct emac_rx_bd {
405         int h_next;
406         int buff_ptr;
407         int off_b_len;
408         int mode;
409         struct emac_rx_bd __iomem *next;
410         void *data_ptr;
411         void *buf_token;
412 };
413
414 /** emac_rxch: EMAC RX Channel data structure
415  *
416  * EMAC RX Channel data structure
417  */
418 struct emac_rxch {
419         /* configuration info */
420         u32 num_bd;
421         u32 service_max;
422         u32 buf_size;
423         char mac_addr[6];
424
425         /** CPPI specific */
426         u32 alloc_size;
427         void __iomem *bd_mem;
428         struct emac_rx_bd __iomem *bd_pool_head;
429         struct emac_rx_bd __iomem *active_queue_head;
430         struct emac_rx_bd __iomem *active_queue_tail;
431         u32 queue_active;
432         u32 teardown_pending;
433
434         /* packet and buffer objects */
435         struct emac_netpktobj pkt_queue;
436         struct emac_netbufobj buf_queue;
437
438         /** statistics */
439         u32 proc_count; /* number of times emac_rx_bdproc is called */
440         u32 processed_bd;
441         u32 recycled_bd;
442         u32 out_of_rx_bd;
443         u32 out_of_rx_buffers;
444         u32 queue_reinit;
445         u32 end_of_queue_add;
446         u32 end_of_queue;
447         u32 mis_queued_packets;
448 };
449
450 /* emac_priv: EMAC private data structure
451  *
452  * EMAC adapter private data structure
453  */
454 struct emac_priv {
455         u32 msg_enable;
456         struct net_device *ndev;
457         struct platform_device *pdev;
458         struct napi_struct napi;
459         char mac_addr[6];
460         spinlock_t tx_lock;
461         spinlock_t rx_lock;
462         void __iomem *remap_addr;
463         u32 emac_base_phys;
464         void __iomem *emac_base;
465         void __iomem *ctrl_base;
466         void __iomem *emac_ctrl_ram;
467         u32 ctrl_ram_size;
468         struct emac_txch *txch[EMAC_DEF_MAX_TX_CH];
469         struct emac_rxch *rxch[EMAC_DEF_MAX_RX_CH];
470         u32 link; /* 1=link on, 0=link off */
471         u32 speed; /* 0=Auto Neg, 1=No PHY, 10,100, 1000 - mbps */
472         u32 duplex; /* Link duplex: 0=Half, 1=Full */
473         u32 rx_buf_size;
474         u32 isr_count;
475         u8 rmii_en;
476         u8 version;
477         struct net_device_stats net_dev_stats;
478         u32 mac_hash1;
479         u32 mac_hash2;
480         u32 multicast_hash_cnt[EMAC_NUM_MULTICAST_BITS];
481         u32 rx_addr_type;
482         /* periodic timer required for MDIO polling */
483         struct timer_list periodic_timer;
484         u32 periodic_ticks;
485         u32 timer_active;
486         u32 phy_mask;
487         /* mii_bus,phy members */
488         struct mii_bus *mii_bus;
489         struct phy_device *phydev;
490         spinlock_t lock;
491 };
492
493 /* clock frequency for EMAC */
494 static struct clk *emac_clk;
495 static unsigned long emac_bus_frequency;
496 static unsigned long mdio_max_freq;
497
498 /* EMAC internal utility function */
499 static inline u32 emac_virt_to_phys(void __iomem *addr)
500 {
501         return (u32 __force) io_v2p(addr);
502 }
503
504 /* Cache macros - Packet buffers would be from skb pool which is cached */
505 #define EMAC_VIRT_NOCACHE(addr) (addr)
506 #define EMAC_CACHE_INVALIDATE(addr, size) \
507         dma_cache_maint((void *)addr, size, DMA_FROM_DEVICE)
508 #define EMAC_CACHE_WRITEBACK(addr, size) \
509         dma_cache_maint((void *)addr, size, DMA_TO_DEVICE)
510 #define EMAC_CACHE_WRITEBACK_INVALIDATE(addr, size) \
511         dma_cache_maint((void *)addr, size, DMA_BIDIRECTIONAL)
512
513 /* DM644x does not have BD's in cached memory - so no cache functions */
514 #define BD_CACHE_INVALIDATE(addr, size)
515 #define BD_CACHE_WRITEBACK(addr, size)
516 #define BD_CACHE_WRITEBACK_INVALIDATE(addr, size)
517
518 /* EMAC TX Host Error description strings */
519 static char *emac_txhost_errcodes[16] = {
520         "No error", "SOP error", "Ownership bit not set in SOP buffer",
521         "Zero Next Buffer Descriptor Pointer Without EOP",
522         "Zero Buffer Pointer", "Zero Buffer Length", "Packet Length Error",
523         "Reserved", "Reserved", "Reserved", "Reserved", "Reserved",
524         "Reserved", "Reserved", "Reserved", "Reserved"
525 };
526
527 /* EMAC RX Host Error description strings */
528 static char *emac_rxhost_errcodes[16] = {
529         "No error", "Reserved", "Ownership bit not set in input buffer",
530         "Reserved", "Zero Buffer Pointer", "Reserved", "Reserved",
531         "Reserved", "Reserved", "Reserved", "Reserved", "Reserved",
532         "Reserved", "Reserved", "Reserved", "Reserved"
533 };
534
535 /* Helper macros */
536 #define emac_read(reg)            ioread32(priv->emac_base + (reg))
537 #define emac_write(reg, val)      iowrite32(val, priv->emac_base + (reg))
538
539 #define emac_ctrl_read(reg)       ioread32((priv->ctrl_base + (reg)))
540 #define emac_ctrl_write(reg, val) iowrite32(val, (priv->ctrl_base + (reg)))
541
542 #define emac_mdio_read(reg)       ioread32(bus->priv + (reg))
543 #define emac_mdio_write(reg, val) iowrite32(val, (bus->priv + (reg)))
544
545 /**
546  * emac_dump_regs: Dump important EMAC registers to debug terminal
547  * @priv: The DaVinci EMAC private adapter structure
548  *
549  * Executes ethtool set cmd & sets phy mode
550  *
551  */
552 static void emac_dump_regs(struct emac_priv *priv)
553 {
554         struct device *emac_dev = &priv->ndev->dev;
555
556         /* Print important registers in EMAC */
557         dev_info(emac_dev, "EMAC Basic registers\n");
558         dev_info(emac_dev, "EMAC: EWCTL: %08X, EWINTTCNT: %08X\n",
559                 emac_ctrl_read(EMAC_CTRL_EWCTL),
560                 emac_ctrl_read(EMAC_CTRL_EWINTTCNT));
561         dev_info(emac_dev, "EMAC: TXID: %08X %s, RXID: %08X %s\n",
562                 emac_read(EMAC_TXIDVER),
563                 ((emac_read(EMAC_TXCONTROL)) ? "enabled" : "disabled"),
564                 emac_read(EMAC_RXIDVER),
565                 ((emac_read(EMAC_RXCONTROL)) ? "enabled" : "disabled"));
566         dev_info(emac_dev, "EMAC: TXIntRaw:%08X, TxIntMasked: %08X, "\
567                 "TxIntMasSet: %08X\n", emac_read(EMAC_TXINTSTATRAW),
568                 emac_read(EMAC_TXINTSTATMASKED), emac_read(EMAC_TXINTMASKSET));
569         dev_info(emac_dev, "EMAC: RXIntRaw:%08X, RxIntMasked: %08X, "\
570                 "RxIntMasSet: %08X\n", emac_read(EMAC_RXINTSTATRAW),
571                 emac_read(EMAC_RXINTSTATMASKED), emac_read(EMAC_RXINTMASKSET));
572         dev_info(emac_dev, "EMAC: MacIntRaw:%08X, MacIntMasked: %08X, "\
573                 "MacInVector=%08X\n", emac_read(EMAC_MACINTSTATRAW),
574                 emac_read(EMAC_MACINTSTATMASKED), emac_read(EMAC_MACINVECTOR));
575         dev_info(emac_dev, "EMAC: EmuControl:%08X, FifoControl: %08X\n",
576                 emac_read(EMAC_EMCONTROL), emac_read(EMAC_FIFOCONTROL));
577         dev_info(emac_dev, "EMAC: MBPEnable:%08X, RXUnicastSet: %08X, "\
578                 "RXMaxLen=%08X\n", emac_read(EMAC_RXMBPENABLE),
579                 emac_read(EMAC_RXUNICASTSET), emac_read(EMAC_RXMAXLEN));
580         dev_info(emac_dev, "EMAC: MacControl:%08X, MacStatus: %08X, "\
581                 "MacConfig=%08X\n", emac_read(EMAC_MACCONTROL),
582                 emac_read(EMAC_MACSTATUS), emac_read(EMAC_MACCONFIG));
583         dev_info(emac_dev, "EMAC: TXHDP[0]:%08X, RXHDP[0]: %08X\n",
584                 emac_read(EMAC_TXHDP(0)), emac_read(EMAC_RXHDP(0)));
585         dev_info(emac_dev, "EMAC Statistics\n");
586         dev_info(emac_dev, "EMAC: rx_good_frames:%d\n",
587                 emac_read(EMAC_RXGOODFRAMES));
588         dev_info(emac_dev, "EMAC: rx_broadcast_frames:%d\n",
589                 emac_read(EMAC_RXBCASTFRAMES));
590         dev_info(emac_dev, "EMAC: rx_multicast_frames:%d\n",
591                 emac_read(EMAC_RXMCASTFRAMES));
592         dev_info(emac_dev, "EMAC: rx_pause_frames:%d\n",
593                 emac_read(EMAC_RXPAUSEFRAMES));
594         dev_info(emac_dev, "EMAC: rx_crcerrors:%d\n",
595                 emac_read(EMAC_RXCRCERRORS));
596         dev_info(emac_dev, "EMAC: rx_align_code_errors:%d\n",
597                 emac_read(EMAC_RXALIGNCODEERRORS));
598         dev_info(emac_dev, "EMAC: rx_oversized_frames:%d\n",
599                 emac_read(EMAC_RXOVERSIZED));
600         dev_info(emac_dev, "EMAC: rx_jabber_frames:%d\n",
601                 emac_read(EMAC_RXJABBER));
602         dev_info(emac_dev, "EMAC: rx_undersized_frames:%d\n",
603                 emac_read(EMAC_RXUNDERSIZED));
604         dev_info(emac_dev, "EMAC: rx_fragments:%d\n",
605                 emac_read(EMAC_RXFRAGMENTS));
606         dev_info(emac_dev, "EMAC: rx_filtered_frames:%d\n",
607                 emac_read(EMAC_RXFILTERED));
608         dev_info(emac_dev, "EMAC: rx_qos_filtered_frames:%d\n",
609                 emac_read(EMAC_RXQOSFILTERED));
610         dev_info(emac_dev, "EMAC: rx_octets:%d\n",
611                 emac_read(EMAC_RXOCTETS));
612         dev_info(emac_dev, "EMAC: tx_goodframes:%d\n",
613                 emac_read(EMAC_TXGOODFRAMES));
614         dev_info(emac_dev, "EMAC: tx_bcastframes:%d\n",
615                 emac_read(EMAC_TXBCASTFRAMES));
616         dev_info(emac_dev, "EMAC: tx_mcastframes:%d\n",
617                 emac_read(EMAC_TXMCASTFRAMES));
618         dev_info(emac_dev, "EMAC: tx_pause_frames:%d\n",
619                 emac_read(EMAC_TXPAUSEFRAMES));
620         dev_info(emac_dev, "EMAC: tx_deferred_frames:%d\n",
621                 emac_read(EMAC_TXDEFERRED));
622         dev_info(emac_dev, "EMAC: tx_collision_frames:%d\n",
623                 emac_read(EMAC_TXCOLLISION));
624         dev_info(emac_dev, "EMAC: tx_single_coll_frames:%d\n",
625                 emac_read(EMAC_TXSINGLECOLL));
626         dev_info(emac_dev, "EMAC: tx_mult_coll_frames:%d\n",
627                 emac_read(EMAC_TXMULTICOLL));
628         dev_info(emac_dev, "EMAC: tx_excessive_collisions:%d\n",
629                 emac_read(EMAC_TXEXCESSIVECOLL));
630         dev_info(emac_dev, "EMAC: tx_late_collisions:%d\n",
631                 emac_read(EMAC_TXLATECOLL));
632         dev_info(emac_dev, "EMAC: tx_underrun:%d\n",
633                 emac_read(EMAC_TXUNDERRUN));
634         dev_info(emac_dev, "EMAC: tx_carrier_sense_errors:%d\n",
635                 emac_read(EMAC_TXCARRIERSENSE));
636         dev_info(emac_dev, "EMAC: tx_octets:%d\n",
637                 emac_read(EMAC_TXOCTETS));
638         dev_info(emac_dev, "EMAC: net_octets:%d\n",
639                 emac_read(EMAC_NETOCTETS));
640         dev_info(emac_dev, "EMAC: rx_sof_overruns:%d\n",
641                 emac_read(EMAC_RXSOFOVERRUNS));
642         dev_info(emac_dev, "EMAC: rx_mof_overruns:%d\n",
643                 emac_read(EMAC_RXMOFOVERRUNS));
644         dev_info(emac_dev, "EMAC: rx_dma_overruns:%d\n",
645                 emac_read(EMAC_RXDMAOVERRUNS));
646 }
647
648 /*************************************************************************
649  *  EMAC MDIO/Phy Functionality
650  *************************************************************************/
651 /**
652  * emac_get_drvinfo: Get EMAC driver information
653  * @ndev: The DaVinci EMAC network adapter
654  * @info: ethtool info structure containing name and version
655  *
656  * Returns EMAC driver information (name and version)
657  *
658  */
659 static void emac_get_drvinfo(struct net_device *ndev,
660                              struct ethtool_drvinfo *info)
661 {
662         strcpy(info->driver, emac_version_string);
663         strcpy(info->version, EMAC_MODULE_VERSION);
664 }
665
666 /**
667  * emac_get_settings: Get EMAC settings
668  * @ndev: The DaVinci EMAC network adapter
669  * @ecmd: ethtool command
670  *
671  * Executes ethool get command
672  *
673  */
674 static int emac_get_settings(struct net_device *ndev,
675                              struct ethtool_cmd *ecmd)
676 {
677         struct emac_priv *priv = netdev_priv(ndev);
678         if (priv->phy_mask)
679                 return phy_ethtool_gset(priv->phydev, ecmd);
680         else
681                 return -EOPNOTSUPP;
682
683 }
684
685 /**
686  * emac_set_settings: Set EMAC settings
687  * @ndev: The DaVinci EMAC network adapter
688  * @ecmd: ethtool command
689  *
690  * Executes ethool set command
691  *
692  */
693 static int emac_set_settings(struct net_device *ndev, struct ethtool_cmd *ecmd)
694 {
695         struct emac_priv *priv = netdev_priv(ndev);
696         if (priv->phy_mask)
697                 return phy_ethtool_sset(priv->phydev, ecmd);
698         else
699                 return -EOPNOTSUPP;
700
701 }
702
703 /**
704  * ethtool_ops: DaVinci EMAC Ethtool structure
705  *
706  * Ethtool support for EMAC adapter
707  *
708  */
709 static const struct ethtool_ops ethtool_ops = {
710         .get_drvinfo = emac_get_drvinfo,
711         .get_settings = emac_get_settings,
712         .set_settings = emac_set_settings,
713         .get_link = ethtool_op_get_link,
714 };
715
716 /**
717  * emac_update_phystatus: Update Phy status
718  * @priv: The DaVinci EMAC private adapter structure
719  *
720  * Updates phy status and takes action for network queue if required
721  * based upon link status
722  *
723  */
724 static void emac_update_phystatus(struct emac_priv *priv)
725 {
726         u32 mac_control;
727         u32 new_duplex;
728         u32 cur_duplex;
729         struct net_device *ndev = priv->ndev;
730
731         mac_control = emac_read(EMAC_MACCONTROL);
732         cur_duplex = (mac_control & EMAC_MACCONTROL_FULLDUPLEXEN) ?
733                         DUPLEX_FULL : DUPLEX_HALF;
734         if (priv->phy_mask)
735                 new_duplex = priv->phydev->duplex;
736         else
737                 new_duplex = DUPLEX_FULL;
738
739         /* We get called only if link has changed (speed/duplex/status) */
740         if ((priv->link) && (new_duplex != cur_duplex)) {
741                 priv->duplex = new_duplex;
742                 if (DUPLEX_FULL == priv->duplex)
743                         mac_control |= (EMAC_MACCONTROL_FULLDUPLEXEN);
744                 else
745                         mac_control &= ~(EMAC_MACCONTROL_FULLDUPLEXEN);
746         }
747
748         if (priv->speed == SPEED_1000 && (priv->version == EMAC_VERSION_2)) {
749                 mac_control = emac_read(EMAC_MACCONTROL);
750                 mac_control |= (EMAC_DM646X_MACCONTORL_GIG |
751                                 EMAC_DM646X_MACCONTORL_GIGFORCE);
752         } else {
753                 /* Clear the GIG bit and GIGFORCE bit */
754                 mac_control &= ~(EMAC_DM646X_MACCONTORL_GIGFORCE |
755                                         EMAC_DM646X_MACCONTORL_GIG);
756
757                 if (priv->rmii_en && (priv->speed == SPEED_100))
758                         mac_control |= EMAC_MACCONTROL_RMIISPEED_MASK;
759                 else
760                         mac_control &= ~EMAC_MACCONTROL_RMIISPEED_MASK;
761         }
762
763         /* Update mac_control if changed */
764         emac_write(EMAC_MACCONTROL, mac_control);
765
766         if (priv->link) {
767                 /* link ON */
768                 if (!netif_carrier_ok(ndev))
769                         netif_carrier_on(ndev);
770         /* reactivate the transmit queue if it is stopped */
771                 if (netif_running(ndev) && netif_queue_stopped(ndev))
772                         netif_wake_queue(ndev);
773         } else {
774                 /* link OFF */
775                 if (netif_carrier_ok(ndev))
776                         netif_carrier_off(ndev);
777                 if (!netif_queue_stopped(ndev))
778                         netif_stop_queue(ndev);
779         }
780 }
781
782 /**
783  * hash_get: Calculate hash value from mac address
784  * @addr: mac address to delete from hash table
785  *
786  * Calculates hash value from mac address
787  *
788  */
789 static u32 hash_get(u8 *addr)
790 {
791         u32 hash;
792         u8 tmpval;
793         int cnt;
794         hash = 0;
795
796         for (cnt = 0; cnt < 2; cnt++) {
797                 tmpval = *addr++;
798                 hash ^= (tmpval >> 2) ^ (tmpval << 4);
799                 tmpval = *addr++;
800                 hash ^= (tmpval >> 4) ^ (tmpval << 2);
801                 tmpval = *addr++;
802                 hash ^= (tmpval >> 6) ^ (tmpval);
803         }
804
805         return hash & 0x3F;
806 }
807
808 /**
809  * hash_add: Hash function to add mac addr from hash table
810  * @priv: The DaVinci EMAC private adapter structure
811  * mac_addr: mac address to delete from hash table
812  *
813  * Adds mac address to the internal hash table
814  *
815  */
816 static int hash_add(struct emac_priv *priv, u8 *mac_addr)
817 {
818         struct device *emac_dev = &priv->ndev->dev;
819         u32 rc = 0;
820         u32 hash_bit;
821         u32 hash_value = hash_get(mac_addr);
822
823         if (hash_value >= EMAC_NUM_MULTICAST_BITS) {
824                 if (netif_msg_drv(priv)) {
825                         dev_err(emac_dev, "DaVinci EMAC: hash_add(): Invalid "\
826                                 "Hash %08x, should not be greater than %08x",
827                                 hash_value, (EMAC_NUM_MULTICAST_BITS - 1));
828                 }
829                 return -1;
830         }
831
832         /* set the hash bit only if not previously set */
833         if (priv->multicast_hash_cnt[hash_value] == 0) {
834                 rc = 1; /* hash value changed */
835                 if (hash_value < 32) {
836                         hash_bit = BIT(hash_value);
837                         priv->mac_hash1 |= hash_bit;
838                 } else {
839                         hash_bit = BIT((hash_value - 32));
840                         priv->mac_hash2 |= hash_bit;
841                 }
842         }
843
844         /* incr counter for num of mcast addr's mapped to "this" hash bit */
845         ++priv->multicast_hash_cnt[hash_value];
846
847         return rc;
848 }
849
850 /**
851  * hash_del: Hash function to delete mac addr from hash table
852  * @priv: The DaVinci EMAC private adapter structure
853  * mac_addr: mac address to delete from hash table
854  *
855  * Removes mac address from the internal hash table
856  *
857  */
858 static int hash_del(struct emac_priv *priv, u8 *mac_addr)
859 {
860         u32 hash_value;
861         u32 hash_bit;
862
863         hash_value = hash_get(mac_addr);
864         if (priv->multicast_hash_cnt[hash_value] > 0) {
865                 /* dec cntr for num of mcast addr's mapped to this hash bit */
866                 --priv->multicast_hash_cnt[hash_value];
867         }
868
869         /* if counter still > 0, at least one multicast address refers
870          * to this hash bit. so return 0 */
871         if (priv->multicast_hash_cnt[hash_value] > 0)
872                 return 0;
873
874         if (hash_value < 32) {
875                 hash_bit = BIT(hash_value);
876                 priv->mac_hash1 &= ~hash_bit;
877         } else {
878                 hash_bit = BIT((hash_value - 32));
879                 priv->mac_hash2 &= ~hash_bit;
880         }
881
882         /* return 1 to indicate change in mac_hash registers reqd */
883         return 1;
884 }
885
886 /* EMAC multicast operation */
887 #define EMAC_MULTICAST_ADD      0
888 #define EMAC_MULTICAST_DEL      1
889 #define EMAC_ALL_MULTI_SET      2
890 #define EMAC_ALL_MULTI_CLR      3
891
892 /**
893  * emac_add_mcast: Set multicast address in the EMAC adapter (Internal)
894  * @priv: The DaVinci EMAC private adapter structure
895  * @action: multicast operation to perform
896  * mac_addr: mac address to set
897  *
898  * Set multicast addresses in EMAC adapter - internal function
899  *
900  */
901 static void emac_add_mcast(struct emac_priv *priv, u32 action, u8 *mac_addr)
902 {
903         struct device *emac_dev = &priv->ndev->dev;
904         int update = -1;
905
906         switch (action) {
907         case EMAC_MULTICAST_ADD:
908                 update = hash_add(priv, mac_addr);
909                 break;
910         case EMAC_MULTICAST_DEL:
911                 update = hash_del(priv, mac_addr);
912                 break;
913         case EMAC_ALL_MULTI_SET:
914                 update = 1;
915                 priv->mac_hash1 = EMAC_ALL_MULTI_REG_VALUE;
916                 priv->mac_hash2 = EMAC_ALL_MULTI_REG_VALUE;
917                 break;
918         case EMAC_ALL_MULTI_CLR:
919                 update = 1;
920                 priv->mac_hash1 = 0;
921                 priv->mac_hash2 = 0;
922                 memset(&(priv->multicast_hash_cnt[0]), 0,
923                 sizeof(priv->multicast_hash_cnt[0]) *
924                        EMAC_NUM_MULTICAST_BITS);
925                 break;
926         default:
927                 if (netif_msg_drv(priv))
928                         dev_err(emac_dev, "DaVinci EMAC: add_mcast"\
929                                 ": bad operation %d", action);
930                 break;
931         }
932
933         /* write to the hardware only if the register status chances */
934         if (update > 0) {
935                 emac_write(EMAC_MACHASH1, priv->mac_hash1);
936                 emac_write(EMAC_MACHASH2, priv->mac_hash2);
937         }
938 }
939
940 /**
941  * emac_dev_mcast_set: Set multicast address in the EMAC adapter
942  * @ndev: The DaVinci EMAC network adapter
943  *
944  * Set multicast addresses in EMAC adapter
945  *
946  */
947 static void emac_dev_mcast_set(struct net_device *ndev)
948 {
949         u32 mbp_enable;
950         struct emac_priv *priv = netdev_priv(ndev);
951
952         mbp_enable = emac_read(EMAC_RXMBPENABLE);
953         if (ndev->flags & IFF_PROMISC) {
954                 mbp_enable &= (~EMAC_MBP_PROMISCCH(EMAC_DEF_PROM_CH));
955                 mbp_enable |= (EMAC_MBP_RXPROMISC);
956         } else {
957                 mbp_enable = (mbp_enable & ~EMAC_MBP_RXPROMISC);
958                 if ((ndev->flags & IFF_ALLMULTI) ||
959                     netdev_mc_count(ndev) > EMAC_DEF_MAX_MULTICAST_ADDRESSES) {
960                         mbp_enable = (mbp_enable | EMAC_MBP_RXMCAST);
961                         emac_add_mcast(priv, EMAC_ALL_MULTI_SET, NULL);
962                 }
963                 if (!netdev_mc_empty(ndev)) {
964                         struct dev_mc_list *mc_ptr;
965                         mbp_enable = (mbp_enable | EMAC_MBP_RXMCAST);
966                         emac_add_mcast(priv, EMAC_ALL_MULTI_CLR, NULL);
967                         /* program multicast address list into EMAC hardware */
968                         netdev_for_each_mc_addr(mc_ptr, ndev) {
969                                 emac_add_mcast(priv, EMAC_MULTICAST_ADD,
970                                                (u8 *) mc_ptr->dmi_addr);
971                         }
972                 } else {
973                         mbp_enable = (mbp_enable & ~EMAC_MBP_RXMCAST);
974                         emac_add_mcast(priv, EMAC_ALL_MULTI_CLR, NULL);
975                 }
976         }
977         /* Set mbp config register */
978         emac_write(EMAC_RXMBPENABLE, mbp_enable);
979 }
980
981 /*************************************************************************
982  *  EMAC Hardware manipulation
983  *************************************************************************/
984
985 /**
986  * emac_int_disable: Disable EMAC module interrupt (from adapter)
987  * @priv: The DaVinci EMAC private adapter structure
988  *
989  * Disable EMAC interrupt on the adapter
990  *
991  */
992 static void emac_int_disable(struct emac_priv *priv)
993 {
994         if (priv->version == EMAC_VERSION_2) {
995                 unsigned long flags;
996
997                 local_irq_save(flags);
998
999                 /* Program C0_Int_En to zero to turn off
1000                 * interrupts to the CPU */
1001                 emac_ctrl_write(EMAC_DM646X_CMRXINTEN, 0x0);
1002                 emac_ctrl_write(EMAC_DM646X_CMTXINTEN, 0x0);
1003                 /* NOTE: Rx Threshold and Misc interrupts are not disabled */
1004
1005                 local_irq_restore(flags);
1006
1007         } else {
1008                 /* Set DM644x control registers for interrupt control */
1009                 emac_ctrl_write(EMAC_CTRL_EWCTL, 0x0);
1010         }
1011 }
1012
1013 /**
1014  * emac_int_enable: Enable EMAC module interrupt (from adapter)
1015  * @priv: The DaVinci EMAC private adapter structure
1016  *
1017  * Enable EMAC interrupt on the adapter
1018  *
1019  */
1020 static void emac_int_enable(struct emac_priv *priv)
1021 {
1022         if (priv->version == EMAC_VERSION_2) {
1023                 emac_ctrl_write(EMAC_DM646X_CMRXINTEN, 0xff);
1024                 emac_ctrl_write(EMAC_DM646X_CMTXINTEN, 0xff);
1025
1026                 /* In addition to turning on interrupt Enable, we need
1027                  * ack by writing appropriate values to the EOI
1028                  * register */
1029
1030                 /* NOTE: Rx Threshold and Misc interrupts are not enabled */
1031
1032                 /* ack rxen only then a new pulse will be generated */
1033                 emac_write(EMAC_DM646X_MACEOIVECTOR,
1034                         EMAC_DM646X_MAC_EOI_C0_RXEN);
1035
1036                 /* ack txen- only then a new pulse will be generated */
1037                 emac_write(EMAC_DM646X_MACEOIVECTOR,
1038                         EMAC_DM646X_MAC_EOI_C0_TXEN);
1039
1040         } else {
1041                 /* Set DM644x control registers for interrupt control */
1042                 emac_ctrl_write(EMAC_CTRL_EWCTL, 0x1);
1043         }
1044 }
1045
1046 /**
1047  * emac_irq: EMAC interrupt handler
1048  * @irq: interrupt number
1049  * @dev_id: EMAC network adapter data structure ptr
1050  *
1051  * EMAC Interrupt handler - we only schedule NAPI and not process any packets
1052  * here. EVen the interrupt status is checked (TX/RX/Err) in NAPI poll function
1053  *
1054  * Returns interrupt handled condition
1055  */
1056 static irqreturn_t emac_irq(int irq, void *dev_id)
1057 {
1058         struct net_device *ndev = (struct net_device *)dev_id;
1059         struct emac_priv *priv = netdev_priv(ndev);
1060
1061         ++priv->isr_count;
1062         if (likely(netif_running(priv->ndev))) {
1063                 emac_int_disable(priv);
1064                 napi_schedule(&priv->napi);
1065         } else {
1066                 /* we are closing down, so dont process anything */
1067         }
1068         return IRQ_HANDLED;
1069 }
1070
1071 /** EMAC on-chip buffer descriptor memory
1072  *
1073  * WARNING: Please note that the on chip memory is used for both TX and RX
1074  * buffer descriptor queues and is equally divided between TX and RX desc's
1075  * If the number of TX or RX descriptors change this memory pointers need
1076  * to be adjusted. If external memory is allocated then these pointers can
1077  * pointer to the memory
1078  *
1079  */
1080 #define EMAC_TX_BD_MEM(priv)    ((priv)->emac_ctrl_ram)
1081 #define EMAC_RX_BD_MEM(priv)    ((priv)->emac_ctrl_ram + \
1082                                 (((priv)->ctrl_ram_size) >> 1))
1083
1084 /**
1085  * emac_init_txch: TX channel initialization
1086  * @priv: The DaVinci EMAC private adapter structure
1087  * @ch: RX channel number
1088  *
1089  * Called during device init to setup a TX channel (allocate buffer desc
1090  * create free pool and keep ready for transmission
1091  *
1092  * Returns success(0) or mem alloc failures error code
1093  */
1094 static int emac_init_txch(struct emac_priv *priv, u32 ch)
1095 {
1096         struct device *emac_dev = &priv->ndev->dev;
1097         u32 cnt, bd_size;
1098         void __iomem *mem;
1099         struct emac_tx_bd __iomem *curr_bd;
1100         struct emac_txch *txch = NULL;
1101
1102         txch = kzalloc(sizeof(struct emac_txch), GFP_KERNEL);
1103         if (NULL == txch) {
1104                 dev_err(emac_dev, "DaVinci EMAC: TX Ch mem alloc failed");
1105                 return -ENOMEM;
1106         }
1107         priv->txch[ch] = txch;
1108         txch->service_max = EMAC_DEF_TX_MAX_SERVICE;
1109         txch->active_queue_head = NULL;
1110         txch->active_queue_tail = NULL;
1111         txch->queue_active = 0;
1112         txch->teardown_pending = 0;
1113
1114         /* allocate memory for TX CPPI channel on a 4 byte boundry */
1115         txch->tx_complete = kzalloc(txch->service_max * sizeof(u32),
1116                                     GFP_KERNEL);
1117         if (NULL == txch->tx_complete) {
1118                 dev_err(emac_dev, "DaVinci EMAC: Tx service mem alloc failed");
1119                 kfree(txch);
1120                 return -ENOMEM;
1121         }
1122
1123         /* allocate buffer descriptor pool align every BD on four word
1124          * boundry for future requirements */
1125         bd_size = (sizeof(struct emac_tx_bd) + 0xF) & ~0xF;
1126         txch->num_bd = (priv->ctrl_ram_size >> 1) / bd_size;
1127         txch->alloc_size = (((bd_size * txch->num_bd) + 0xF) & ~0xF);
1128
1129         /* alloc TX BD memory */
1130         txch->bd_mem = EMAC_TX_BD_MEM(priv);
1131         __memzero((void __force *)txch->bd_mem, txch->alloc_size);
1132
1133         /* initialize the BD linked list */
1134         mem = (void __force __iomem *)
1135                         (((u32 __force) txch->bd_mem + 0xF) & ~0xF);
1136         txch->bd_pool_head = NULL;
1137         for (cnt = 0; cnt < txch->num_bd; cnt++) {
1138                 curr_bd = mem + (cnt * bd_size);
1139                 curr_bd->next = txch->bd_pool_head;
1140                 txch->bd_pool_head = curr_bd;
1141         }
1142
1143         /* reset statistics counters */
1144         txch->out_of_tx_bd = 0;
1145         txch->no_active_pkts = 0;
1146         txch->active_queue_count = 0;
1147
1148         return 0;
1149 }
1150
1151 /**
1152  * emac_cleanup_txch: Book-keep function to clean TX channel resources
1153  * @priv: The DaVinci EMAC private adapter structure
1154  * @ch: TX channel number
1155  *
1156  * Called to clean up TX channel resources
1157  *
1158  */
1159 static void emac_cleanup_txch(struct emac_priv *priv, u32 ch)
1160 {
1161         struct emac_txch *txch = priv->txch[ch];
1162
1163         if (txch) {
1164                 if (txch->bd_mem)
1165                         txch->bd_mem = NULL;
1166                 kfree(txch->tx_complete);
1167                 kfree(txch);
1168                 priv->txch[ch] = NULL;
1169         }
1170 }
1171
1172 /**
1173  * emac_net_tx_complete: TX packet completion function
1174  * @priv: The DaVinci EMAC private adapter structure
1175  * @net_data_tokens: packet token - skb pointer
1176  * @num_tokens: number of skb's to free
1177  * @ch: TX channel number
1178  *
1179  * Frees the skb once packet is transmitted
1180  *
1181  */
1182 static int emac_net_tx_complete(struct emac_priv *priv,
1183                                 void **net_data_tokens,
1184                                 int num_tokens, u32 ch)
1185 {
1186         u32 cnt;
1187
1188         if (unlikely(num_tokens && netif_queue_stopped(priv->ndev)))
1189                 netif_start_queue(priv->ndev);
1190         for (cnt = 0; cnt < num_tokens; cnt++) {
1191                 struct sk_buff *skb = (struct sk_buff *)net_data_tokens[cnt];
1192                 if (skb == NULL)
1193                         continue;
1194                 priv->net_dev_stats.tx_packets++;
1195                 priv->net_dev_stats.tx_bytes += skb->len;
1196                 dev_kfree_skb_any(skb);
1197         }
1198         return 0;
1199 }
1200
1201 /**
1202  * emac_txch_teardown: TX channel teardown
1203  * @priv: The DaVinci EMAC private adapter structure
1204  * @ch: TX channel number
1205  *
1206  * Called to teardown TX channel
1207  *
1208  */
1209 static void emac_txch_teardown(struct emac_priv *priv, u32 ch)
1210 {
1211         struct device *emac_dev = &priv->ndev->dev;
1212         u32 teardown_cnt = 0xFFFFFFF0; /* Some high value */
1213         struct emac_txch *txch = priv->txch[ch];
1214         struct emac_tx_bd __iomem *curr_bd;
1215
1216         while ((emac_read(EMAC_TXCP(ch)) & EMAC_TEARDOWN_VALUE) !=
1217                EMAC_TEARDOWN_VALUE) {
1218                 /* wait till tx teardown complete */
1219                 cpu_relax(); /* TODO: check if this helps ... */
1220                 --teardown_cnt;
1221                 if (0 == teardown_cnt) {
1222                         dev_err(emac_dev, "EMAC: TX teardown aborted\n");
1223                         break;
1224                 }
1225         }
1226         emac_write(EMAC_TXCP(ch), EMAC_TEARDOWN_VALUE);
1227
1228         /* process sent packets and return skb's to upper layer */
1229         if (1 == txch->queue_active) {
1230                 curr_bd = txch->active_queue_head;
1231                 while (curr_bd != NULL) {
1232                         emac_net_tx_complete(priv, (void __force *)
1233                                         &curr_bd->buf_token, 1, ch);
1234                         if (curr_bd != txch->active_queue_tail)
1235                                 curr_bd = curr_bd->next;
1236                         else
1237                                 break;
1238                 }
1239                 txch->bd_pool_head = txch->active_queue_head;
1240                 txch->active_queue_head =
1241                 txch->active_queue_tail = NULL;
1242         }
1243 }
1244
1245 /**
1246  * emac_stop_txch: Stop TX channel operation
1247  * @priv: The DaVinci EMAC private adapter structure
1248  * @ch: TX channel number
1249  *
1250  * Called to stop TX channel operation
1251  *
1252  */
1253 static void emac_stop_txch(struct emac_priv *priv, u32 ch)
1254 {
1255         struct emac_txch *txch = priv->txch[ch];
1256
1257         if (txch) {
1258                 txch->teardown_pending = 1;
1259                 emac_write(EMAC_TXTEARDOWN, 0);
1260                 emac_txch_teardown(priv, ch);
1261                 txch->teardown_pending = 0;
1262                 emac_write(EMAC_TXINTMASKCLEAR, BIT(ch));
1263         }
1264 }
1265
1266 /**
1267  * emac_tx_bdproc: TX buffer descriptor (packet) processing
1268  * @priv: The DaVinci EMAC private adapter structure
1269  * @ch: TX channel number to process buffer descriptors for
1270  * @budget: number of packets allowed to process
1271  * @pending: indication to caller that packets are pending to process
1272  *
1273  * Processes TX buffer descriptors after packets are transmitted - checks
1274  * ownership bit on the TX * descriptor and requeues it to free pool & frees
1275  * the SKB buffer. Only "budget" number of packets are processed and
1276  * indication of pending packets provided to the caller
1277  *
1278  * Returns number of packets processed
1279  */
1280 static int emac_tx_bdproc(struct emac_priv *priv, u32 ch, u32 budget)
1281 {
1282         struct device *emac_dev = &priv->ndev->dev;
1283         unsigned long flags;
1284         u32 frame_status;
1285         u32 pkts_processed = 0;
1286         u32 tx_complete_cnt = 0;
1287         struct emac_tx_bd __iomem *curr_bd;
1288         struct emac_txch *txch = priv->txch[ch];
1289         u32 *tx_complete_ptr = txch->tx_complete;
1290
1291         if (unlikely(1 == txch->teardown_pending)) {
1292                 if (netif_msg_tx_err(priv) && net_ratelimit()) {
1293                         dev_err(emac_dev, "DaVinci EMAC:emac_tx_bdproc: "\
1294                                 "teardown pending\n");
1295                 }
1296                 return 0;  /* dont handle any pkt completions */
1297         }
1298
1299         ++txch->proc_count;
1300         spin_lock_irqsave(&priv->tx_lock, flags);
1301         curr_bd = txch->active_queue_head;
1302         if (NULL == curr_bd) {
1303                 emac_write(EMAC_TXCP(ch),
1304                            emac_virt_to_phys(txch->last_hw_bdprocessed));
1305                 txch->no_active_pkts++;
1306                 spin_unlock_irqrestore(&priv->tx_lock, flags);
1307                 return 0;
1308         }
1309         BD_CACHE_INVALIDATE(curr_bd, EMAC_BD_LENGTH_FOR_CACHE);
1310         frame_status = curr_bd->mode;
1311         while ((curr_bd) &&
1312               ((frame_status & EMAC_CPPI_OWNERSHIP_BIT) == 0) &&
1313               (pkts_processed < budget)) {
1314                 emac_write(EMAC_TXCP(ch), emac_virt_to_phys(curr_bd));
1315                 txch->active_queue_head = curr_bd->next;
1316                 if (frame_status & EMAC_CPPI_EOQ_BIT) {
1317                         if (curr_bd->next) {    /* misqueued packet */
1318                                 emac_write(EMAC_TXHDP(ch), curr_bd->h_next);
1319                                 ++txch->mis_queued_packets;
1320                         } else {
1321                                 txch->queue_active = 0; /* end of queue */
1322                         }
1323                 }
1324                 *tx_complete_ptr = (u32) curr_bd->buf_token;
1325                 ++tx_complete_ptr;
1326                 ++tx_complete_cnt;
1327                 curr_bd->next = txch->bd_pool_head;
1328                 txch->bd_pool_head = curr_bd;
1329                 --txch->active_queue_count;
1330                 pkts_processed++;
1331                 txch->last_hw_bdprocessed = curr_bd;
1332                 curr_bd = txch->active_queue_head;
1333                 if (curr_bd) {
1334                         BD_CACHE_INVALIDATE(curr_bd, EMAC_BD_LENGTH_FOR_CACHE);
1335                         frame_status = curr_bd->mode;
1336                 }
1337         } /* end of pkt processing loop */
1338
1339         emac_net_tx_complete(priv,
1340                              (void *)&txch->tx_complete[0],
1341                              tx_complete_cnt, ch);
1342         spin_unlock_irqrestore(&priv->tx_lock, flags);
1343         return pkts_processed;
1344 }
1345
1346 #define EMAC_ERR_TX_OUT_OF_BD -1
1347
1348 /**
1349  * emac_send: EMAC Transmit function (internal)
1350  * @priv: The DaVinci EMAC private adapter structure
1351  * @pkt: packet pointer (contains skb ptr)
1352  * @ch: TX channel number
1353  *
1354  * Called by the transmit function to queue the packet in EMAC hardware queue
1355  *
1356  * Returns success(0) or error code (typically out of desc's)
1357  */
1358 static int emac_send(struct emac_priv *priv, struct emac_netpktobj *pkt, u32 ch)
1359 {
1360         unsigned long flags;
1361         struct emac_tx_bd __iomem *curr_bd;
1362         struct emac_txch *txch;
1363         struct emac_netbufobj *buf_list;
1364
1365         txch = priv->txch[ch];
1366         buf_list = pkt->buf_list;   /* get handle to the buffer array */
1367
1368         /* check packet size and pad if short */
1369         if (pkt->pkt_length < EMAC_DEF_MIN_ETHPKTSIZE) {
1370                 buf_list->length += (EMAC_DEF_MIN_ETHPKTSIZE - pkt->pkt_length);
1371                 pkt->pkt_length = EMAC_DEF_MIN_ETHPKTSIZE;
1372         }
1373
1374         spin_lock_irqsave(&priv->tx_lock, flags);
1375         curr_bd = txch->bd_pool_head;
1376         if (curr_bd == NULL) {
1377                 txch->out_of_tx_bd++;
1378                 spin_unlock_irqrestore(&priv->tx_lock, flags);
1379                 return EMAC_ERR_TX_OUT_OF_BD;
1380         }
1381
1382         txch->bd_pool_head = curr_bd->next;
1383         curr_bd->buf_token = buf_list->buf_token;
1384         /* FIXME buff_ptr = dma_map_single(... data_ptr ...) */
1385         curr_bd->buff_ptr = virt_to_phys(buf_list->data_ptr);
1386         curr_bd->off_b_len = buf_list->length;
1387         curr_bd->h_next = 0;
1388         curr_bd->next = NULL;
1389         curr_bd->mode = (EMAC_CPPI_SOP_BIT | EMAC_CPPI_OWNERSHIP_BIT |
1390                          EMAC_CPPI_EOP_BIT | pkt->pkt_length);
1391
1392         /* flush the packet from cache if write back cache is present */
1393         BD_CACHE_WRITEBACK_INVALIDATE(curr_bd, EMAC_BD_LENGTH_FOR_CACHE);
1394
1395         /* send the packet */
1396         if (txch->active_queue_head == NULL) {
1397                 txch->active_queue_head = curr_bd;
1398                 txch->active_queue_tail = curr_bd;
1399                 if (1 != txch->queue_active) {
1400                         emac_write(EMAC_TXHDP(ch),
1401                                         emac_virt_to_phys(curr_bd));
1402                         txch->queue_active = 1;
1403                 }
1404                 ++txch->queue_reinit;
1405         } else {
1406                 register struct emac_tx_bd __iomem *tail_bd;
1407                 register u32 frame_status;
1408
1409                 tail_bd = txch->active_queue_tail;
1410                 tail_bd->next = curr_bd;
1411                 txch->active_queue_tail = curr_bd;
1412                 tail_bd = EMAC_VIRT_NOCACHE(tail_bd);
1413                 tail_bd->h_next = (int)emac_virt_to_phys(curr_bd);
1414                 frame_status = tail_bd->mode;
1415                 if (frame_status & EMAC_CPPI_EOQ_BIT) {
1416                         emac_write(EMAC_TXHDP(ch), emac_virt_to_phys(curr_bd));
1417                         frame_status &= ~(EMAC_CPPI_EOQ_BIT);
1418                         tail_bd->mode = frame_status;
1419                         ++txch->end_of_queue_add;
1420                 }
1421         }
1422         txch->active_queue_count++;
1423         spin_unlock_irqrestore(&priv->tx_lock, flags);
1424         return 0;
1425 }
1426
1427 /**
1428  * emac_dev_xmit: EMAC Transmit function
1429  * @skb: SKB pointer
1430  * @ndev: The DaVinci EMAC network adapter
1431  *
1432  * Called by the system to transmit a packet  - we queue the packet in
1433  * EMAC hardware transmit queue
1434  *
1435  * Returns success(NETDEV_TX_OK) or error code (typically out of desc's)
1436  */
1437 static int emac_dev_xmit(struct sk_buff *skb, struct net_device *ndev)
1438 {
1439         struct device *emac_dev = &ndev->dev;
1440         int ret_code;
1441         struct emac_netbufobj tx_buf; /* buffer obj-only single frame support */
1442         struct emac_netpktobj tx_packet;  /* packet object */
1443         struct emac_priv *priv = netdev_priv(ndev);
1444
1445         /* If no link, return */
1446         if (unlikely(!priv->link)) {
1447                 if (netif_msg_tx_err(priv) && net_ratelimit())
1448                         dev_err(emac_dev, "DaVinci EMAC: No link to transmit");
1449                 return NETDEV_TX_BUSY;
1450         }
1451
1452         /* Build the buffer and packet objects - Since only single fragment is
1453          * supported, need not set length and token in both packet & object.
1454          * Doing so for completeness sake & to show that this needs to be done
1455          * in multifragment case
1456          */
1457         tx_packet.buf_list = &tx_buf;
1458         tx_packet.num_bufs = 1; /* only single fragment supported */
1459         tx_packet.pkt_length = skb->len;
1460         tx_packet.pkt_token = (void *)skb;
1461         tx_buf.length = skb->len;
1462         tx_buf.buf_token = (void *)skb;
1463         tx_buf.data_ptr = skb->data;
1464         EMAC_CACHE_WRITEBACK((unsigned long)skb->data, skb->len);
1465         ndev->trans_start = jiffies;
1466         ret_code = emac_send(priv, &tx_packet, EMAC_DEF_TX_CH);
1467         if (unlikely(ret_code != 0)) {
1468                 if (ret_code == EMAC_ERR_TX_OUT_OF_BD) {
1469                         if (netif_msg_tx_err(priv) && net_ratelimit())
1470                                 dev_err(emac_dev, "DaVinci EMAC: xmit() fatal"\
1471                                         " err. Out of TX BD's");
1472                         netif_stop_queue(priv->ndev);
1473                 }
1474                 priv->net_dev_stats.tx_dropped++;
1475                 return NETDEV_TX_BUSY;
1476         }
1477
1478         return NETDEV_TX_OK;
1479 }
1480
1481 /**
1482  * emac_dev_tx_timeout: EMAC Transmit timeout function
1483  * @ndev: The DaVinci EMAC network adapter
1484  *
1485  * Called when system detects that a skb timeout period has expired
1486  * potentially due to a fault in the adapter in not being able to send
1487  * it out on the wire. We teardown the TX channel assuming a hardware
1488  * error and re-initialize the TX channel for hardware operation
1489  *
1490  */
1491 static void emac_dev_tx_timeout(struct net_device *ndev)
1492 {
1493         struct emac_priv *priv = netdev_priv(ndev);
1494         struct device *emac_dev = &ndev->dev;
1495
1496         if (netif_msg_tx_err(priv))
1497                 dev_err(emac_dev, "DaVinci EMAC: xmit timeout, restarting TX");
1498
1499         priv->net_dev_stats.tx_errors++;
1500         emac_int_disable(priv);
1501         emac_stop_txch(priv, EMAC_DEF_TX_CH);
1502         emac_cleanup_txch(priv, EMAC_DEF_TX_CH);
1503         emac_init_txch(priv, EMAC_DEF_TX_CH);
1504         emac_write(EMAC_TXHDP(0), 0);
1505         emac_write(EMAC_TXINTMASKSET, BIT(EMAC_DEF_TX_CH));
1506         emac_int_enable(priv);
1507 }
1508
1509 /**
1510  * emac_net_alloc_rx_buf: Allocate a skb for RX
1511  * @priv: The DaVinci EMAC private adapter structure
1512  * @buf_size: size of SKB data buffer to allocate
1513  * @data_token: data token returned (skb handle for storing in buffer desc)
1514  * @ch: RX channel number
1515  *
1516  * Called during RX channel setup - allocates skb buffer of required size
1517  * and provides the skb handle and allocated buffer data pointer to caller
1518  *
1519  * Returns skb data pointer or 0 on failure to alloc skb
1520  */
1521 static void *emac_net_alloc_rx_buf(struct emac_priv *priv, int buf_size,
1522                 void **data_token, u32 ch)
1523 {
1524         struct net_device *ndev = priv->ndev;
1525         struct device *emac_dev = &ndev->dev;
1526         struct sk_buff *p_skb;
1527
1528         p_skb = dev_alloc_skb(buf_size);
1529         if (unlikely(NULL == p_skb)) {
1530                 if (netif_msg_rx_err(priv) && net_ratelimit())
1531                         dev_err(emac_dev, "DaVinci EMAC: failed to alloc skb");
1532                 return NULL;
1533         }
1534
1535         /* set device pointer in skb and reserve space for extra bytes */
1536         p_skb->dev = ndev;
1537         skb_reserve(p_skb, NET_IP_ALIGN);
1538         *data_token = (void *) p_skb;
1539         EMAC_CACHE_WRITEBACK_INVALIDATE((unsigned long)p_skb->data, buf_size);
1540         return p_skb->data;
1541 }
1542
1543 /**
1544  * emac_init_rxch: RX channel initialization
1545  * @priv: The DaVinci EMAC private adapter structure
1546  * @ch: RX channel number
1547  * @param: mac address for RX channel
1548  *
1549  * Called during device init to setup a RX channel (allocate buffers and
1550  * buffer descriptors, create queue and keep ready for reception
1551  *
1552  * Returns success(0) or mem alloc failures error code
1553  */
1554 static int emac_init_rxch(struct emac_priv *priv, u32 ch, char *param)
1555 {
1556         struct device *emac_dev = &priv->ndev->dev;
1557         u32 cnt, bd_size;
1558         void __iomem *mem;
1559         struct emac_rx_bd __iomem *curr_bd;
1560         struct emac_rxch *rxch = NULL;
1561
1562         rxch = kzalloc(sizeof(struct emac_rxch), GFP_KERNEL);
1563         if (NULL == rxch) {
1564                 dev_err(emac_dev, "DaVinci EMAC: RX Ch mem alloc failed");
1565                 return -ENOMEM;
1566         }
1567         priv->rxch[ch] = rxch;
1568         rxch->buf_size = priv->rx_buf_size;
1569         rxch->service_max = EMAC_DEF_RX_MAX_SERVICE;
1570         rxch->queue_active = 0;
1571         rxch->teardown_pending = 0;
1572
1573         /* save mac address */
1574         for (cnt = 0; cnt < 6; cnt++)
1575                 rxch->mac_addr[cnt] = param[cnt];
1576
1577         /* allocate buffer descriptor pool align every BD on four word
1578          * boundry for future requirements */
1579         bd_size = (sizeof(struct emac_rx_bd) + 0xF) & ~0xF;
1580         rxch->num_bd = (priv->ctrl_ram_size >> 1) / bd_size;
1581         rxch->alloc_size = (((bd_size * rxch->num_bd) + 0xF) & ~0xF);
1582         rxch->bd_mem = EMAC_RX_BD_MEM(priv);
1583         __memzero((void __force *)rxch->bd_mem, rxch->alloc_size);
1584         rxch->pkt_queue.buf_list = &rxch->buf_queue;
1585
1586         /* allocate RX buffer and initialize the BD linked list */
1587         mem = (void __force __iomem *)
1588                         (((u32 __force) rxch->bd_mem + 0xF) & ~0xF);
1589         rxch->active_queue_head = NULL;
1590         rxch->active_queue_tail = mem;
1591         for (cnt = 0; cnt < rxch->num_bd; cnt++) {
1592                 curr_bd = mem + (cnt * bd_size);
1593                 /* for future use the last parameter contains the BD ptr */
1594                 curr_bd->data_ptr = emac_net_alloc_rx_buf(priv,
1595                                     rxch->buf_size,
1596                                     (void __force **)&curr_bd->buf_token,
1597                                     EMAC_DEF_RX_CH);
1598                 if (curr_bd->data_ptr == NULL) {
1599                         dev_err(emac_dev, "DaVinci EMAC: RX buf mem alloc " \
1600                                 "failed for ch %d\n", ch);
1601                         kfree(rxch);
1602                         return -ENOMEM;
1603                 }
1604
1605                 /* populate the hardware descriptor */
1606                 curr_bd->h_next = emac_virt_to_phys(rxch->active_queue_head);
1607                 /* FIXME buff_ptr = dma_map_single(... data_ptr ...) */
1608                 curr_bd->buff_ptr = virt_to_phys(curr_bd->data_ptr);
1609                 curr_bd->off_b_len = rxch->buf_size;
1610                 curr_bd->mode = EMAC_CPPI_OWNERSHIP_BIT;
1611
1612                 /* write back to hardware memory */
1613                 BD_CACHE_WRITEBACK_INVALIDATE((u32) curr_bd,
1614                                               EMAC_BD_LENGTH_FOR_CACHE);
1615                 curr_bd->next = rxch->active_queue_head;
1616                 rxch->active_queue_head = curr_bd;
1617         }
1618
1619         /* At this point rxCppi->activeQueueHead points to the first
1620            RX BD ready to be given to RX HDP and rxch->active_queue_tail
1621            points to the last RX BD
1622          */
1623         return 0;
1624 }
1625
1626 /**
1627  * emac_rxch_teardown: RX channel teardown
1628  * @priv: The DaVinci EMAC private adapter structure
1629  * @ch: RX channel number
1630  *
1631  * Called during device stop to teardown RX channel
1632  *
1633  */
1634 static void emac_rxch_teardown(struct emac_priv *priv, u32 ch)
1635 {
1636         struct device *emac_dev = &priv->ndev->dev;
1637         u32 teardown_cnt = 0xFFFFFFF0; /* Some high value */
1638
1639         while ((emac_read(EMAC_RXCP(ch)) & EMAC_TEARDOWN_VALUE) !=
1640                EMAC_TEARDOWN_VALUE) {
1641                 /* wait till tx teardown complete */
1642                 cpu_relax(); /* TODO: check if this helps ... */
1643                 --teardown_cnt;
1644                 if (0 == teardown_cnt) {
1645                         dev_err(emac_dev, "EMAC: RX teardown aborted\n");
1646                         break;
1647                 }
1648         }
1649         emac_write(EMAC_RXCP(ch), EMAC_TEARDOWN_VALUE);
1650 }
1651
1652 /**
1653  * emac_stop_rxch: Stop RX channel operation
1654  * @priv: The DaVinci EMAC private adapter structure
1655  * @ch: RX channel number
1656  *
1657  * Called during device stop to stop RX channel operation
1658  *
1659  */
1660 static void emac_stop_rxch(struct emac_priv *priv, u32 ch)
1661 {
1662         struct emac_rxch *rxch = priv->rxch[ch];
1663
1664         if (rxch) {
1665                 rxch->teardown_pending = 1;
1666                 emac_write(EMAC_RXTEARDOWN, ch);
1667                 /* wait for teardown complete */
1668                 emac_rxch_teardown(priv, ch);
1669                 rxch->teardown_pending = 0;
1670                 emac_write(EMAC_RXINTMASKCLEAR, BIT(ch));
1671         }
1672 }
1673
1674 /**
1675  * emac_cleanup_rxch: Book-keep function to clean RX channel resources
1676  * @priv: The DaVinci EMAC private adapter structure
1677  * @ch: RX channel number
1678  *
1679  * Called during device stop to clean up RX channel resources
1680  *
1681  */
1682 static void emac_cleanup_rxch(struct emac_priv *priv, u32 ch)
1683 {
1684         struct emac_rxch *rxch = priv->rxch[ch];
1685         struct emac_rx_bd __iomem *curr_bd;
1686
1687         if (rxch) {
1688                 /* free the receive buffers previously allocated */
1689                 curr_bd = rxch->active_queue_head;
1690                 while (curr_bd) {
1691                         if (curr_bd->buf_token) {
1692                                 dev_kfree_skb_any((struct sk_buff *)\
1693                                                   curr_bd->buf_token);
1694                         }
1695                         curr_bd = curr_bd->next;
1696                 }
1697                 if (rxch->bd_mem)
1698                         rxch->bd_mem = NULL;
1699                 kfree(rxch);
1700                 priv->rxch[ch] = NULL;
1701         }
1702 }
1703
1704 /**
1705  * emac_set_type0addr: Set EMAC Type0 mac address
1706  * @priv: The DaVinci EMAC private adapter structure
1707  * @ch: RX channel number
1708  * @mac_addr: MAC address to set in device
1709  *
1710  * Called internally to set Type0 mac address of the adapter (Device)
1711  *
1712  * Returns success (0) or appropriate error code (none as of now)
1713  */
1714 static void emac_set_type0addr(struct emac_priv *priv, u32 ch, char *mac_addr)
1715 {
1716         u32 val;
1717         val = ((mac_addr[5] << 8) | (mac_addr[4]));
1718         emac_write(EMAC_MACSRCADDRLO, val);
1719
1720         val = ((mac_addr[3] << 24) | (mac_addr[2] << 16) | \
1721                (mac_addr[1] << 8) | (mac_addr[0]));
1722         emac_write(EMAC_MACSRCADDRHI, val);
1723         val = emac_read(EMAC_RXUNICASTSET);
1724         val |= BIT(ch);
1725         emac_write(EMAC_RXUNICASTSET, val);
1726         val = emac_read(EMAC_RXUNICASTCLEAR);
1727         val &= ~BIT(ch);
1728         emac_write(EMAC_RXUNICASTCLEAR, val);
1729 }
1730
1731 /**
1732  * emac_set_type1addr: Set EMAC Type1 mac address
1733  * @priv: The DaVinci EMAC private adapter structure
1734  * @ch: RX channel number
1735  * @mac_addr: MAC address to set in device
1736  *
1737  * Called internally to set Type1 mac address of the adapter (Device)
1738  *
1739  * Returns success (0) or appropriate error code (none as of now)
1740  */
1741 static void emac_set_type1addr(struct emac_priv *priv, u32 ch, char *mac_addr)
1742 {
1743         u32 val;
1744         emac_write(EMAC_MACINDEX, ch);
1745         val = ((mac_addr[5] << 8) | mac_addr[4]);
1746         emac_write(EMAC_MACADDRLO, val);
1747         val = ((mac_addr[3] << 24) | (mac_addr[2] << 16) | \
1748                (mac_addr[1] << 8) | (mac_addr[0]));
1749         emac_write(EMAC_MACADDRHI, val);
1750         emac_set_type0addr(priv, ch, mac_addr);
1751 }
1752
1753 /**
1754  * emac_set_type2addr: Set EMAC Type2 mac address
1755  * @priv: The DaVinci EMAC private adapter structure
1756  * @ch: RX channel number
1757  * @mac_addr: MAC address to set in device
1758  * @index: index into RX address entries
1759  * @match: match parameter for RX address matching logic
1760  *
1761  * Called internally to set Type2 mac address of the adapter (Device)
1762  *
1763  * Returns success (0) or appropriate error code (none as of now)
1764  */
1765 static void emac_set_type2addr(struct emac_priv *priv, u32 ch,
1766                                char *mac_addr, int index, int match)
1767 {
1768         u32 val;
1769         emac_write(EMAC_MACINDEX, index);
1770         val = ((mac_addr[3] << 24) | (mac_addr[2] << 16) | \
1771                (mac_addr[1] << 8) | (mac_addr[0]));
1772         emac_write(EMAC_MACADDRHI, val);
1773         val = ((mac_addr[5] << 8) | mac_addr[4] | ((ch & 0x7) << 16) | \
1774                (match << 19) | BIT(20));
1775         emac_write(EMAC_MACADDRLO, val);
1776         emac_set_type0addr(priv, ch, mac_addr);
1777 }
1778
1779 /**
1780  * emac_setmac: Set mac address in the adapter (internal function)
1781  * @priv: The DaVinci EMAC private adapter structure
1782  * @ch: RX channel number
1783  * @mac_addr: MAC address to set in device
1784  *
1785  * Called internally to set the mac address of the adapter (Device)
1786  *
1787  * Returns success (0) or appropriate error code (none as of now)
1788  */
1789 static void emac_setmac(struct emac_priv *priv, u32 ch, char *mac_addr)
1790 {
1791         struct device *emac_dev = &priv->ndev->dev;
1792
1793         if (priv->rx_addr_type == 0) {
1794                 emac_set_type0addr(priv, ch, mac_addr);
1795         } else if (priv->rx_addr_type == 1) {
1796                 u32 cnt;
1797                 for (cnt = 0; cnt < EMAC_MAX_TXRX_CHANNELS; cnt++)
1798                         emac_set_type1addr(priv, ch, mac_addr);
1799         } else if (priv->rx_addr_type == 2) {
1800                 emac_set_type2addr(priv, ch, mac_addr, ch, 1);
1801                 emac_set_type0addr(priv, ch, mac_addr);
1802         } else {
1803                 if (netif_msg_drv(priv))
1804                         dev_err(emac_dev, "DaVinci EMAC: Wrong addressing\n");
1805         }
1806 }
1807
1808 /**
1809  * emac_dev_setmac_addr: Set mac address in the adapter
1810  * @ndev: The DaVinci EMAC network adapter
1811  * @addr: MAC address to set in device
1812  *
1813  * Called by the system to set the mac address of the adapter (Device)
1814  *
1815  * Returns success (0) or appropriate error code (none as of now)
1816  */
1817 static int emac_dev_setmac_addr(struct net_device *ndev, void *addr)
1818 {
1819         struct emac_priv *priv = netdev_priv(ndev);
1820         struct emac_rxch *rxch = priv->rxch[EMAC_DEF_RX_CH];
1821         struct device *emac_dev = &priv->ndev->dev;
1822         struct sockaddr *sa = addr;
1823
1824         if (!is_valid_ether_addr(sa->sa_data))
1825                 return -EINVAL;
1826
1827         /* Store mac addr in priv and rx channel and set it in EMAC hw */
1828         memcpy(priv->mac_addr, sa->sa_data, ndev->addr_len);
1829         memcpy(ndev->dev_addr, sa->sa_data, ndev->addr_len);
1830
1831         /* If the interface is down - rxch is NULL. */
1832         /* MAC address is configured only after the interface is enabled. */
1833         if (netif_running(ndev)) {
1834                 memcpy(rxch->mac_addr, sa->sa_data, ndev->addr_len);
1835                 emac_setmac(priv, EMAC_DEF_RX_CH, rxch->mac_addr);
1836         }
1837
1838         if (netif_msg_drv(priv))
1839                 dev_notice(emac_dev, "DaVinci EMAC: emac_dev_setmac_addr %pM\n",
1840                                         priv->mac_addr);
1841
1842         return 0;
1843 }
1844
1845 /**
1846  * emac_addbd_to_rx_queue: Recycle RX buffer descriptor
1847  * @priv: The DaVinci EMAC private adapter structure
1848  * @ch: RX channel number to process buffer descriptors for
1849  * @curr_bd: current buffer descriptor
1850  * @buffer: buffer pointer for descriptor
1851  * @buf_token: buffer token (stores skb information)
1852  *
1853  * Prepares the recycled buffer descriptor and addes it to hardware
1854  * receive queue - if queue empty this descriptor becomes the head
1855  * else addes the descriptor to end of queue
1856  *
1857  */
1858 static void emac_addbd_to_rx_queue(struct emac_priv *priv, u32 ch,
1859                 struct emac_rx_bd __iomem *curr_bd,
1860                 char *buffer, void *buf_token)
1861 {
1862         struct emac_rxch *rxch = priv->rxch[ch];
1863
1864         /* populate the hardware descriptor */
1865         curr_bd->h_next = 0;
1866         /* FIXME buff_ptr = dma_map_single(... buffer ...) */
1867         curr_bd->buff_ptr = virt_to_phys(buffer);
1868         curr_bd->off_b_len = rxch->buf_size;
1869         curr_bd->mode = EMAC_CPPI_OWNERSHIP_BIT;
1870         curr_bd->next = NULL;
1871         curr_bd->data_ptr = buffer;
1872         curr_bd->buf_token = buf_token;
1873
1874         /* write back  */
1875         BD_CACHE_WRITEBACK_INVALIDATE(curr_bd, EMAC_BD_LENGTH_FOR_CACHE);
1876         if (rxch->active_queue_head == NULL) {
1877                 rxch->active_queue_head = curr_bd;
1878                 rxch->active_queue_tail = curr_bd;
1879                 if (0 != rxch->queue_active) {
1880                         emac_write(EMAC_RXHDP(ch),
1881                                    emac_virt_to_phys(rxch->active_queue_head));
1882                         rxch->queue_active = 1;
1883                 }
1884         } else {
1885                 struct emac_rx_bd __iomem *tail_bd;
1886                 u32 frame_status;
1887
1888                 tail_bd = rxch->active_queue_tail;
1889                 rxch->active_queue_tail = curr_bd;
1890                 tail_bd->next = curr_bd;
1891                 tail_bd = EMAC_VIRT_NOCACHE(tail_bd);
1892                 tail_bd->h_next = emac_virt_to_phys(curr_bd);
1893                 frame_status = tail_bd->mode;
1894                 if (frame_status & EMAC_CPPI_EOQ_BIT) {
1895                         emac_write(EMAC_RXHDP(ch),
1896                                         emac_virt_to_phys(curr_bd));
1897                         frame_status &= ~(EMAC_CPPI_EOQ_BIT);
1898                         tail_bd->mode = frame_status;
1899                         ++rxch->end_of_queue_add;
1900                 }
1901         }
1902         ++rxch->recycled_bd;
1903 }
1904
1905 /**
1906  * emac_net_rx_cb: Prepares packet and sends to upper layer
1907  * @priv: The DaVinci EMAC private adapter structure
1908  * @net_pkt_list: Network packet list (received packets)
1909  *
1910  * Invalidates packet buffer memory and sends the received packet to upper
1911  * layer
1912  *
1913  * Returns success or appropriate error code (none as of now)
1914  */
1915 static int emac_net_rx_cb(struct emac_priv *priv,
1916                           struct emac_netpktobj *net_pkt_list)
1917 {
1918         struct sk_buff *p_skb;
1919         p_skb = (struct sk_buff *)net_pkt_list->pkt_token;
1920         /* set length of packet */
1921         skb_put(p_skb, net_pkt_list->pkt_length);
1922         EMAC_CACHE_INVALIDATE((unsigned long)p_skb->data, p_skb->len);
1923         p_skb->protocol = eth_type_trans(p_skb, priv->ndev);
1924         netif_receive_skb(p_skb);
1925         priv->net_dev_stats.rx_bytes += net_pkt_list->pkt_length;
1926         priv->net_dev_stats.rx_packets++;
1927         return 0;
1928 }
1929
1930 /**
1931  * emac_rx_bdproc: RX buffer descriptor (packet) processing
1932  * @priv: The DaVinci EMAC private adapter structure
1933  * @ch: RX channel number to process buffer descriptors for
1934  * @budget: number of packets allowed to process
1935  * @pending: indication to caller that packets are pending to process
1936  *
1937  * Processes RX buffer descriptors - checks ownership bit on the RX buffer
1938  * descriptor, sends the receive packet to upper layer, allocates a new SKB
1939  * and recycles the buffer descriptor (requeues it in hardware RX queue).
1940  * Only "budget" number of packets are processed and indication of pending
1941  * packets provided to the caller.
1942  *
1943  * Returns number of packets processed (and indication of pending packets)
1944  */
1945 static int emac_rx_bdproc(struct emac_priv *priv, u32 ch, u32 budget)
1946 {
1947         unsigned long flags;
1948         u32 frame_status;
1949         u32 pkts_processed = 0;
1950         char *new_buffer;
1951         struct emac_rx_bd __iomem *curr_bd;
1952         struct emac_rx_bd __iomem *last_bd;
1953         struct emac_netpktobj *curr_pkt, pkt_obj;
1954         struct emac_netbufobj buf_obj;
1955         struct emac_netbufobj *rx_buf_obj;
1956         void *new_buf_token;
1957         struct emac_rxch *rxch = priv->rxch[ch];
1958
1959         if (unlikely(1 == rxch->teardown_pending))
1960                 return 0;
1961         ++rxch->proc_count;
1962         spin_lock_irqsave(&priv->rx_lock, flags);
1963         pkt_obj.buf_list = &buf_obj;
1964         curr_pkt = &pkt_obj;
1965         curr_bd = rxch->active_queue_head;
1966         BD_CACHE_INVALIDATE(curr_bd, EMAC_BD_LENGTH_FOR_CACHE);
1967         frame_status = curr_bd->mode;
1968
1969         while ((curr_bd) &&
1970                ((frame_status & EMAC_CPPI_OWNERSHIP_BIT) == 0) &&
1971                (pkts_processed < budget)) {
1972
1973                 new_buffer = emac_net_alloc_rx_buf(priv, rxch->buf_size,
1974                                         &new_buf_token, EMAC_DEF_RX_CH);
1975                 if (unlikely(NULL == new_buffer)) {
1976                         ++rxch->out_of_rx_buffers;
1977                         goto end_emac_rx_bdproc;
1978                 }
1979
1980                 /* populate received packet data structure */
1981                 rx_buf_obj = &curr_pkt->buf_list[0];
1982                 rx_buf_obj->data_ptr = (char *)curr_bd->data_ptr;
1983                 rx_buf_obj->length = curr_bd->off_b_len & EMAC_RX_BD_BUF_SIZE;
1984                 rx_buf_obj->buf_token = curr_bd->buf_token;
1985                 curr_pkt->pkt_token = curr_pkt->buf_list->buf_token;
1986                 curr_pkt->num_bufs = 1;
1987                 curr_pkt->pkt_length =
1988                         (frame_status & EMAC_RX_BD_PKT_LENGTH_MASK);
1989                 emac_write(EMAC_RXCP(ch), emac_virt_to_phys(curr_bd));
1990                 ++rxch->processed_bd;
1991                 last_bd = curr_bd;
1992                 curr_bd = last_bd->next;
1993                 rxch->active_queue_head = curr_bd;
1994
1995                 /* check if end of RX queue ? */
1996                 if (frame_status & EMAC_CPPI_EOQ_BIT) {
1997                         if (curr_bd) {
1998                                 ++rxch->mis_queued_packets;
1999                                 emac_write(EMAC_RXHDP(ch),
2000                                            emac_virt_to_phys(curr_bd));
2001                         } else {
2002                                 ++rxch->end_of_queue;
2003                                 rxch->queue_active = 0;
2004                         }
2005                 }
2006
2007                 /* recycle BD */
2008                 emac_addbd_to_rx_queue(priv, ch, last_bd, new_buffer,
2009                                        new_buf_token);
2010
2011                 /* return the packet to the user - BD ptr passed in
2012                  * last parameter for potential *future* use */
2013                 spin_unlock_irqrestore(&priv->rx_lock, flags);
2014                 emac_net_rx_cb(priv, curr_pkt);
2015                 spin_lock_irqsave(&priv->rx_lock, flags);
2016                 curr_bd = rxch->active_queue_head;
2017                 if (curr_bd) {
2018                         BD_CACHE_INVALIDATE(curr_bd, EMAC_BD_LENGTH_FOR_CACHE);
2019                         frame_status = curr_bd->mode;
2020                 }
2021                 ++pkts_processed;
2022         }
2023
2024 end_emac_rx_bdproc:
2025         spin_unlock_irqrestore(&priv->rx_lock, flags);
2026         return pkts_processed;
2027 }
2028
2029 /**
2030  * emac_hw_enable: Enable EMAC hardware for packet transmission/reception
2031  * @priv: The DaVinci EMAC private adapter structure
2032  *
2033  * Enables EMAC hardware for packet processing - enables PHY, enables RX
2034  * for packet reception and enables device interrupts and then NAPI
2035  *
2036  * Returns success (0) or appropriate error code (none right now)
2037  */
2038 static int emac_hw_enable(struct emac_priv *priv)
2039 {
2040         u32 ch, val, mbp_enable, mac_control;
2041
2042         /* Soft reset */
2043         emac_write(EMAC_SOFTRESET, 1);
2044         while (emac_read(EMAC_SOFTRESET))
2045                 cpu_relax();
2046
2047         /* Disable interrupt & Set pacing for more interrupts initially */
2048         emac_int_disable(priv);
2049
2050         /* Full duplex enable bit set when auto negotiation happens */
2051         mac_control =
2052                 (((EMAC_DEF_TXPRIO_FIXED) ? (EMAC_MACCONTROL_TXPTYPE) : 0x0) |
2053                 ((priv->speed == 1000) ? EMAC_MACCONTROL_GIGABITEN : 0x0) |
2054                 ((EMAC_DEF_TXPACING_EN) ? (EMAC_MACCONTROL_TXPACEEN) : 0x0) |
2055                 ((priv->duplex == DUPLEX_FULL) ? 0x1 : 0));
2056         emac_write(EMAC_MACCONTROL, mac_control);
2057
2058         mbp_enable =
2059                 (((EMAC_DEF_PASS_CRC) ? (EMAC_RXMBP_PASSCRC_MASK) : 0x0) |
2060                 ((EMAC_DEF_QOS_EN) ? (EMAC_RXMBP_QOSEN_MASK) : 0x0) |
2061                  ((EMAC_DEF_NO_BUFF_CHAIN) ? (EMAC_RXMBP_NOCHAIN_MASK) : 0x0) |
2062                  ((EMAC_DEF_MACCTRL_FRAME_EN) ? (EMAC_RXMBP_CMFEN_MASK) : 0x0) |
2063                  ((EMAC_DEF_SHORT_FRAME_EN) ? (EMAC_RXMBP_CSFEN_MASK) : 0x0) |
2064                  ((EMAC_DEF_ERROR_FRAME_EN) ? (EMAC_RXMBP_CEFEN_MASK) : 0x0) |
2065                  ((EMAC_DEF_PROM_EN) ? (EMAC_RXMBP_CAFEN_MASK) : 0x0) |
2066                  ((EMAC_DEF_PROM_CH & EMAC_RXMBP_CHMASK) << \
2067                         EMAC_RXMBP_PROMCH_SHIFT) |
2068                  ((EMAC_DEF_BCAST_EN) ? (EMAC_RXMBP_BROADEN_MASK) : 0x0) |
2069                  ((EMAC_DEF_BCAST_CH & EMAC_RXMBP_CHMASK) << \
2070                         EMAC_RXMBP_BROADCH_SHIFT) |
2071                  ((EMAC_DEF_MCAST_EN) ? (EMAC_RXMBP_MULTIEN_MASK) : 0x0) |
2072                  ((EMAC_DEF_MCAST_CH & EMAC_RXMBP_CHMASK) << \
2073                         EMAC_RXMBP_MULTICH_SHIFT));
2074         emac_write(EMAC_RXMBPENABLE, mbp_enable);
2075         emac_write(EMAC_RXMAXLEN, (EMAC_DEF_MAX_FRAME_SIZE &
2076                                    EMAC_RX_MAX_LEN_MASK));
2077         emac_write(EMAC_RXBUFFEROFFSET, (EMAC_DEF_BUFFER_OFFSET &
2078                                          EMAC_RX_BUFFER_OFFSET_MASK));
2079         emac_write(EMAC_RXFILTERLOWTHRESH, 0);
2080         emac_write(EMAC_RXUNICASTCLEAR, EMAC_RX_UNICAST_CLEAR_ALL);
2081         priv->rx_addr_type = (emac_read(EMAC_MACCONFIG) >> 8) & 0xFF;
2082
2083         val = emac_read(EMAC_TXCONTROL);
2084         val |= EMAC_TX_CONTROL_TX_ENABLE_VAL;
2085         emac_write(EMAC_TXCONTROL, val);
2086         val = emac_read(EMAC_RXCONTROL);
2087         val |= EMAC_RX_CONTROL_RX_ENABLE_VAL;
2088         emac_write(EMAC_RXCONTROL, val);
2089         emac_write(EMAC_MACINTMASKSET, EMAC_MAC_HOST_ERR_INTMASK_VAL);
2090
2091         for (ch = 0; ch < EMAC_DEF_MAX_TX_CH; ch++) {
2092                 emac_write(EMAC_TXHDP(ch), 0);
2093                 emac_write(EMAC_TXINTMASKSET, BIT(ch));
2094         }
2095         for (ch = 0; ch < EMAC_DEF_MAX_RX_CH; ch++) {
2096                 struct emac_rxch *rxch = priv->rxch[ch];
2097                 emac_setmac(priv, ch, rxch->mac_addr);
2098                 emac_write(EMAC_RXINTMASKSET, BIT(ch));
2099                 rxch->queue_active = 1;
2100                 emac_write(EMAC_RXHDP(ch),
2101                            emac_virt_to_phys(rxch->active_queue_head));
2102         }
2103
2104         /* Enable MII */
2105         val = emac_read(EMAC_MACCONTROL);
2106         val |= (EMAC_MACCONTROL_GMIIEN);
2107         emac_write(EMAC_MACCONTROL, val);
2108
2109         /* Enable NAPI and interrupts */
2110         napi_enable(&priv->napi);
2111         emac_int_enable(priv);
2112         return 0;
2113
2114 }
2115
2116 /**
2117  * emac_poll: EMAC NAPI Poll function
2118  * @ndev: The DaVinci EMAC network adapter
2119  * @budget: Number of receive packets to process (as told by NAPI layer)
2120  *
2121  * NAPI Poll function implemented to process packets as per budget. We check
2122  * the type of interrupt on the device and accordingly call the TX or RX
2123  * packet processing functions. We follow the budget for RX processing and
2124  * also put a cap on number of TX pkts processed through config param. The
2125  * NAPI schedule function is called if more packets pending.
2126  *
2127  * Returns number of packets received (in most cases; else TX pkts - rarely)
2128  */
2129 static int emac_poll(struct napi_struct *napi, int budget)
2130 {
2131         unsigned int mask;
2132         struct emac_priv *priv = container_of(napi, struct emac_priv, napi);
2133         struct net_device *ndev = priv->ndev;
2134         struct device *emac_dev = &ndev->dev;
2135         u32 status = 0;
2136         u32 num_pkts = 0;
2137
2138         /* Check interrupt vectors and call packet processing */
2139         status = emac_read(EMAC_MACINVECTOR);
2140
2141         mask = EMAC_DM644X_MAC_IN_VECTOR_TX_INT_VEC;
2142
2143         if (priv->version == EMAC_VERSION_2)
2144                 mask = EMAC_DM646X_MAC_IN_VECTOR_TX_INT_VEC;
2145
2146         if (status & mask) {
2147                 num_pkts = emac_tx_bdproc(priv, EMAC_DEF_TX_CH,
2148                                           EMAC_DEF_TX_MAX_SERVICE);
2149         } /* TX processing */
2150
2151         if (num_pkts)
2152                 return budget;
2153
2154         mask = EMAC_DM644X_MAC_IN_VECTOR_RX_INT_VEC;
2155
2156         if (priv->version == EMAC_VERSION_2)
2157                 mask = EMAC_DM646X_MAC_IN_VECTOR_RX_INT_VEC;
2158
2159         if (status & mask) {
2160                 num_pkts = emac_rx_bdproc(priv, EMAC_DEF_RX_CH, budget);
2161         } /* RX processing */
2162
2163         if (num_pkts < budget) {
2164                 napi_complete(napi);
2165                 emac_int_enable(priv);
2166         }
2167
2168         mask = EMAC_DM644X_MAC_IN_VECTOR_HOST_INT;
2169         if (priv->version == EMAC_VERSION_2)
2170                 mask = EMAC_DM646X_MAC_IN_VECTOR_HOST_INT;
2171
2172         if (unlikely(status & mask)) {
2173                 u32 ch, cause;
2174                 dev_err(emac_dev, "DaVinci EMAC: Fatal Hardware Error\n");
2175                 netif_stop_queue(ndev);
2176                 napi_disable(&priv->napi);
2177
2178                 status = emac_read(EMAC_MACSTATUS);
2179                 cause = ((status & EMAC_MACSTATUS_TXERRCODE_MASK) >>
2180                          EMAC_MACSTATUS_TXERRCODE_SHIFT);
2181                 if (cause) {
2182                         ch = ((status & EMAC_MACSTATUS_TXERRCH_MASK) >>
2183                               EMAC_MACSTATUS_TXERRCH_SHIFT);
2184                         if (net_ratelimit()) {
2185                                 dev_err(emac_dev, "TX Host error %s on ch=%d\n",
2186                                         &emac_txhost_errcodes[cause][0], ch);
2187                         }
2188                 }
2189                 cause = ((status & EMAC_MACSTATUS_RXERRCODE_MASK) >>
2190                          EMAC_MACSTATUS_RXERRCODE_SHIFT);
2191                 if (cause) {
2192                         ch = ((status & EMAC_MACSTATUS_RXERRCH_MASK) >>
2193                               EMAC_MACSTATUS_RXERRCH_SHIFT);
2194                         if (netif_msg_hw(priv) && net_ratelimit())
2195                                 dev_err(emac_dev, "RX Host error %s on ch=%d\n",
2196                                         &emac_rxhost_errcodes[cause][0], ch);
2197                 }
2198         } /* Host error processing */
2199
2200         return num_pkts;
2201 }
2202
2203 #ifdef CONFIG_NET_POLL_CONTROLLER
2204 /**
2205  * emac_poll_controller: EMAC Poll controller function
2206  * @ndev: The DaVinci EMAC network adapter
2207  *
2208  * Polled functionality used by netconsole and others in non interrupt mode
2209  *
2210  */
2211 void emac_poll_controller(struct net_device *ndev)
2212 {
2213         struct emac_priv *priv = netdev_priv(ndev);
2214
2215         emac_int_disable(priv);
2216         emac_irq(ndev->irq, ndev);
2217         emac_int_enable(priv);
2218 }
2219 #endif
2220
2221 /* PHY/MII bus related */
2222
2223 /* Wait until mdio is ready for next command */
2224 #define MDIO_WAIT_FOR_USER_ACCESS\
2225                 while ((emac_mdio_read((MDIO_USERACCESS(0))) &\
2226                         MDIO_USERACCESS_GO) != 0)
2227
2228 static int emac_mii_read(struct mii_bus *bus, int phy_id, int phy_reg)
2229 {
2230         unsigned int phy_data = 0;
2231         unsigned int phy_control;
2232
2233         /* Wait until mdio is ready for next command */
2234         MDIO_WAIT_FOR_USER_ACCESS;
2235
2236         phy_control = (MDIO_USERACCESS_GO |
2237                        MDIO_USERACCESS_READ |
2238                        ((phy_reg << 21) & MDIO_USERACCESS_REGADR) |
2239                        ((phy_id << 16) & MDIO_USERACCESS_PHYADR) |
2240                        (phy_data & MDIO_USERACCESS_DATA));
2241         emac_mdio_write(MDIO_USERACCESS(0), phy_control);
2242
2243         /* Wait until mdio is ready for next command */
2244         MDIO_WAIT_FOR_USER_ACCESS;
2245
2246         return emac_mdio_read(MDIO_USERACCESS(0)) & MDIO_USERACCESS_DATA;
2247
2248 }
2249
2250 static int emac_mii_write(struct mii_bus *bus, int phy_id,
2251                           int phy_reg, u16 phy_data)
2252 {
2253
2254         unsigned int control;
2255
2256         /*  until mdio is ready for next command */
2257         MDIO_WAIT_FOR_USER_ACCESS;
2258
2259         control = (MDIO_USERACCESS_GO |
2260                    MDIO_USERACCESS_WRITE |
2261                    ((phy_reg << 21) & MDIO_USERACCESS_REGADR) |
2262                    ((phy_id << 16) & MDIO_USERACCESS_PHYADR) |
2263                    (phy_data & MDIO_USERACCESS_DATA));
2264         emac_mdio_write(MDIO_USERACCESS(0), control);
2265
2266         return 0;
2267 }
2268
2269 static int emac_mii_reset(struct mii_bus *bus)
2270 {
2271         unsigned int clk_div;
2272         int mdio_bus_freq = emac_bus_frequency;
2273
2274         if (mdio_max_freq && mdio_bus_freq)
2275                 clk_div = ((mdio_bus_freq / mdio_max_freq) - 1);
2276         else
2277                 clk_div = 0xFF;
2278
2279         clk_div &= MDIO_CONTROL_CLKDIV;
2280
2281         /* Set enable and clock divider in MDIOControl */
2282         emac_mdio_write(MDIO_CONTROL, (clk_div | MDIO_CONTROL_ENABLE));
2283
2284         return 0;
2285
2286 }
2287
2288 static int mii_irqs[PHY_MAX_ADDR] = { PHY_POLL, PHY_POLL };
2289
2290 /* emac_driver: EMAC MII bus structure */
2291
2292 static struct mii_bus *emac_mii;
2293
2294 static void emac_adjust_link(struct net_device *ndev)
2295 {
2296         struct emac_priv *priv = netdev_priv(ndev);
2297         struct phy_device *phydev = priv->phydev;
2298         unsigned long flags;
2299         int new_state = 0;
2300
2301         spin_lock_irqsave(&priv->lock, flags);
2302
2303         if (phydev->link) {
2304                 /* check the mode of operation - full/half duplex */
2305                 if (phydev->duplex != priv->duplex) {
2306                         new_state = 1;
2307                         priv->duplex = phydev->duplex;
2308                 }
2309                 if (phydev->speed != priv->speed) {
2310                         new_state = 1;
2311                         priv->speed = phydev->speed;
2312                 }
2313                 if (!priv->link) {
2314                         new_state = 1;
2315                         priv->link = 1;
2316                 }
2317
2318         } else if (priv->link) {
2319                 new_state = 1;
2320                 priv->link = 0;
2321                 priv->speed = 0;
2322                 priv->duplex = ~0;
2323         }
2324         if (new_state) {
2325                 emac_update_phystatus(priv);
2326                 phy_print_status(priv->phydev);
2327         }
2328
2329         spin_unlock_irqrestore(&priv->lock, flags);
2330 }
2331
2332 /*************************************************************************
2333  *  Linux Driver Model
2334  *************************************************************************/
2335
2336 /**
2337  * emac_devioctl: EMAC adapter ioctl
2338  * @ndev: The DaVinci EMAC network adapter
2339  * @ifrq: request parameter
2340  * @cmd: command parameter
2341  *
2342  * EMAC driver ioctl function
2343  *
2344  * Returns success(0) or appropriate error code
2345  */
2346 static int emac_devioctl(struct net_device *ndev, struct ifreq *ifrq, int cmd)
2347 {
2348         dev_warn(&ndev->dev, "DaVinci EMAC: ioctl not supported\n");
2349
2350         if (!(netif_running(ndev)))
2351                 return -EINVAL;
2352
2353         /* TODO: Add phy read and write and private statistics get feature */
2354
2355         return -EOPNOTSUPP;
2356 }
2357
2358 /**
2359  * emac_dev_open: EMAC device open
2360  * @ndev: The DaVinci EMAC network adapter
2361  *
2362  * Called when system wants to start the interface. We init TX/RX channels
2363  * and enable the hardware for packet reception/transmission and start the
2364  * network queue.
2365  *
2366  * Returns 0 for a successful open, or appropriate error code
2367  */
2368 static int emac_dev_open(struct net_device *ndev)
2369 {
2370         struct device *emac_dev = &ndev->dev;
2371         u32 rc, cnt, ch;
2372         int phy_addr;
2373         struct resource *res;
2374         int q, m;
2375         int i = 0;
2376         int k = 0;
2377         struct emac_priv *priv = netdev_priv(ndev);
2378
2379         netif_carrier_off(ndev);
2380         for (cnt = 0; cnt <= ETH_ALEN; cnt++)
2381                 ndev->dev_addr[cnt] = priv->mac_addr[cnt];
2382
2383         /* Configuration items */
2384         priv->rx_buf_size = EMAC_DEF_MAX_FRAME_SIZE + NET_IP_ALIGN;
2385
2386         /* Clear basic hardware */
2387         for (ch = 0; ch < EMAC_MAX_TXRX_CHANNELS; ch++) {
2388                 emac_write(EMAC_TXHDP(ch), 0);
2389                 emac_write(EMAC_RXHDP(ch), 0);
2390                 emac_write(EMAC_RXHDP(ch), 0);
2391                 emac_write(EMAC_RXINTMASKCLEAR, EMAC_INT_MASK_CLEAR);
2392                 emac_write(EMAC_TXINTMASKCLEAR, EMAC_INT_MASK_CLEAR);
2393         }
2394         priv->mac_hash1 = 0;
2395         priv->mac_hash2 = 0;
2396         emac_write(EMAC_MACHASH1, 0);
2397         emac_write(EMAC_MACHASH2, 0);
2398
2399         /* multi ch not supported - open 1 TX, 1RX ch by default */
2400         rc = emac_init_txch(priv, EMAC_DEF_TX_CH);
2401         if (0 != rc) {
2402                 dev_err(emac_dev, "DaVinci EMAC: emac_init_txch() failed");
2403                 return rc;
2404         }
2405         rc = emac_init_rxch(priv, EMAC_DEF_RX_CH, priv->mac_addr);
2406         if (0 != rc) {
2407                 dev_err(emac_dev, "DaVinci EMAC: emac_init_rxch() failed");
2408                 return rc;
2409         }
2410
2411         /* Request IRQ */
2412
2413         while ((res = platform_get_resource(priv->pdev, IORESOURCE_IRQ, k))) {
2414                 for (i = res->start; i <= res->end; i++) {
2415                         if (request_irq(i, emac_irq, IRQF_DISABLED,
2416                                         ndev->name, ndev))
2417                                 goto rollback;
2418                 }
2419                 k++;
2420         }
2421
2422         /* Start/Enable EMAC hardware */
2423         emac_hw_enable(priv);
2424
2425         /* find the first phy */
2426         priv->phydev = NULL;
2427         if (priv->phy_mask) {
2428                 emac_mii_reset(priv->mii_bus);
2429                 for (phy_addr = 0; phy_addr < PHY_MAX_ADDR; phy_addr++) {
2430                         if (priv->mii_bus->phy_map[phy_addr]) {
2431                                 priv->phydev = priv->mii_bus->phy_map[phy_addr];
2432                                 break;
2433                         }
2434                 }
2435
2436                 if (!priv->phydev) {
2437                         printk(KERN_ERR "%s: no PHY found\n", ndev->name);
2438                         return -1;
2439                 }
2440
2441                 priv->phydev = phy_connect(ndev, dev_name(&priv->phydev->dev),
2442                                 &emac_adjust_link, 0, PHY_INTERFACE_MODE_MII);
2443
2444                 if (IS_ERR(priv->phydev)) {
2445                         printk(KERN_ERR "%s: Could not attach to PHY\n",
2446                                                                 ndev->name);
2447                         return PTR_ERR(priv->phydev);
2448                 }
2449
2450                 priv->link = 0;
2451                 priv->speed = 0;
2452                 priv->duplex = ~0;
2453
2454                 printk(KERN_INFO "%s: attached PHY driver [%s] "
2455                         "(mii_bus:phy_addr=%s, id=%x)\n", ndev->name,
2456                         priv->phydev->drv->name, dev_name(&priv->phydev->dev),
2457                         priv->phydev->phy_id);
2458         } else{
2459                 /* No PHY , fix the link, speed and duplex settings */
2460                 priv->link = 1;
2461                 priv->speed = SPEED_100;
2462                 priv->duplex = DUPLEX_FULL;
2463                 emac_update_phystatus(priv);
2464         }
2465
2466         if (!netif_running(ndev)) /* debug only - to avoid compiler warning */
2467                 emac_dump_regs(priv);
2468
2469         if (netif_msg_drv(priv))
2470                 dev_notice(emac_dev, "DaVinci EMAC: Opened %s\n", ndev->name);
2471
2472         if (priv->phy_mask)
2473                 phy_start(priv->phydev);
2474
2475         return 0;
2476
2477 rollback:
2478
2479         dev_err(emac_dev, "DaVinci EMAC: request_irq() failed");
2480
2481         for (q = k; k >= 0; k--) {
2482                 for (m = i; m >= res->start; m--)
2483                         free_irq(m, ndev);
2484                 res = platform_get_resource(priv->pdev, IORESOURCE_IRQ, k-1);
2485                 m = res->end;
2486         }
2487         return -EBUSY;
2488 }
2489
2490 /**
2491  * emac_dev_stop: EMAC device stop
2492  * @ndev: The DaVinci EMAC network adapter
2493  *
2494  * Called when system wants to stop or down the interface. We stop the network
2495  * queue, disable interrupts and cleanup TX/RX channels.
2496  *
2497  * We return the statistics in net_device_stats structure pulled from emac
2498  */
2499 static int emac_dev_stop(struct net_device *ndev)
2500 {
2501         struct resource *res;
2502         int i = 0;
2503         int irq_num;
2504         struct emac_priv *priv = netdev_priv(ndev);
2505         struct device *emac_dev = &ndev->dev;
2506
2507         /* inform the upper layers. */
2508         netif_stop_queue(ndev);
2509         napi_disable(&priv->napi);
2510
2511         netif_carrier_off(ndev);
2512         emac_int_disable(priv);
2513         emac_stop_txch(priv, EMAC_DEF_TX_CH);
2514         emac_stop_rxch(priv, EMAC_DEF_RX_CH);
2515         emac_cleanup_txch(priv, EMAC_DEF_TX_CH);
2516         emac_cleanup_rxch(priv, EMAC_DEF_RX_CH);
2517         emac_write(EMAC_SOFTRESET, 1);
2518
2519         if (priv->phydev)
2520                 phy_disconnect(priv->phydev);
2521
2522         /* Free IRQ */
2523         while ((res = platform_get_resource(priv->pdev, IORESOURCE_IRQ, i))) {
2524                 for (irq_num = res->start; irq_num <= res->end; irq_num++)
2525                         free_irq(irq_num, priv->ndev);
2526                 i++;
2527         }
2528
2529         if (netif_msg_drv(priv))
2530                 dev_notice(emac_dev, "DaVinci EMAC: %s stopped\n", ndev->name);
2531
2532         return 0;
2533 }
2534
2535 /**
2536  * emac_dev_getnetstats: EMAC get statistics function
2537  * @ndev: The DaVinci EMAC network adapter
2538  *
2539  * Called when system wants to get statistics from the device.
2540  *
2541  * We return the statistics in net_device_stats structure pulled from emac
2542  */
2543 static struct net_device_stats *emac_dev_getnetstats(struct net_device *ndev)
2544 {
2545         struct emac_priv *priv = netdev_priv(ndev);
2546         u32 mac_control;
2547         u32 stats_clear_mask;
2548
2549         /* update emac hardware stats and reset the registers*/
2550
2551         mac_control = emac_read(EMAC_MACCONTROL);
2552
2553         if (mac_control & EMAC_MACCONTROL_GMIIEN)
2554                 stats_clear_mask = EMAC_STATS_CLR_MASK;
2555         else
2556                 stats_clear_mask = 0;
2557
2558         priv->net_dev_stats.multicast += emac_read(EMAC_RXMCASTFRAMES);
2559         emac_write(EMAC_RXMCASTFRAMES, stats_clear_mask);
2560
2561         priv->net_dev_stats.collisions += (emac_read(EMAC_TXCOLLISION) +
2562                                            emac_read(EMAC_TXSINGLECOLL) +
2563                                            emac_read(EMAC_TXMULTICOLL));
2564         emac_write(EMAC_TXCOLLISION, stats_clear_mask);
2565         emac_write(EMAC_TXSINGLECOLL, stats_clear_mask);
2566         emac_write(EMAC_TXMULTICOLL, stats_clear_mask);
2567
2568         priv->net_dev_stats.rx_length_errors += (emac_read(EMAC_RXOVERSIZED) +
2569                                                 emac_read(EMAC_RXJABBER) +
2570                                                 emac_read(EMAC_RXUNDERSIZED));
2571         emac_write(EMAC_RXOVERSIZED, stats_clear_mask);
2572         emac_write(EMAC_RXJABBER, stats_clear_mask);
2573         emac_write(EMAC_RXUNDERSIZED, stats_clear_mask);
2574
2575         priv->net_dev_stats.rx_over_errors += (emac_read(EMAC_RXSOFOVERRUNS) +
2576                                                emac_read(EMAC_RXMOFOVERRUNS));
2577         emac_write(EMAC_RXSOFOVERRUNS, stats_clear_mask);
2578         emac_write(EMAC_RXMOFOVERRUNS, stats_clear_mask);
2579
2580         priv->net_dev_stats.rx_fifo_errors += emac_read(EMAC_RXDMAOVERRUNS);
2581         emac_write(EMAC_RXDMAOVERRUNS, stats_clear_mask);
2582
2583         priv->net_dev_stats.tx_carrier_errors +=
2584                 emac_read(EMAC_TXCARRIERSENSE);
2585         emac_write(EMAC_TXCARRIERSENSE, stats_clear_mask);
2586
2587         priv->net_dev_stats.tx_fifo_errors = emac_read(EMAC_TXUNDERRUN);
2588         emac_write(EMAC_TXUNDERRUN, stats_clear_mask);
2589
2590         return &priv->net_dev_stats;
2591 }
2592
2593 static const struct net_device_ops emac_netdev_ops = {
2594         .ndo_open               = emac_dev_open,
2595         .ndo_stop               = emac_dev_stop,
2596         .ndo_start_xmit         = emac_dev_xmit,
2597         .ndo_set_multicast_list = emac_dev_mcast_set,
2598         .ndo_set_mac_address    = emac_dev_setmac_addr,
2599         .ndo_do_ioctl           = emac_devioctl,
2600         .ndo_tx_timeout         = emac_dev_tx_timeout,
2601         .ndo_get_stats          = emac_dev_getnetstats,
2602 #ifdef CONFIG_NET_POLL_CONTROLLER
2603         .ndo_poll_controller    = emac_poll_controller,
2604 #endif
2605 };
2606
2607 /**
2608  * davinci_emac_probe: EMAC device probe
2609  * @pdev: The DaVinci EMAC device that we are removing
2610  *
2611  * Called when probing for emac devicesr. We get details of instances and
2612  * resource information from platform init and register a network device
2613  * and allocate resources necessary for driver to perform
2614  */
2615 static int __devinit davinci_emac_probe(struct platform_device *pdev)
2616 {
2617         int rc = 0;
2618         struct resource *res;
2619         struct net_device *ndev;
2620         struct emac_priv *priv;
2621         unsigned long size;
2622         struct emac_platform_data *pdata;
2623         struct device *emac_dev;
2624
2625         /* obtain emac clock from kernel */
2626         emac_clk = clk_get(&pdev->dev, NULL);
2627         if (IS_ERR(emac_clk)) {
2628                 printk(KERN_ERR "DaVinci EMAC: Failed to get EMAC clock\n");
2629                 return -EBUSY;
2630         }
2631         emac_bus_frequency = clk_get_rate(emac_clk);
2632         /* TODO: Probe PHY here if possible */
2633
2634         ndev = alloc_etherdev(sizeof(struct emac_priv));
2635         if (!ndev) {
2636                 printk(KERN_ERR "DaVinci EMAC: Error allocating net_device\n");
2637                 clk_put(emac_clk);
2638                 return -ENOMEM;
2639         }
2640
2641         platform_set_drvdata(pdev, ndev);
2642         priv = netdev_priv(ndev);
2643         priv->pdev = pdev;
2644         priv->ndev = ndev;
2645         priv->msg_enable = netif_msg_init(debug_level, DAVINCI_EMAC_DEBUG);
2646
2647         spin_lock_init(&priv->tx_lock);
2648         spin_lock_init(&priv->rx_lock);
2649         spin_lock_init(&priv->lock);
2650
2651         pdata = pdev->dev.platform_data;
2652         if (!pdata) {
2653                 printk(KERN_ERR "DaVinci EMAC: No platfrom data\n");
2654                 return -ENODEV;
2655         }
2656
2657         /* MAC addr and PHY mask , RMII enable info from platform_data */
2658         memcpy(priv->mac_addr, pdata->mac_addr, 6);
2659         priv->phy_mask = pdata->phy_mask;
2660         priv->rmii_en = pdata->rmii_en;
2661         priv->version = pdata->version;
2662         emac_dev = &ndev->dev;
2663         /* Get EMAC platform data */
2664         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2665         if (!res) {
2666                 dev_err(emac_dev, "DaVinci EMAC: Error getting res\n");
2667                 rc = -ENOENT;
2668                 goto probe_quit;
2669         }
2670
2671         priv->emac_base_phys = res->start + pdata->ctrl_reg_offset;
2672         size = res->end - res->start + 1;
2673         if (!request_mem_region(res->start, size, ndev->name)) {
2674                 dev_err(emac_dev, "DaVinci EMAC: failed request_mem_region() for regs\n");
2675                 rc = -ENXIO;
2676                 goto probe_quit;
2677         }
2678
2679         priv->remap_addr = ioremap(res->start, size);
2680         if (!priv->remap_addr) {
2681                 dev_err(emac_dev, "Unable to map IO\n");
2682                 rc = -ENOMEM;
2683                 release_mem_region(res->start, size);
2684                 goto probe_quit;
2685         }
2686         priv->emac_base = priv->remap_addr + pdata->ctrl_reg_offset;
2687         ndev->base_addr = (unsigned long)priv->remap_addr;
2688
2689         priv->ctrl_base = priv->remap_addr + pdata->ctrl_mod_reg_offset;
2690         priv->ctrl_ram_size = pdata->ctrl_ram_size;
2691         priv->emac_ctrl_ram = priv->remap_addr + pdata->ctrl_ram_offset;
2692
2693         res = platform_get_resource(pdev, IORESOURCE_IRQ, 0);
2694         if (!res) {
2695                 dev_err(emac_dev, "DaVinci EMAC: Error getting irq res\n");
2696                 rc = -ENOENT;
2697                 goto no_irq_res;
2698         }
2699         ndev->irq = res->start;
2700
2701         if (!is_valid_ether_addr(priv->mac_addr)) {
2702                 /* Use random MAC if none passed */
2703                 random_ether_addr(priv->mac_addr);
2704                 printk(KERN_WARNING "%s: using random MAC addr: %pM\n",
2705                                 __func__, priv->mac_addr);
2706         }
2707
2708         ndev->netdev_ops = &emac_netdev_ops;
2709         SET_ETHTOOL_OPS(ndev, &ethtool_ops);
2710         netif_napi_add(ndev, &priv->napi, emac_poll, EMAC_POLL_WEIGHT);
2711
2712         clk_enable(emac_clk);
2713
2714         /* register the network device */
2715         SET_NETDEV_DEV(ndev, &pdev->dev);
2716         rc = register_netdev(ndev);
2717         if (rc) {
2718                 dev_err(emac_dev, "DaVinci EMAC: Error in register_netdev\n");
2719                 rc = -ENODEV;
2720                 goto netdev_reg_err;
2721         }
2722
2723
2724         /* MII/Phy intialisation, mdio bus registration */
2725         emac_mii = mdiobus_alloc();
2726         if (emac_mii == NULL) {
2727                 dev_err(emac_dev, "DaVinci EMAC: Error allocating mii_bus\n");
2728                 rc = -ENOMEM;
2729                 goto mdio_alloc_err;
2730         }
2731
2732         priv->mii_bus = emac_mii;
2733         emac_mii->name  = "emac-mii",
2734         emac_mii->read  = emac_mii_read,
2735         emac_mii->write = emac_mii_write,
2736         emac_mii->reset = emac_mii_reset,
2737         emac_mii->irq   = mii_irqs,
2738         emac_mii->phy_mask = ~(priv->phy_mask);
2739         emac_mii->parent = &pdev->dev;
2740         emac_mii->priv = priv->remap_addr + pdata->mdio_reg_offset;
2741         snprintf(priv->mii_bus->id, MII_BUS_ID_SIZE, "%x", priv->pdev->id);
2742         mdio_max_freq = pdata->mdio_max_freq;
2743         emac_mii->reset(emac_mii);
2744
2745         /* Register the MII bus */
2746         rc = mdiobus_register(emac_mii);
2747         if (rc)
2748                 goto mdiobus_quit;
2749
2750         if (netif_msg_probe(priv)) {
2751                 dev_notice(emac_dev, "DaVinci EMAC Probe found device "\
2752                            "(regs: %p, irq: %d)\n",
2753                            (void *)priv->emac_base_phys, ndev->irq);
2754         }
2755         return 0;
2756
2757 mdiobus_quit:
2758         mdiobus_free(emac_mii);
2759
2760 netdev_reg_err:
2761 mdio_alloc_err:
2762         clk_disable(emac_clk);
2763 no_irq_res:
2764         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2765         release_mem_region(res->start, res->end - res->start + 1);
2766         iounmap(priv->remap_addr);
2767
2768 probe_quit:
2769         clk_put(emac_clk);
2770         free_netdev(ndev);
2771         return rc;
2772 }
2773
2774 /**
2775  * davinci_emac_remove: EMAC device remove
2776  * @pdev: The DaVinci EMAC device that we are removing
2777  *
2778  * Called when removing the device driver. We disable clock usage and release
2779  * the resources taken up by the driver and unregister network device
2780  */
2781 static int __devexit davinci_emac_remove(struct platform_device *pdev)
2782 {
2783         struct resource *res;
2784         struct net_device *ndev = platform_get_drvdata(pdev);
2785         struct emac_priv *priv = netdev_priv(ndev);
2786
2787         dev_notice(&ndev->dev, "DaVinci EMAC: davinci_emac_remove()\n");
2788
2789         platform_set_drvdata(pdev, NULL);
2790         res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
2791         mdiobus_unregister(priv->mii_bus);
2792         mdiobus_free(priv->mii_bus);
2793
2794         release_mem_region(res->start, res->end - res->start + 1);
2795
2796         unregister_netdev(ndev);
2797         free_netdev(ndev);
2798         iounmap(priv->remap_addr);
2799
2800         clk_disable(emac_clk);
2801         clk_put(emac_clk);
2802
2803         return 0;
2804 }
2805
2806 static
2807 int davinci_emac_suspend(struct platform_device *pdev, pm_message_t state)
2808 {
2809         struct net_device *dev = platform_get_drvdata(pdev);
2810
2811         if (netif_running(dev))
2812                 emac_dev_stop(dev);
2813
2814         clk_disable(emac_clk);
2815
2816         return 0;
2817 }
2818
2819 static int davinci_emac_resume(struct platform_device *pdev)
2820 {
2821         struct net_device *dev = platform_get_drvdata(pdev);
2822
2823         clk_enable(emac_clk);
2824
2825         if (netif_running(dev))
2826                 emac_dev_open(dev);
2827
2828         return 0;
2829 }
2830
2831 /**
2832  * davinci_emac_driver: EMAC platform driver structure
2833  */
2834 static struct platform_driver davinci_emac_driver = {
2835         .driver = {
2836                 .name    = "davinci_emac",
2837                 .owner   = THIS_MODULE,
2838         },
2839         .probe = davinci_emac_probe,
2840         .remove = __devexit_p(davinci_emac_remove),
2841         .suspend = davinci_emac_suspend,
2842         .resume = davinci_emac_resume,
2843 };
2844
2845 /**
2846  * davinci_emac_init: EMAC driver module init
2847  *
2848  * Called when initializing the driver. We register the driver with
2849  * the platform.
2850  */
2851 static int __init davinci_emac_init(void)
2852 {
2853         return platform_driver_register(&davinci_emac_driver);
2854 }
2855 late_initcall(davinci_emac_init);
2856
2857 /**
2858  * davinci_emac_exit: EMAC driver module exit
2859  *
2860  * Called when exiting the driver completely. We unregister the driver with
2861  * the platform and exit
2862  */
2863 static void __exit davinci_emac_exit(void)
2864 {
2865         platform_driver_unregister(&davinci_emac_driver);
2866 }
2867 module_exit(davinci_emac_exit);
2868
2869 MODULE_LICENSE("GPL");
2870 MODULE_AUTHOR("DaVinci EMAC Maintainer: Anant Gole <anantgole@ti.com>");
2871 MODULE_AUTHOR("DaVinci EMAC Maintainer: Chaithrika U S <chaithrika@ti.com>");
2872 MODULE_DESCRIPTION("DaVinci EMAC Ethernet driver");