66ce456614a8a636d05daa8b9d6eed81064b263d
[linux-2.6.git] / drivers / net / cxgb3 / adapter.h
1 /*
2  * Copyright (c) 2003-2008 Chelsio, Inc. All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 /* This file should not be included directly.  Include common.h instead. */
34
35 #ifndef __T3_ADAPTER_H__
36 #define __T3_ADAPTER_H__
37
38 #include <linux/pci.h>
39 #include <linux/spinlock.h>
40 #include <linux/interrupt.h>
41 #include <linux/timer.h>
42 #include <linux/cache.h>
43 #include <linux/mutex.h>
44 #include <linux/bitops.h>
45 #include "t3cdev.h"
46 #include <asm/io.h>
47
48 struct vlan_group;
49 struct adapter;
50 struct sge_qset;
51
52 enum {                  /* rx_offload flags */
53         T3_RX_CSUM      = 1 << 0,
54         T3_LRO          = 1 << 1,
55 };
56
57 struct port_info {
58         struct adapter *adapter;
59         struct vlan_group *vlan_grp;
60         struct sge_qset *qs;
61         u8 port_id;
62         u8 rx_offload;
63         u8 nqsets;
64         u8 first_qset;
65         struct cphy phy;
66         struct cmac mac;
67         struct link_config link_config;
68         struct net_device_stats netstats;
69         int activity;
70         __be32 iscsi_ipv4addr;
71 };
72
73 enum {                          /* adapter flags */
74         FULL_INIT_DONE = (1 << 0),
75         USING_MSI = (1 << 1),
76         USING_MSIX = (1 << 2),
77         QUEUES_BOUND = (1 << 3),
78         TP_PARITY_INIT = (1 << 4),
79         NAPI_INIT = (1 << 5),
80 };
81
82 struct fl_pg_chunk {
83         struct page *page;
84         void *va;
85         unsigned int offset;
86 };
87
88 struct rx_desc;
89 struct rx_sw_desc;
90
91 struct sge_fl {                     /* SGE per free-buffer list state */
92         unsigned int buf_size;      /* size of each Rx buffer */
93         unsigned int credits;       /* # of available Rx buffers */
94         unsigned int pend_cred;     /* new buffers since last FL DB ring */
95         unsigned int size;          /* capacity of free list */
96         unsigned int cidx;          /* consumer index */
97         unsigned int pidx;          /* producer index */
98         unsigned int gen;           /* free list generation */
99         struct fl_pg_chunk pg_chunk;/* page chunk cache */
100         unsigned int use_pages;     /* whether FL uses pages or sk_buffs */
101         unsigned int order;         /* order of page allocations */
102         struct rx_desc *desc;       /* address of HW Rx descriptor ring */
103         struct rx_sw_desc *sdesc;   /* address of SW Rx descriptor ring */
104         dma_addr_t   phys_addr;     /* physical address of HW ring start */
105         unsigned int cntxt_id;      /* SGE context id for the free list */
106         unsigned long empty;        /* # of times queue ran out of buffers */
107         unsigned long alloc_failed; /* # of times buffer allocation failed */
108 };
109
110 /*
111  * Bundle size for grouping offload RX packets for delivery to the stack.
112  * Don't make this too big as we do prefetch on each packet in a bundle.
113  */
114 # define RX_BUNDLE_SIZE 8
115
116 struct rsp_desc;
117
118 struct sge_rspq {               /* state for an SGE response queue */
119         unsigned int credits;   /* # of pending response credits */
120         unsigned int size;      /* capacity of response queue */
121         unsigned int cidx;      /* consumer index */
122         unsigned int gen;       /* current generation bit */
123         unsigned int polling;   /* is the queue serviced through NAPI? */
124         unsigned int holdoff_tmr;       /* interrupt holdoff timer in 100ns */
125         unsigned int next_holdoff;      /* holdoff time for next interrupt */
126         unsigned int rx_recycle_buf; /* whether recycling occurred
127                                         within current sop-eop */
128         struct rsp_desc *desc;  /* address of HW response ring */
129         dma_addr_t phys_addr;   /* physical address of the ring */
130         unsigned int cntxt_id;  /* SGE context id for the response q */
131         spinlock_t lock;        /* guards response processing */
132         struct sk_buff_head rx_queue; /* offload packet receive queue */
133         struct sk_buff *pg_skb; /* used to build frag list in napi handler */
134
135         unsigned long offload_pkts;
136         unsigned long offload_bundles;
137         unsigned long eth_pkts; /* # of ethernet packets */
138         unsigned long pure_rsps;        /* # of pure (non-data) responses */
139         unsigned long imm_data; /* responses with immediate data */
140         unsigned long rx_drops; /* # of packets dropped due to no mem */
141         unsigned long async_notif; /* # of asynchronous notification events */
142         unsigned long empty;    /* # of times queue ran out of credits */
143         unsigned long nomem;    /* # of responses deferred due to no mem */
144         unsigned long unhandled_irqs;   /* # of spurious intrs */
145         unsigned long starved;
146         unsigned long restarted;
147 };
148
149 struct tx_desc;
150 struct tx_sw_desc;
151
152 struct sge_txq {                /* state for an SGE Tx queue */
153         unsigned long flags;    /* HW DMA fetch status */
154         unsigned int in_use;    /* # of in-use Tx descriptors */
155         unsigned int size;      /* # of descriptors */
156         unsigned int processed; /* total # of descs HW has processed */
157         unsigned int cleaned;   /* total # of descs SW has reclaimed */
158         unsigned int stop_thres;        /* SW TX queue suspend threshold */
159         unsigned int cidx;      /* consumer index */
160         unsigned int pidx;      /* producer index */
161         unsigned int gen;       /* current value of generation bit */
162         unsigned int unacked;   /* Tx descriptors used since last COMPL */
163         struct tx_desc *desc;   /* address of HW Tx descriptor ring */
164         struct tx_sw_desc *sdesc;       /* address of SW Tx descriptor ring */
165         spinlock_t lock;        /* guards enqueueing of new packets */
166         unsigned int token;     /* WR token */
167         dma_addr_t phys_addr;   /* physical address of the ring */
168         struct sk_buff_head sendq;      /* List of backpressured offload packets */
169         struct tasklet_struct qresume_tsk;      /* restarts the queue */
170         unsigned int cntxt_id;  /* SGE context id for the Tx q */
171         unsigned long stops;    /* # of times q has been stopped */
172         unsigned long restarts; /* # of queue restarts */
173 };
174
175 enum {                          /* per port SGE statistics */
176         SGE_PSTAT_TSO,          /* # of TSO requests */
177         SGE_PSTAT_RX_CSUM_GOOD, /* # of successful RX csum offloads */
178         SGE_PSTAT_TX_CSUM,      /* # of TX checksum offloads */
179         SGE_PSTAT_VLANEX,       /* # of VLAN tag extractions */
180         SGE_PSTAT_VLANINS,      /* # of VLAN tag insertions */
181
182         SGE_PSTAT_MAX           /* must be last */
183 };
184
185 struct napi_gro_fraginfo;
186
187 struct sge_qset {               /* an SGE queue set */
188         struct adapter *adap;
189         struct napi_struct napi;
190         struct sge_rspq rspq;
191         struct sge_fl fl[SGE_RXQ_PER_SET];
192         struct sge_txq txq[SGE_TXQ_PER_SET];
193         struct napi_gro_fraginfo lro_frag_tbl;
194         int lro_enabled;
195         void *lro_va;
196         struct net_device *netdev;
197         struct netdev_queue *tx_q;      /* associated netdev TX queue */
198         unsigned long txq_stopped;      /* which Tx queues are stopped */
199         struct timer_list tx_reclaim_timer;     /* reclaims TX buffers */
200         struct timer_list rx_reclaim_timer;     /* reclaims RX buffers */
201         unsigned long port_stats[SGE_PSTAT_MAX];
202 } ____cacheline_aligned;
203
204 struct sge {
205         struct sge_qset qs[SGE_QSETS];
206         spinlock_t reg_lock;    /* guards non-atomic SGE registers (eg context) */
207 };
208
209 struct adapter {
210         struct t3cdev tdev;
211         struct list_head adapter_list;
212         void __iomem *regs;
213         struct pci_dev *pdev;
214         unsigned long registered_device_map;
215         unsigned long open_device_map;
216         unsigned long flags;
217
218         const char *name;
219         int msg_enable;
220         unsigned int mmio_len;
221
222         struct adapter_params params;
223         unsigned int slow_intr_mask;
224         unsigned long irq_stats[IRQ_NUM_STATS];
225
226         int msix_nvectors;
227         struct {
228                 unsigned short vec;
229                 char desc[22];
230         } msix_info[SGE_QSETS + 1];
231
232         /* T3 modules */
233         struct sge sge;
234         struct mc7 pmrx;
235         struct mc7 pmtx;
236         struct mc7 cm;
237         struct mc5 mc5;
238
239         struct net_device *port[MAX_NPORTS];
240         unsigned int check_task_cnt;
241         struct delayed_work adap_check_task;
242         struct work_struct ext_intr_handler_task;
243         struct work_struct fatal_error_handler_task;
244
245         struct dentry *debugfs_root;
246
247         struct mutex mdio_lock;
248         spinlock_t stats_lock;
249         spinlock_t work_lock;
250 };
251
252 static inline u32 t3_read_reg(struct adapter *adapter, u32 reg_addr)
253 {
254         u32 val = readl(adapter->regs + reg_addr);
255
256         CH_DBG(adapter, MMIO, "read register 0x%x value 0x%x\n", reg_addr, val);
257         return val;
258 }
259
260 static inline void t3_write_reg(struct adapter *adapter, u32 reg_addr, u32 val)
261 {
262         CH_DBG(adapter, MMIO, "setting register 0x%x to 0x%x\n", reg_addr, val);
263         writel(val, adapter->regs + reg_addr);
264 }
265
266 static inline struct port_info *adap2pinfo(struct adapter *adap, int idx)
267 {
268         return netdev_priv(adap->port[idx]);
269 }
270
271 #define OFFLOAD_DEVMAP_BIT 15
272
273 #define tdev2adap(d) container_of(d, struct adapter, tdev)
274
275 static inline int offload_running(struct adapter *adapter)
276 {
277         return test_bit(OFFLOAD_DEVMAP_BIT, &adapter->open_device_map);
278 }
279
280 int t3_offload_tx(struct t3cdev *tdev, struct sk_buff *skb);
281
282 void t3_os_ext_intr_handler(struct adapter *adapter);
283 void t3_os_link_changed(struct adapter *adapter, int port_id, int link_status,
284                         int speed, int duplex, int fc);
285 void t3_os_phymod_changed(struct adapter *adap, int port_id);
286
287 void t3_sge_start(struct adapter *adap);
288 void t3_sge_stop(struct adapter *adap);
289 void t3_stop_sge_timers(struct adapter *adap);
290 void t3_free_sge_resources(struct adapter *adap);
291 void t3_sge_err_intr_handler(struct adapter *adapter);
292 irq_handler_t t3_intr_handler(struct adapter *adap, int polling);
293 int t3_eth_xmit(struct sk_buff *skb, struct net_device *dev);
294 int t3_mgmt_tx(struct adapter *adap, struct sk_buff *skb);
295 void t3_update_qset_coalesce(struct sge_qset *qs, const struct qset_params *p);
296 int t3_sge_alloc_qset(struct adapter *adapter, unsigned int id, int nports,
297                       int irq_vec_idx, const struct qset_params *p,
298                       int ntxq, struct net_device *dev,
299                       struct netdev_queue *netdevq);
300 int t3_get_desc(const struct sge_qset *qs, unsigned int qnum, unsigned int idx,
301                 unsigned char *data);
302 irqreturn_t t3_sge_intr_msix(int irq, void *cookie);
303
304 #endif                          /* __T3_ADAPTER_H__ */