[PATCH] ahci: do not mangle saved HOST_CAP while resetting controller
[linux-2.6.git] / drivers / ata / ahci.c
1 /*
2  *  ahci.c - AHCI SATA support
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2004-2005 Red Hat, Inc.
9  *
10  *
11  *  This program is free software; you can redistribute it and/or modify
12  *  it under the terms of the GNU General Public License as published by
13  *  the Free Software Foundation; either version 2, or (at your option)
14  *  any later version.
15  *
16  *  This program is distributed in the hope that it will be useful,
17  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
18  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  *  GNU General Public License for more details.
20  *
21  *  You should have received a copy of the GNU General Public License
22  *  along with this program; see the file COPYING.  If not, write to
23  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
24  *
25  *
26  * libata documentation is available via 'make {ps|pdf}docs',
27  * as Documentation/DocBook/libata.*
28  *
29  * AHCI hardware documentation:
30  * http://www.intel.com/technology/serialata/pdf/rev1_0.pdf
31  * http://www.intel.com/technology/serialata/pdf/rev1_1.pdf
32  *
33  */
34
35 #include <linux/kernel.h>
36 #include <linux/module.h>
37 #include <linux/pci.h>
38 #include <linux/init.h>
39 #include <linux/blkdev.h>
40 #include <linux/delay.h>
41 #include <linux/interrupt.h>
42 #include <linux/sched.h>
43 #include <linux/dma-mapping.h>
44 #include <linux/device.h>
45 #include <scsi/scsi_host.h>
46 #include <scsi/scsi_cmnd.h>
47 #include <linux/libata.h>
48 #include <asm/io.h>
49
50 #define DRV_NAME        "ahci"
51 #define DRV_VERSION     "2.0"
52
53
54 enum {
55         AHCI_PCI_BAR            = 5,
56         AHCI_MAX_PORTS          = 32,
57         AHCI_MAX_SG             = 168, /* hardware max is 64K */
58         AHCI_DMA_BOUNDARY       = 0xffffffff,
59         AHCI_USE_CLUSTERING     = 0,
60         AHCI_MAX_CMDS           = 32,
61         AHCI_CMD_SZ             = 32,
62         AHCI_CMD_SLOT_SZ        = AHCI_MAX_CMDS * AHCI_CMD_SZ,
63         AHCI_RX_FIS_SZ          = 256,
64         AHCI_CMD_TBL_CDB        = 0x40,
65         AHCI_CMD_TBL_HDR_SZ     = 0x80,
66         AHCI_CMD_TBL_SZ         = AHCI_CMD_TBL_HDR_SZ + (AHCI_MAX_SG * 16),
67         AHCI_CMD_TBL_AR_SZ      = AHCI_CMD_TBL_SZ * AHCI_MAX_CMDS,
68         AHCI_PORT_PRIV_DMA_SZ   = AHCI_CMD_SLOT_SZ + AHCI_CMD_TBL_AR_SZ +
69                                   AHCI_RX_FIS_SZ,
70         AHCI_IRQ_ON_SG          = (1 << 31),
71         AHCI_CMD_ATAPI          = (1 << 5),
72         AHCI_CMD_WRITE          = (1 << 6),
73         AHCI_CMD_PREFETCH       = (1 << 7),
74         AHCI_CMD_RESET          = (1 << 8),
75         AHCI_CMD_CLR_BUSY       = (1 << 10),
76
77         RX_FIS_D2H_REG          = 0x40, /* offset of D2H Register FIS data */
78         RX_FIS_UNK              = 0x60, /* offset of Unknown FIS data */
79
80         board_ahci              = 0,
81         board_ahci_pi           = 1,
82         board_ahci_vt8251       = 2,
83         board_ahci_ign_iferr    = 3,
84
85         /* global controller registers */
86         HOST_CAP                = 0x00, /* host capabilities */
87         HOST_CTL                = 0x04, /* global host control */
88         HOST_IRQ_STAT           = 0x08, /* interrupt status */
89         HOST_PORTS_IMPL         = 0x0c, /* bitmap of implemented ports */
90         HOST_VERSION            = 0x10, /* AHCI spec. version compliancy */
91
92         /* HOST_CTL bits */
93         HOST_RESET              = (1 << 0),  /* reset controller; self-clear */
94         HOST_IRQ_EN             = (1 << 1),  /* global IRQ enable */
95         HOST_AHCI_EN            = (1 << 31), /* AHCI enabled */
96
97         /* HOST_CAP bits */
98         HOST_CAP_SSC            = (1 << 14), /* Slumber capable */
99         HOST_CAP_CLO            = (1 << 24), /* Command List Override support */
100         HOST_CAP_SSS            = (1 << 27), /* Staggered Spin-up */
101         HOST_CAP_NCQ            = (1 << 30), /* Native Command Queueing */
102         HOST_CAP_64             = (1 << 31), /* PCI DAC (64-bit DMA) support */
103
104         /* registers for each SATA port */
105         PORT_LST_ADDR           = 0x00, /* command list DMA addr */
106         PORT_LST_ADDR_HI        = 0x04, /* command list DMA addr hi */
107         PORT_FIS_ADDR           = 0x08, /* FIS rx buf addr */
108         PORT_FIS_ADDR_HI        = 0x0c, /* FIS rx buf addr hi */
109         PORT_IRQ_STAT           = 0x10, /* interrupt status */
110         PORT_IRQ_MASK           = 0x14, /* interrupt enable/disable mask */
111         PORT_CMD                = 0x18, /* port command */
112         PORT_TFDATA             = 0x20, /* taskfile data */
113         PORT_SIG                = 0x24, /* device TF signature */
114         PORT_CMD_ISSUE          = 0x38, /* command issue */
115         PORT_SCR                = 0x28, /* SATA phy register block */
116         PORT_SCR_STAT           = 0x28, /* SATA phy register: SStatus */
117         PORT_SCR_CTL            = 0x2c, /* SATA phy register: SControl */
118         PORT_SCR_ERR            = 0x30, /* SATA phy register: SError */
119         PORT_SCR_ACT            = 0x34, /* SATA phy register: SActive */
120
121         /* PORT_IRQ_{STAT,MASK} bits */
122         PORT_IRQ_COLD_PRES      = (1 << 31), /* cold presence detect */
123         PORT_IRQ_TF_ERR         = (1 << 30), /* task file error */
124         PORT_IRQ_HBUS_ERR       = (1 << 29), /* host bus fatal error */
125         PORT_IRQ_HBUS_DATA_ERR  = (1 << 28), /* host bus data error */
126         PORT_IRQ_IF_ERR         = (1 << 27), /* interface fatal error */
127         PORT_IRQ_IF_NONFATAL    = (1 << 26), /* interface non-fatal error */
128         PORT_IRQ_OVERFLOW       = (1 << 24), /* xfer exhausted available S/G */
129         PORT_IRQ_BAD_PMP        = (1 << 23), /* incorrect port multiplier */
130
131         PORT_IRQ_PHYRDY         = (1 << 22), /* PhyRdy changed */
132         PORT_IRQ_DEV_ILCK       = (1 << 7), /* device interlock */
133         PORT_IRQ_CONNECT        = (1 << 6), /* port connect change status */
134         PORT_IRQ_SG_DONE        = (1 << 5), /* descriptor processed */
135         PORT_IRQ_UNK_FIS        = (1 << 4), /* unknown FIS rx'd */
136         PORT_IRQ_SDB_FIS        = (1 << 3), /* Set Device Bits FIS rx'd */
137         PORT_IRQ_DMAS_FIS       = (1 << 2), /* DMA Setup FIS rx'd */
138         PORT_IRQ_PIOS_FIS       = (1 << 1), /* PIO Setup FIS rx'd */
139         PORT_IRQ_D2H_REG_FIS    = (1 << 0), /* D2H Register FIS rx'd */
140
141         PORT_IRQ_FREEZE         = PORT_IRQ_HBUS_ERR |
142                                   PORT_IRQ_IF_ERR |
143                                   PORT_IRQ_CONNECT |
144                                   PORT_IRQ_PHYRDY |
145                                   PORT_IRQ_UNK_FIS,
146         PORT_IRQ_ERROR          = PORT_IRQ_FREEZE |
147                                   PORT_IRQ_TF_ERR |
148                                   PORT_IRQ_HBUS_DATA_ERR,
149         DEF_PORT_IRQ            = PORT_IRQ_ERROR | PORT_IRQ_SG_DONE |
150                                   PORT_IRQ_SDB_FIS | PORT_IRQ_DMAS_FIS |
151                                   PORT_IRQ_PIOS_FIS | PORT_IRQ_D2H_REG_FIS,
152
153         /* PORT_CMD bits */
154         PORT_CMD_ATAPI          = (1 << 24), /* Device is ATAPI */
155         PORT_CMD_LIST_ON        = (1 << 15), /* cmd list DMA engine running */
156         PORT_CMD_FIS_ON         = (1 << 14), /* FIS DMA engine running */
157         PORT_CMD_FIS_RX         = (1 << 4), /* Enable FIS receive DMA engine */
158         PORT_CMD_CLO            = (1 << 3), /* Command list override */
159         PORT_CMD_POWER_ON       = (1 << 2), /* Power up device */
160         PORT_CMD_SPIN_UP        = (1 << 1), /* Spin up device */
161         PORT_CMD_START          = (1 << 0), /* Enable port DMA engine */
162
163         PORT_CMD_ICC_MASK       = (0xf << 28), /* i/f ICC state mask */
164         PORT_CMD_ICC_ACTIVE     = (0x1 << 28), /* Put i/f in active state */
165         PORT_CMD_ICC_PARTIAL    = (0x2 << 28), /* Put i/f in partial state */
166         PORT_CMD_ICC_SLUMBER    = (0x6 << 28), /* Put i/f in slumber state */
167
168         /* hpriv->flags bits */
169         AHCI_FLAG_MSI           = (1 << 0),
170
171         /* ap->flags bits */
172         AHCI_FLAG_NO_NCQ                = (1 << 24),
173         AHCI_FLAG_IGN_IRQ_IF_ERR        = (1 << 25), /* ignore IRQ_IF_ERR */
174         AHCI_FLAG_HONOR_PI              = (1 << 26), /* honor PORTS_IMPL */
175 };
176
177 struct ahci_cmd_hdr {
178         u32                     opts;
179         u32                     status;
180         u32                     tbl_addr;
181         u32                     tbl_addr_hi;
182         u32                     reserved[4];
183 };
184
185 struct ahci_sg {
186         u32                     addr;
187         u32                     addr_hi;
188         u32                     reserved;
189         u32                     flags_size;
190 };
191
192 struct ahci_host_priv {
193         unsigned long           flags;
194         u32                     cap;    /* cache of HOST_CAP register */
195         u32                     port_map; /* cache of HOST_PORTS_IMPL reg */
196 };
197
198 struct ahci_port_priv {
199         struct ahci_cmd_hdr     *cmd_slot;
200         dma_addr_t              cmd_slot_dma;
201         void                    *cmd_tbl;
202         dma_addr_t              cmd_tbl_dma;
203         void                    *rx_fis;
204         dma_addr_t              rx_fis_dma;
205 };
206
207 static u32 ahci_scr_read (struct ata_port *ap, unsigned int sc_reg);
208 static void ahci_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val);
209 static int ahci_init_one (struct pci_dev *pdev, const struct pci_device_id *ent);
210 static unsigned int ahci_qc_issue(struct ata_queued_cmd *qc);
211 static irqreturn_t ahci_interrupt (int irq, void *dev_instance);
212 static void ahci_irq_clear(struct ata_port *ap);
213 static int ahci_port_start(struct ata_port *ap);
214 static void ahci_port_stop(struct ata_port *ap);
215 static void ahci_tf_read(struct ata_port *ap, struct ata_taskfile *tf);
216 static void ahci_qc_prep(struct ata_queued_cmd *qc);
217 static u8 ahci_check_status(struct ata_port *ap);
218 static void ahci_freeze(struct ata_port *ap);
219 static void ahci_thaw(struct ata_port *ap);
220 static void ahci_error_handler(struct ata_port *ap);
221 static void ahci_vt8251_error_handler(struct ata_port *ap);
222 static void ahci_post_internal_cmd(struct ata_queued_cmd *qc);
223 static int ahci_port_suspend(struct ata_port *ap, pm_message_t mesg);
224 static int ahci_port_resume(struct ata_port *ap);
225 static int ahci_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg);
226 static int ahci_pci_device_resume(struct pci_dev *pdev);
227 static void ahci_remove_one (struct pci_dev *pdev);
228
229 static struct scsi_host_template ahci_sht = {
230         .module                 = THIS_MODULE,
231         .name                   = DRV_NAME,
232         .ioctl                  = ata_scsi_ioctl,
233         .queuecommand           = ata_scsi_queuecmd,
234         .change_queue_depth     = ata_scsi_change_queue_depth,
235         .can_queue              = AHCI_MAX_CMDS - 1,
236         .this_id                = ATA_SHT_THIS_ID,
237         .sg_tablesize           = AHCI_MAX_SG,
238         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
239         .emulated               = ATA_SHT_EMULATED,
240         .use_clustering         = AHCI_USE_CLUSTERING,
241         .proc_name              = DRV_NAME,
242         .dma_boundary           = AHCI_DMA_BOUNDARY,
243         .slave_configure        = ata_scsi_slave_config,
244         .slave_destroy          = ata_scsi_slave_destroy,
245         .bios_param             = ata_std_bios_param,
246         .suspend                = ata_scsi_device_suspend,
247         .resume                 = ata_scsi_device_resume,
248 };
249
250 static const struct ata_port_operations ahci_ops = {
251         .port_disable           = ata_port_disable,
252
253         .check_status           = ahci_check_status,
254         .check_altstatus        = ahci_check_status,
255         .dev_select             = ata_noop_dev_select,
256
257         .tf_read                = ahci_tf_read,
258
259         .qc_prep                = ahci_qc_prep,
260         .qc_issue               = ahci_qc_issue,
261
262         .irq_handler            = ahci_interrupt,
263         .irq_clear              = ahci_irq_clear,
264
265         .scr_read               = ahci_scr_read,
266         .scr_write              = ahci_scr_write,
267
268         .freeze                 = ahci_freeze,
269         .thaw                   = ahci_thaw,
270
271         .error_handler          = ahci_error_handler,
272         .post_internal_cmd      = ahci_post_internal_cmd,
273
274         .port_suspend           = ahci_port_suspend,
275         .port_resume            = ahci_port_resume,
276
277         .port_start             = ahci_port_start,
278         .port_stop              = ahci_port_stop,
279 };
280
281 static const struct ata_port_operations ahci_vt8251_ops = {
282         .port_disable           = ata_port_disable,
283
284         .check_status           = ahci_check_status,
285         .check_altstatus        = ahci_check_status,
286         .dev_select             = ata_noop_dev_select,
287
288         .tf_read                = ahci_tf_read,
289
290         .qc_prep                = ahci_qc_prep,
291         .qc_issue               = ahci_qc_issue,
292
293         .irq_handler            = ahci_interrupt,
294         .irq_clear              = ahci_irq_clear,
295
296         .scr_read               = ahci_scr_read,
297         .scr_write              = ahci_scr_write,
298
299         .freeze                 = ahci_freeze,
300         .thaw                   = ahci_thaw,
301
302         .error_handler          = ahci_vt8251_error_handler,
303         .post_internal_cmd      = ahci_post_internal_cmd,
304
305         .port_suspend           = ahci_port_suspend,
306         .port_resume            = ahci_port_resume,
307
308         .port_start             = ahci_port_start,
309         .port_stop              = ahci_port_stop,
310 };
311
312 static const struct ata_port_info ahci_port_info[] = {
313         /* board_ahci */
314         {
315                 .sht            = &ahci_sht,
316                 .flags          = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
317                                   ATA_FLAG_MMIO | ATA_FLAG_PIO_DMA |
318                                   ATA_FLAG_SKIP_D2H_BSY,
319                 .pio_mask       = 0x1f, /* pio0-4 */
320                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
321                 .port_ops       = &ahci_ops,
322         },
323         /* board_ahci_pi */
324         {
325                 .sht            = &ahci_sht,
326                 .flags          = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
327                                   ATA_FLAG_MMIO | ATA_FLAG_PIO_DMA |
328                                   ATA_FLAG_SKIP_D2H_BSY | AHCI_FLAG_HONOR_PI,
329                 .pio_mask       = 0x1f, /* pio0-4 */
330                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
331                 .port_ops       = &ahci_ops,
332         },
333         /* board_ahci_vt8251 */
334         {
335                 .sht            = &ahci_sht,
336                 .flags          = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
337                                   ATA_FLAG_MMIO | ATA_FLAG_PIO_DMA |
338                                   ATA_FLAG_SKIP_D2H_BSY |
339                                   ATA_FLAG_HRST_TO_RESUME | AHCI_FLAG_NO_NCQ,
340                 .pio_mask       = 0x1f, /* pio0-4 */
341                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
342                 .port_ops       = &ahci_vt8251_ops,
343         },
344         /* board_ahci_ign_iferr */
345         {
346                 .sht            = &ahci_sht,
347                 .flags          = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
348                                   ATA_FLAG_MMIO | ATA_FLAG_PIO_DMA |
349                                   ATA_FLAG_SKIP_D2H_BSY |
350                                   AHCI_FLAG_IGN_IRQ_IF_ERR,
351                 .pio_mask       = 0x1f, /* pio0-4 */
352                 .udma_mask      = 0x7f, /* udma0-6 ; FIXME */
353                 .port_ops       = &ahci_ops,
354         },
355 };
356
357 static const struct pci_device_id ahci_pci_tbl[] = {
358         /* Intel */
359         { PCI_VDEVICE(INTEL, 0x2652), board_ahci }, /* ICH6 */
360         { PCI_VDEVICE(INTEL, 0x2653), board_ahci }, /* ICH6M */
361         { PCI_VDEVICE(INTEL, 0x27c1), board_ahci }, /* ICH7 */
362         { PCI_VDEVICE(INTEL, 0x27c5), board_ahci }, /* ICH7M */
363         { PCI_VDEVICE(INTEL, 0x27c3), board_ahci }, /* ICH7R */
364         { PCI_VDEVICE(AL, 0x5288), board_ahci }, /* ULi M5288 */
365         { PCI_VDEVICE(INTEL, 0x2681), board_ahci }, /* ESB2 */
366         { PCI_VDEVICE(INTEL, 0x2682), board_ahci }, /* ESB2 */
367         { PCI_VDEVICE(INTEL, 0x2683), board_ahci }, /* ESB2 */
368         { PCI_VDEVICE(INTEL, 0x27c6), board_ahci }, /* ICH7-M DH */
369         { PCI_VDEVICE(INTEL, 0x2821), board_ahci_pi }, /* ICH8 */
370         { PCI_VDEVICE(INTEL, 0x2822), board_ahci_pi }, /* ICH8 */
371         { PCI_VDEVICE(INTEL, 0x2824), board_ahci_pi }, /* ICH8 */
372         { PCI_VDEVICE(INTEL, 0x2829), board_ahci_pi }, /* ICH8M */
373         { PCI_VDEVICE(INTEL, 0x282a), board_ahci_pi }, /* ICH8M */
374         { PCI_VDEVICE(INTEL, 0x2922), board_ahci_pi }, /* ICH9 */
375         { PCI_VDEVICE(INTEL, 0x2923), board_ahci_pi }, /* ICH9 */
376         { PCI_VDEVICE(INTEL, 0x2924), board_ahci_pi }, /* ICH9 */
377         { PCI_VDEVICE(INTEL, 0x2925), board_ahci_pi }, /* ICH9 */
378         { PCI_VDEVICE(INTEL, 0x2927), board_ahci_pi }, /* ICH9 */
379         { PCI_VDEVICE(INTEL, 0x2929), board_ahci_pi }, /* ICH9M */
380         { PCI_VDEVICE(INTEL, 0x292a), board_ahci_pi }, /* ICH9M */
381         { PCI_VDEVICE(INTEL, 0x292b), board_ahci_pi }, /* ICH9M */
382         { PCI_VDEVICE(INTEL, 0x292f), board_ahci_pi }, /* ICH9M */
383         { PCI_VDEVICE(INTEL, 0x294d), board_ahci_pi }, /* ICH9 */
384         { PCI_VDEVICE(INTEL, 0x294e), board_ahci_pi }, /* ICH9M */
385
386         /* JMicron */
387         { PCI_VDEVICE(JMICRON, 0x2360), board_ahci_ign_iferr }, /* JMB360 */
388         { PCI_VDEVICE(JMICRON, 0x2361), board_ahci_ign_iferr }, /* JMB361 */
389         { PCI_VDEVICE(JMICRON, 0x2363), board_ahci_ign_iferr }, /* JMB363 */
390         { PCI_VDEVICE(JMICRON, 0x2365), board_ahci_ign_iferr }, /* JMB365 */
391         { PCI_VDEVICE(JMICRON, 0x2366), board_ahci_ign_iferr }, /* JMB366 */
392
393         /* ATI */
394         { PCI_VDEVICE(ATI, 0x4380), board_ahci }, /* ATI SB600 non-raid */
395         { PCI_VDEVICE(ATI, 0x4381), board_ahci }, /* ATI SB600 raid */
396
397         /* VIA */
398         { PCI_VDEVICE(VIA, 0x3349), board_ahci_vt8251 }, /* VIA VT8251 */
399
400         /* NVIDIA */
401         { PCI_VDEVICE(NVIDIA, 0x044c), board_ahci },            /* MCP65 */
402         { PCI_VDEVICE(NVIDIA, 0x044d), board_ahci },            /* MCP65 */
403         { PCI_VDEVICE(NVIDIA, 0x044e), board_ahci },            /* MCP65 */
404         { PCI_VDEVICE(NVIDIA, 0x044f), board_ahci },            /* MCP65 */
405         { PCI_VDEVICE(NVIDIA, 0x0554), board_ahci },            /* MCP67 */
406         { PCI_VDEVICE(NVIDIA, 0x0555), board_ahci },            /* MCP67 */
407         { PCI_VDEVICE(NVIDIA, 0x0556), board_ahci },            /* MCP67 */
408         { PCI_VDEVICE(NVIDIA, 0x0557), board_ahci },            /* MCP67 */
409         { PCI_VDEVICE(NVIDIA, 0x0558), board_ahci },            /* MCP67 */
410         { PCI_VDEVICE(NVIDIA, 0x0559), board_ahci },            /* MCP67 */
411         { PCI_VDEVICE(NVIDIA, 0x055a), board_ahci },            /* MCP67 */
412         { PCI_VDEVICE(NVIDIA, 0x055b), board_ahci },            /* MCP67 */
413
414         /* SiS */
415         { PCI_VDEVICE(SI, 0x1184), board_ahci }, /* SiS 966 */
416         { PCI_VDEVICE(SI, 0x1185), board_ahci }, /* SiS 966 */
417         { PCI_VDEVICE(SI, 0x0186), board_ahci }, /* SiS 968 */
418
419         /* Generic, PCI class code for AHCI */
420         { PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID,
421           0x010601, 0xffffff, board_ahci },
422
423         { }     /* terminate list */
424 };
425
426
427 static struct pci_driver ahci_pci_driver = {
428         .name                   = DRV_NAME,
429         .id_table               = ahci_pci_tbl,
430         .probe                  = ahci_init_one,
431         .suspend                = ahci_pci_device_suspend,
432         .resume                 = ahci_pci_device_resume,
433         .remove                 = ahci_remove_one,
434 };
435
436
437 static inline int ahci_nr_ports(u32 cap)
438 {
439         return (cap & 0x1f) + 1;
440 }
441
442 static inline unsigned long ahci_port_base_ul (unsigned long base, unsigned int port)
443 {
444         return base + 0x100 + (port * 0x80);
445 }
446
447 static inline void __iomem *ahci_port_base (void __iomem *base, unsigned int port)
448 {
449         return (void __iomem *) ahci_port_base_ul((unsigned long)base, port);
450 }
451
452 static u32 ahci_scr_read (struct ata_port *ap, unsigned int sc_reg_in)
453 {
454         unsigned int sc_reg;
455
456         switch (sc_reg_in) {
457         case SCR_STATUS:        sc_reg = 0; break;
458         case SCR_CONTROL:       sc_reg = 1; break;
459         case SCR_ERROR:         sc_reg = 2; break;
460         case SCR_ACTIVE:        sc_reg = 3; break;
461         default:
462                 return 0xffffffffU;
463         }
464
465         return readl((void __iomem *) ap->ioaddr.scr_addr + (sc_reg * 4));
466 }
467
468
469 static void ahci_scr_write (struct ata_port *ap, unsigned int sc_reg_in,
470                                u32 val)
471 {
472         unsigned int sc_reg;
473
474         switch (sc_reg_in) {
475         case SCR_STATUS:        sc_reg = 0; break;
476         case SCR_CONTROL:       sc_reg = 1; break;
477         case SCR_ERROR:         sc_reg = 2; break;
478         case SCR_ACTIVE:        sc_reg = 3; break;
479         default:
480                 return;
481         }
482
483         writel(val, (void __iomem *) ap->ioaddr.scr_addr + (sc_reg * 4));
484 }
485
486 static void ahci_start_engine(void __iomem *port_mmio)
487 {
488         u32 tmp;
489
490         /* start DMA */
491         tmp = readl(port_mmio + PORT_CMD);
492         tmp |= PORT_CMD_START;
493         writel(tmp, port_mmio + PORT_CMD);
494         readl(port_mmio + PORT_CMD); /* flush */
495 }
496
497 static int ahci_stop_engine(void __iomem *port_mmio)
498 {
499         u32 tmp;
500
501         tmp = readl(port_mmio + PORT_CMD);
502
503         /* check if the HBA is idle */
504         if ((tmp & (PORT_CMD_START | PORT_CMD_LIST_ON)) == 0)
505                 return 0;
506
507         /* setting HBA to idle */
508         tmp &= ~PORT_CMD_START;
509         writel(tmp, port_mmio + PORT_CMD);
510
511         /* wait for engine to stop. This could be as long as 500 msec */
512         tmp = ata_wait_register(port_mmio + PORT_CMD,
513                                 PORT_CMD_LIST_ON, PORT_CMD_LIST_ON, 1, 500);
514         if (tmp & PORT_CMD_LIST_ON)
515                 return -EIO;
516
517         return 0;
518 }
519
520 static void ahci_start_fis_rx(void __iomem *port_mmio, u32 cap,
521                               dma_addr_t cmd_slot_dma, dma_addr_t rx_fis_dma)
522 {
523         u32 tmp;
524
525         /* set FIS registers */
526         if (cap & HOST_CAP_64)
527                 writel((cmd_slot_dma >> 16) >> 16, port_mmio + PORT_LST_ADDR_HI);
528         writel(cmd_slot_dma & 0xffffffff, port_mmio + PORT_LST_ADDR);
529
530         if (cap & HOST_CAP_64)
531                 writel((rx_fis_dma >> 16) >> 16, port_mmio + PORT_FIS_ADDR_HI);
532         writel(rx_fis_dma & 0xffffffff, port_mmio + PORT_FIS_ADDR);
533
534         /* enable FIS reception */
535         tmp = readl(port_mmio + PORT_CMD);
536         tmp |= PORT_CMD_FIS_RX;
537         writel(tmp, port_mmio + PORT_CMD);
538
539         /* flush */
540         readl(port_mmio + PORT_CMD);
541 }
542
543 static int ahci_stop_fis_rx(void __iomem *port_mmio)
544 {
545         u32 tmp;
546
547         /* disable FIS reception */
548         tmp = readl(port_mmio + PORT_CMD);
549         tmp &= ~PORT_CMD_FIS_RX;
550         writel(tmp, port_mmio + PORT_CMD);
551
552         /* wait for completion, spec says 500ms, give it 1000 */
553         tmp = ata_wait_register(port_mmio + PORT_CMD, PORT_CMD_FIS_ON,
554                                 PORT_CMD_FIS_ON, 10, 1000);
555         if (tmp & PORT_CMD_FIS_ON)
556                 return -EBUSY;
557
558         return 0;
559 }
560
561 static void ahci_power_up(void __iomem *port_mmio, u32 cap)
562 {
563         u32 cmd;
564
565         cmd = readl(port_mmio + PORT_CMD) & ~PORT_CMD_ICC_MASK;
566
567         /* spin up device */
568         if (cap & HOST_CAP_SSS) {
569                 cmd |= PORT_CMD_SPIN_UP;
570                 writel(cmd, port_mmio + PORT_CMD);
571         }
572
573         /* wake up link */
574         writel(cmd | PORT_CMD_ICC_ACTIVE, port_mmio + PORT_CMD);
575 }
576
577 static void ahci_power_down(void __iomem *port_mmio, u32 cap)
578 {
579         u32 cmd, scontrol;
580
581         cmd = readl(port_mmio + PORT_CMD) & ~PORT_CMD_ICC_MASK;
582
583         if (cap & HOST_CAP_SSC) {
584                 /* enable transitions to slumber mode */
585                 scontrol = readl(port_mmio + PORT_SCR_CTL);
586                 if ((scontrol & 0x0f00) > 0x100) {
587                         scontrol &= ~0xf00;
588                         writel(scontrol, port_mmio + PORT_SCR_CTL);
589                 }
590
591                 /* put device into slumber mode */
592                 writel(cmd | PORT_CMD_ICC_SLUMBER, port_mmio + PORT_CMD);
593
594                 /* wait for the transition to complete */
595                 ata_wait_register(port_mmio + PORT_CMD, PORT_CMD_ICC_SLUMBER,
596                                   PORT_CMD_ICC_SLUMBER, 1, 50);
597         }
598
599         /* put device into listen mode */
600         if (cap & HOST_CAP_SSS) {
601                 /* first set PxSCTL.DET to 0 */
602                 scontrol = readl(port_mmio + PORT_SCR_CTL);
603                 scontrol &= ~0xf;
604                 writel(scontrol, port_mmio + PORT_SCR_CTL);
605
606                 /* then set PxCMD.SUD to 0 */
607                 cmd &= ~PORT_CMD_SPIN_UP;
608                 writel(cmd, port_mmio + PORT_CMD);
609         }
610 }
611
612 static void ahci_init_port(void __iomem *port_mmio, u32 cap,
613                            dma_addr_t cmd_slot_dma, dma_addr_t rx_fis_dma)
614 {
615         /* enable FIS reception */
616         ahci_start_fis_rx(port_mmio, cap, cmd_slot_dma, rx_fis_dma);
617
618         /* enable DMA */
619         ahci_start_engine(port_mmio);
620 }
621
622 static int ahci_deinit_port(void __iomem *port_mmio, u32 cap, const char **emsg)
623 {
624         int rc;
625
626         /* disable DMA */
627         rc = ahci_stop_engine(port_mmio);
628         if (rc) {
629                 *emsg = "failed to stop engine";
630                 return rc;
631         }
632
633         /* disable FIS reception */
634         rc = ahci_stop_fis_rx(port_mmio);
635         if (rc) {
636                 *emsg = "failed stop FIS RX";
637                 return rc;
638         }
639
640         return 0;
641 }
642
643 static int ahci_reset_controller(void __iomem *mmio, struct pci_dev *pdev)
644 {
645         u32 cap_save, impl_save, tmp;
646
647         cap_save = readl(mmio + HOST_CAP);
648         impl_save = readl(mmio + HOST_PORTS_IMPL);
649
650         /* global controller reset */
651         tmp = readl(mmio + HOST_CTL);
652         if ((tmp & HOST_RESET) == 0) {
653                 writel(tmp | HOST_RESET, mmio + HOST_CTL);
654                 readl(mmio + HOST_CTL); /* flush */
655         }
656
657         /* reset must complete within 1 second, or
658          * the hardware should be considered fried.
659          */
660         ssleep(1);
661
662         tmp = readl(mmio + HOST_CTL);
663         if (tmp & HOST_RESET) {
664                 dev_printk(KERN_ERR, &pdev->dev,
665                            "controller reset failed (0x%x)\n", tmp);
666                 return -EIO;
667         }
668
669         /* turn on AHCI mode */
670         writel(HOST_AHCI_EN, mmio + HOST_CTL);
671         (void) readl(mmio + HOST_CTL);  /* flush */
672
673         /* These write-once registers are normally cleared on reset.
674          * Restore BIOS values... which we HOPE were present before
675          * reset.
676          */
677         if (!impl_save) {
678                 impl_save = (1 << ahci_nr_ports(cap_save)) - 1;
679                 dev_printk(KERN_WARNING, &pdev->dev,
680                            "PORTS_IMPL is zero, forcing 0x%x\n", impl_save);
681         }
682         writel(cap_save, mmio + HOST_CAP);
683         writel(impl_save, mmio + HOST_PORTS_IMPL);
684         (void) readl(mmio + HOST_PORTS_IMPL);   /* flush */
685
686         if (pdev->vendor == PCI_VENDOR_ID_INTEL) {
687                 u16 tmp16;
688
689                 /* configure PCS */
690                 pci_read_config_word(pdev, 0x92, &tmp16);
691                 tmp16 |= 0xf;
692                 pci_write_config_word(pdev, 0x92, tmp16);
693         }
694
695         return 0;
696 }
697
698 static void ahci_init_controller(void __iomem *mmio, struct pci_dev *pdev,
699                                  int n_ports, unsigned int port_flags,
700                                  struct ahci_host_priv *hpriv)
701 {
702         int i, rc;
703         u32 tmp;
704
705         for (i = 0; i < n_ports; i++) {
706                 void __iomem *port_mmio = ahci_port_base(mmio, i);
707                 const char *emsg = NULL;
708
709                 if ((port_flags & AHCI_FLAG_HONOR_PI) &&
710                     !(hpriv->port_map & (1 << i)))
711                         continue;
712
713                 /* make sure port is not active */
714                 rc = ahci_deinit_port(port_mmio, hpriv->cap, &emsg);
715                 if (rc)
716                         dev_printk(KERN_WARNING, &pdev->dev,
717                                    "%s (%d)\n", emsg, rc);
718
719                 /* clear SError */
720                 tmp = readl(port_mmio + PORT_SCR_ERR);
721                 VPRINTK("PORT_SCR_ERR 0x%x\n", tmp);
722                 writel(tmp, port_mmio + PORT_SCR_ERR);
723
724                 /* clear port IRQ */
725                 tmp = readl(port_mmio + PORT_IRQ_STAT);
726                 VPRINTK("PORT_IRQ_STAT 0x%x\n", tmp);
727                 if (tmp)
728                         writel(tmp, port_mmio + PORT_IRQ_STAT);
729
730                 writel(1 << i, mmio + HOST_IRQ_STAT);
731         }
732
733         tmp = readl(mmio + HOST_CTL);
734         VPRINTK("HOST_CTL 0x%x\n", tmp);
735         writel(tmp | HOST_IRQ_EN, mmio + HOST_CTL);
736         tmp = readl(mmio + HOST_CTL);
737         VPRINTK("HOST_CTL 0x%x\n", tmp);
738 }
739
740 static unsigned int ahci_dev_classify(struct ata_port *ap)
741 {
742         void __iomem *port_mmio = (void __iomem *) ap->ioaddr.cmd_addr;
743         struct ata_taskfile tf;
744         u32 tmp;
745
746         tmp = readl(port_mmio + PORT_SIG);
747         tf.lbah         = (tmp >> 24)   & 0xff;
748         tf.lbam         = (tmp >> 16)   & 0xff;
749         tf.lbal         = (tmp >> 8)    & 0xff;
750         tf.nsect        = (tmp)         & 0xff;
751
752         return ata_dev_classify(&tf);
753 }
754
755 static void ahci_fill_cmd_slot(struct ahci_port_priv *pp, unsigned int tag,
756                                u32 opts)
757 {
758         dma_addr_t cmd_tbl_dma;
759
760         cmd_tbl_dma = pp->cmd_tbl_dma + tag * AHCI_CMD_TBL_SZ;
761
762         pp->cmd_slot[tag].opts = cpu_to_le32(opts);
763         pp->cmd_slot[tag].status = 0;
764         pp->cmd_slot[tag].tbl_addr = cpu_to_le32(cmd_tbl_dma & 0xffffffff);
765         pp->cmd_slot[tag].tbl_addr_hi = cpu_to_le32((cmd_tbl_dma >> 16) >> 16);
766 }
767
768 static int ahci_clo(struct ata_port *ap)
769 {
770         void __iomem *port_mmio = (void __iomem *) ap->ioaddr.cmd_addr;
771         struct ahci_host_priv *hpriv = ap->host->private_data;
772         u32 tmp;
773
774         if (!(hpriv->cap & HOST_CAP_CLO))
775                 return -EOPNOTSUPP;
776
777         tmp = readl(port_mmio + PORT_CMD);
778         tmp |= PORT_CMD_CLO;
779         writel(tmp, port_mmio + PORT_CMD);
780
781         tmp = ata_wait_register(port_mmio + PORT_CMD,
782                                 PORT_CMD_CLO, PORT_CMD_CLO, 1, 500);
783         if (tmp & PORT_CMD_CLO)
784                 return -EIO;
785
786         return 0;
787 }
788
789 static int ahci_softreset(struct ata_port *ap, unsigned int *class)
790 {
791         struct ahci_port_priv *pp = ap->private_data;
792         void __iomem *mmio = ap->host->mmio_base;
793         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
794         const u32 cmd_fis_len = 5; /* five dwords */
795         const char *reason = NULL;
796         struct ata_taskfile tf;
797         u32 tmp;
798         u8 *fis;
799         int rc;
800
801         DPRINTK("ENTER\n");
802
803         if (ata_port_offline(ap)) {
804                 DPRINTK("PHY reports no device\n");
805                 *class = ATA_DEV_NONE;
806                 return 0;
807         }
808
809         /* prepare for SRST (AHCI-1.1 10.4.1) */
810         rc = ahci_stop_engine(port_mmio);
811         if (rc) {
812                 reason = "failed to stop engine";
813                 goto fail_restart;
814         }
815
816         /* check BUSY/DRQ, perform Command List Override if necessary */
817         if (ahci_check_status(ap) & (ATA_BUSY | ATA_DRQ)) {
818                 rc = ahci_clo(ap);
819
820                 if (rc == -EOPNOTSUPP) {
821                         reason = "port busy but CLO unavailable";
822                         goto fail_restart;
823                 } else if (rc) {
824                         reason = "port busy but CLO failed";
825                         goto fail_restart;
826                 }
827         }
828
829         /* restart engine */
830         ahci_start_engine(port_mmio);
831
832         ata_tf_init(ap->device, &tf);
833         fis = pp->cmd_tbl;
834
835         /* issue the first D2H Register FIS */
836         ahci_fill_cmd_slot(pp, 0,
837                            cmd_fis_len | AHCI_CMD_RESET | AHCI_CMD_CLR_BUSY);
838
839         tf.ctl |= ATA_SRST;
840         ata_tf_to_fis(&tf, fis, 0);
841         fis[1] &= ~(1 << 7);    /* turn off Command FIS bit */
842
843         writel(1, port_mmio + PORT_CMD_ISSUE);
844
845         tmp = ata_wait_register(port_mmio + PORT_CMD_ISSUE, 0x1, 0x1, 1, 500);
846         if (tmp & 0x1) {
847                 rc = -EIO;
848                 reason = "1st FIS failed";
849                 goto fail;
850         }
851
852         /* spec says at least 5us, but be generous and sleep for 1ms */
853         msleep(1);
854
855         /* issue the second D2H Register FIS */
856         ahci_fill_cmd_slot(pp, 0, cmd_fis_len);
857
858         tf.ctl &= ~ATA_SRST;
859         ata_tf_to_fis(&tf, fis, 0);
860         fis[1] &= ~(1 << 7);    /* turn off Command FIS bit */
861
862         writel(1, port_mmio + PORT_CMD_ISSUE);
863         readl(port_mmio + PORT_CMD_ISSUE);      /* flush */
864
865         /* spec mandates ">= 2ms" before checking status.
866          * We wait 150ms, because that was the magic delay used for
867          * ATAPI devices in Hale Landis's ATADRVR, for the period of time
868          * between when the ATA command register is written, and then
869          * status is checked.  Because waiting for "a while" before
870          * checking status is fine, post SRST, we perform this magic
871          * delay here as well.
872          */
873         msleep(150);
874
875         *class = ATA_DEV_NONE;
876         if (ata_port_online(ap)) {
877                 if (ata_busy_sleep(ap, ATA_TMOUT_BOOT_QUICK, ATA_TMOUT_BOOT)) {
878                         rc = -EIO;
879                         reason = "device not ready";
880                         goto fail;
881                 }
882                 *class = ahci_dev_classify(ap);
883         }
884
885         DPRINTK("EXIT, class=%u\n", *class);
886         return 0;
887
888  fail_restart:
889         ahci_start_engine(port_mmio);
890  fail:
891         ata_port_printk(ap, KERN_ERR, "softreset failed (%s)\n", reason);
892         return rc;
893 }
894
895 static int ahci_hardreset(struct ata_port *ap, unsigned int *class)
896 {
897         struct ahci_port_priv *pp = ap->private_data;
898         u8 *d2h_fis = pp->rx_fis + RX_FIS_D2H_REG;
899         struct ata_taskfile tf;
900         void __iomem *mmio = ap->host->mmio_base;
901         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
902         int rc;
903
904         DPRINTK("ENTER\n");
905
906         ahci_stop_engine(port_mmio);
907
908         /* clear D2H reception area to properly wait for D2H FIS */
909         ata_tf_init(ap->device, &tf);
910         tf.command = 0xff;
911         ata_tf_to_fis(&tf, d2h_fis, 0);
912
913         rc = sata_std_hardreset(ap, class);
914
915         ahci_start_engine(port_mmio);
916
917         if (rc == 0 && ata_port_online(ap))
918                 *class = ahci_dev_classify(ap);
919         if (*class == ATA_DEV_UNKNOWN)
920                 *class = ATA_DEV_NONE;
921
922         DPRINTK("EXIT, rc=%d, class=%u\n", rc, *class);
923         return rc;
924 }
925
926 static int ahci_vt8251_hardreset(struct ata_port *ap, unsigned int *class)
927 {
928         void __iomem *mmio = ap->host->mmio_base;
929         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
930         int rc;
931
932         DPRINTK("ENTER\n");
933
934         ahci_stop_engine(port_mmio);
935
936         rc = sata_port_hardreset(ap, sata_ehc_deb_timing(&ap->eh_context));
937
938         /* vt8251 needs SError cleared for the port to operate */
939         ahci_scr_write(ap, SCR_ERROR, ahci_scr_read(ap, SCR_ERROR));
940
941         ahci_start_engine(port_mmio);
942
943         DPRINTK("EXIT, rc=%d, class=%u\n", rc, *class);
944
945         /* vt8251 doesn't clear BSY on signature FIS reception,
946          * request follow-up softreset.
947          */
948         return rc ?: -EAGAIN;
949 }
950
951 static void ahci_postreset(struct ata_port *ap, unsigned int *class)
952 {
953         void __iomem *port_mmio = (void __iomem *) ap->ioaddr.cmd_addr;
954         u32 new_tmp, tmp;
955
956         ata_std_postreset(ap, class);
957
958         /* Make sure port's ATAPI bit is set appropriately */
959         new_tmp = tmp = readl(port_mmio + PORT_CMD);
960         if (*class == ATA_DEV_ATAPI)
961                 new_tmp |= PORT_CMD_ATAPI;
962         else
963                 new_tmp &= ~PORT_CMD_ATAPI;
964         if (new_tmp != tmp) {
965                 writel(new_tmp, port_mmio + PORT_CMD);
966                 readl(port_mmio + PORT_CMD); /* flush */
967         }
968 }
969
970 static u8 ahci_check_status(struct ata_port *ap)
971 {
972         void __iomem *mmio = (void __iomem *) ap->ioaddr.cmd_addr;
973
974         return readl(mmio + PORT_TFDATA) & 0xFF;
975 }
976
977 static void ahci_tf_read(struct ata_port *ap, struct ata_taskfile *tf)
978 {
979         struct ahci_port_priv *pp = ap->private_data;
980         u8 *d2h_fis = pp->rx_fis + RX_FIS_D2H_REG;
981
982         ata_tf_from_fis(d2h_fis, tf);
983 }
984
985 static unsigned int ahci_fill_sg(struct ata_queued_cmd *qc, void *cmd_tbl)
986 {
987         struct scatterlist *sg;
988         struct ahci_sg *ahci_sg;
989         unsigned int n_sg = 0;
990
991         VPRINTK("ENTER\n");
992
993         /*
994          * Next, the S/G list.
995          */
996         ahci_sg = cmd_tbl + AHCI_CMD_TBL_HDR_SZ;
997         ata_for_each_sg(sg, qc) {
998                 dma_addr_t addr = sg_dma_address(sg);
999                 u32 sg_len = sg_dma_len(sg);
1000
1001                 ahci_sg->addr = cpu_to_le32(addr & 0xffffffff);
1002                 ahci_sg->addr_hi = cpu_to_le32((addr >> 16) >> 16);
1003                 ahci_sg->flags_size = cpu_to_le32(sg_len - 1);
1004
1005                 ahci_sg++;
1006                 n_sg++;
1007         }
1008
1009         return n_sg;
1010 }
1011
1012 static void ahci_qc_prep(struct ata_queued_cmd *qc)
1013 {
1014         struct ata_port *ap = qc->ap;
1015         struct ahci_port_priv *pp = ap->private_data;
1016         int is_atapi = is_atapi_taskfile(&qc->tf);
1017         void *cmd_tbl;
1018         u32 opts;
1019         const u32 cmd_fis_len = 5; /* five dwords */
1020         unsigned int n_elem;
1021
1022         /*
1023          * Fill in command table information.  First, the header,
1024          * a SATA Register - Host to Device command FIS.
1025          */
1026         cmd_tbl = pp->cmd_tbl + qc->tag * AHCI_CMD_TBL_SZ;
1027
1028         ata_tf_to_fis(&qc->tf, cmd_tbl, 0);
1029         if (is_atapi) {
1030                 memset(cmd_tbl + AHCI_CMD_TBL_CDB, 0, 32);
1031                 memcpy(cmd_tbl + AHCI_CMD_TBL_CDB, qc->cdb, qc->dev->cdb_len);
1032         }
1033
1034         n_elem = 0;
1035         if (qc->flags & ATA_QCFLAG_DMAMAP)
1036                 n_elem = ahci_fill_sg(qc, cmd_tbl);
1037
1038         /*
1039          * Fill in command slot information.
1040          */
1041         opts = cmd_fis_len | n_elem << 16;
1042         if (qc->tf.flags & ATA_TFLAG_WRITE)
1043                 opts |= AHCI_CMD_WRITE;
1044         if (is_atapi)
1045                 opts |= AHCI_CMD_ATAPI | AHCI_CMD_PREFETCH;
1046
1047         ahci_fill_cmd_slot(pp, qc->tag, opts);
1048 }
1049
1050 static void ahci_error_intr(struct ata_port *ap, u32 irq_stat)
1051 {
1052         struct ahci_port_priv *pp = ap->private_data;
1053         struct ata_eh_info *ehi = &ap->eh_info;
1054         unsigned int err_mask = 0, action = 0;
1055         struct ata_queued_cmd *qc;
1056         u32 serror;
1057
1058         ata_ehi_clear_desc(ehi);
1059
1060         /* AHCI needs SError cleared; otherwise, it might lock up */
1061         serror = ahci_scr_read(ap, SCR_ERROR);
1062         ahci_scr_write(ap, SCR_ERROR, serror);
1063
1064         /* analyze @irq_stat */
1065         ata_ehi_push_desc(ehi, "irq_stat 0x%08x", irq_stat);
1066
1067         /* some controllers set IRQ_IF_ERR on device errors, ignore it */
1068         if (ap->flags & AHCI_FLAG_IGN_IRQ_IF_ERR)
1069                 irq_stat &= ~PORT_IRQ_IF_ERR;
1070
1071         if (irq_stat & PORT_IRQ_TF_ERR)
1072                 err_mask |= AC_ERR_DEV;
1073
1074         if (irq_stat & (PORT_IRQ_HBUS_ERR | PORT_IRQ_HBUS_DATA_ERR)) {
1075                 err_mask |= AC_ERR_HOST_BUS;
1076                 action |= ATA_EH_SOFTRESET;
1077         }
1078
1079         if (irq_stat & PORT_IRQ_IF_ERR) {
1080                 err_mask |= AC_ERR_ATA_BUS;
1081                 action |= ATA_EH_SOFTRESET;
1082                 ata_ehi_push_desc(ehi, ", interface fatal error");
1083         }
1084
1085         if (irq_stat & (PORT_IRQ_CONNECT | PORT_IRQ_PHYRDY)) {
1086                 ata_ehi_hotplugged(ehi);
1087                 ata_ehi_push_desc(ehi, ", %s", irq_stat & PORT_IRQ_CONNECT ?
1088                         "connection status changed" : "PHY RDY changed");
1089         }
1090
1091         if (irq_stat & PORT_IRQ_UNK_FIS) {
1092                 u32 *unk = (u32 *)(pp->rx_fis + RX_FIS_UNK);
1093
1094                 err_mask |= AC_ERR_HSM;
1095                 action |= ATA_EH_SOFTRESET;
1096                 ata_ehi_push_desc(ehi, ", unknown FIS %08x %08x %08x %08x",
1097                                   unk[0], unk[1], unk[2], unk[3]);
1098         }
1099
1100         /* okay, let's hand over to EH */
1101         ehi->serror |= serror;
1102         ehi->action |= action;
1103
1104         qc = ata_qc_from_tag(ap, ap->active_tag);
1105         if (qc)
1106                 qc->err_mask |= err_mask;
1107         else
1108                 ehi->err_mask |= err_mask;
1109
1110         if (irq_stat & PORT_IRQ_FREEZE)
1111                 ata_port_freeze(ap);
1112         else
1113                 ata_port_abort(ap);
1114 }
1115
1116 static void ahci_host_intr(struct ata_port *ap)
1117 {
1118         void __iomem *mmio = ap->host->mmio_base;
1119         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1120         struct ata_eh_info *ehi = &ap->eh_info;
1121         u32 status, qc_active;
1122         int rc;
1123
1124         status = readl(port_mmio + PORT_IRQ_STAT);
1125         writel(status, port_mmio + PORT_IRQ_STAT);
1126
1127         if (unlikely(status & PORT_IRQ_ERROR)) {
1128                 ahci_error_intr(ap, status);
1129                 return;
1130         }
1131
1132         if (ap->sactive)
1133                 qc_active = readl(port_mmio + PORT_SCR_ACT);
1134         else
1135                 qc_active = readl(port_mmio + PORT_CMD_ISSUE);
1136
1137         rc = ata_qc_complete_multiple(ap, qc_active, NULL);
1138         if (rc > 0)
1139                 return;
1140         if (rc < 0) {
1141                 ehi->err_mask |= AC_ERR_HSM;
1142                 ehi->action |= ATA_EH_SOFTRESET;
1143                 ata_port_freeze(ap);
1144                 return;
1145         }
1146
1147         /* hmmm... a spurious interupt */
1148
1149         /* some devices send D2H reg with I bit set during NCQ command phase */
1150         if (ap->sactive && (status & PORT_IRQ_D2H_REG_FIS))
1151                 return;
1152
1153         /* ignore interim PIO setup fis interrupts */
1154         if (ata_tag_valid(ap->active_tag) && (status & PORT_IRQ_PIOS_FIS))
1155                 return;
1156
1157         if (ata_ratelimit())
1158                 ata_port_printk(ap, KERN_INFO, "spurious interrupt "
1159                                 "(irq_stat 0x%x active_tag %d sactive 0x%x)\n",
1160                                 status, ap->active_tag, ap->sactive);
1161 }
1162
1163 static void ahci_irq_clear(struct ata_port *ap)
1164 {
1165         /* TODO */
1166 }
1167
1168 static irqreturn_t ahci_interrupt(int irq, void *dev_instance)
1169 {
1170         struct ata_host *host = dev_instance;
1171         struct ahci_host_priv *hpriv;
1172         unsigned int i, handled = 0;
1173         void __iomem *mmio;
1174         u32 irq_stat, irq_ack = 0;
1175
1176         VPRINTK("ENTER\n");
1177
1178         hpriv = host->private_data;
1179         mmio = host->mmio_base;
1180
1181         /* sigh.  0xffffffff is a valid return from h/w */
1182         irq_stat = readl(mmio + HOST_IRQ_STAT);
1183         irq_stat &= hpriv->port_map;
1184         if (!irq_stat)
1185                 return IRQ_NONE;
1186
1187         spin_lock(&host->lock);
1188
1189         for (i = 0; i < host->n_ports; i++) {
1190                 struct ata_port *ap;
1191
1192                 if (!(irq_stat & (1 << i)))
1193                         continue;
1194
1195                 ap = host->ports[i];
1196                 if (ap) {
1197                         ahci_host_intr(ap);
1198                         VPRINTK("port %u\n", i);
1199                 } else {
1200                         VPRINTK("port %u (no irq)\n", i);
1201                         if (ata_ratelimit())
1202                                 dev_printk(KERN_WARNING, host->dev,
1203                                         "interrupt on disabled port %u\n", i);
1204                 }
1205
1206                 irq_ack |= (1 << i);
1207         }
1208
1209         if (irq_ack) {
1210                 writel(irq_ack, mmio + HOST_IRQ_STAT);
1211                 handled = 1;
1212         }
1213
1214         spin_unlock(&host->lock);
1215
1216         VPRINTK("EXIT\n");
1217
1218         return IRQ_RETVAL(handled);
1219 }
1220
1221 static unsigned int ahci_qc_issue(struct ata_queued_cmd *qc)
1222 {
1223         struct ata_port *ap = qc->ap;
1224         void __iomem *port_mmio = (void __iomem *) ap->ioaddr.cmd_addr;
1225
1226         if (qc->tf.protocol == ATA_PROT_NCQ)
1227                 writel(1 << qc->tag, port_mmio + PORT_SCR_ACT);
1228         writel(1 << qc->tag, port_mmio + PORT_CMD_ISSUE);
1229         readl(port_mmio + PORT_CMD_ISSUE);      /* flush */
1230
1231         return 0;
1232 }
1233
1234 static void ahci_freeze(struct ata_port *ap)
1235 {
1236         void __iomem *mmio = ap->host->mmio_base;
1237         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1238
1239         /* turn IRQ off */
1240         writel(0, port_mmio + PORT_IRQ_MASK);
1241 }
1242
1243 static void ahci_thaw(struct ata_port *ap)
1244 {
1245         void __iomem *mmio = ap->host->mmio_base;
1246         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1247         u32 tmp;
1248
1249         /* clear IRQ */
1250         tmp = readl(port_mmio + PORT_IRQ_STAT);
1251         writel(tmp, port_mmio + PORT_IRQ_STAT);
1252         writel(1 << ap->id, mmio + HOST_IRQ_STAT);
1253
1254         /* turn IRQ back on */
1255         writel(DEF_PORT_IRQ, port_mmio + PORT_IRQ_MASK);
1256 }
1257
1258 static void ahci_error_handler(struct ata_port *ap)
1259 {
1260         void __iomem *mmio = ap->host->mmio_base;
1261         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1262
1263         if (!(ap->pflags & ATA_PFLAG_FROZEN)) {
1264                 /* restart engine */
1265                 ahci_stop_engine(port_mmio);
1266                 ahci_start_engine(port_mmio);
1267         }
1268
1269         /* perform recovery */
1270         ata_do_eh(ap, ata_std_prereset, ahci_softreset, ahci_hardreset,
1271                   ahci_postreset);
1272 }
1273
1274 static void ahci_vt8251_error_handler(struct ata_port *ap)
1275 {
1276         void __iomem *mmio = ap->host->mmio_base;
1277         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1278
1279         if (!(ap->pflags & ATA_PFLAG_FROZEN)) {
1280                 /* restart engine */
1281                 ahci_stop_engine(port_mmio);
1282                 ahci_start_engine(port_mmio);
1283         }
1284
1285         /* perform recovery */
1286         ata_do_eh(ap, ata_std_prereset, ahci_softreset, ahci_vt8251_hardreset,
1287                   ahci_postreset);
1288 }
1289
1290 static void ahci_post_internal_cmd(struct ata_queued_cmd *qc)
1291 {
1292         struct ata_port *ap = qc->ap;
1293         void __iomem *mmio = ap->host->mmio_base;
1294         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1295
1296         if (qc->flags & ATA_QCFLAG_FAILED)
1297                 qc->err_mask |= AC_ERR_OTHER;
1298
1299         if (qc->err_mask) {
1300                 /* make DMA engine forget about the failed command */
1301                 ahci_stop_engine(port_mmio);
1302                 ahci_start_engine(port_mmio);
1303         }
1304 }
1305
1306 static int ahci_port_suspend(struct ata_port *ap, pm_message_t mesg)
1307 {
1308         struct ahci_host_priv *hpriv = ap->host->private_data;
1309         struct ahci_port_priv *pp = ap->private_data;
1310         void __iomem *mmio = ap->host->mmio_base;
1311         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1312         const char *emsg = NULL;
1313         int rc;
1314
1315         rc = ahci_deinit_port(port_mmio, hpriv->cap, &emsg);
1316         if (rc == 0)
1317                 ahci_power_down(port_mmio, hpriv->cap);
1318         else {
1319                 ata_port_printk(ap, KERN_ERR, "%s (%d)\n", emsg, rc);
1320                 ahci_init_port(port_mmio, hpriv->cap,
1321                                pp->cmd_slot_dma, pp->rx_fis_dma);
1322         }
1323
1324         return rc;
1325 }
1326
1327 static int ahci_port_resume(struct ata_port *ap)
1328 {
1329         struct ahci_port_priv *pp = ap->private_data;
1330         struct ahci_host_priv *hpriv = ap->host->private_data;
1331         void __iomem *mmio = ap->host->mmio_base;
1332         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1333
1334         ahci_power_up(port_mmio, hpriv->cap);
1335         ahci_init_port(port_mmio, hpriv->cap, pp->cmd_slot_dma, pp->rx_fis_dma);
1336
1337         return 0;
1338 }
1339
1340 static int ahci_pci_device_suspend(struct pci_dev *pdev, pm_message_t mesg)
1341 {
1342         struct ata_host *host = dev_get_drvdata(&pdev->dev);
1343         void __iomem *mmio = host->mmio_base;
1344         u32 ctl;
1345
1346         if (mesg.event == PM_EVENT_SUSPEND) {
1347                 /* AHCI spec rev1.1 section 8.3.3:
1348                  * Software must disable interrupts prior to requesting a
1349                  * transition of the HBA to D3 state.
1350                  */
1351                 ctl = readl(mmio + HOST_CTL);
1352                 ctl &= ~HOST_IRQ_EN;
1353                 writel(ctl, mmio + HOST_CTL);
1354                 readl(mmio + HOST_CTL); /* flush */
1355         }
1356
1357         return ata_pci_device_suspend(pdev, mesg);
1358 }
1359
1360 static int ahci_pci_device_resume(struct pci_dev *pdev)
1361 {
1362         struct ata_host *host = dev_get_drvdata(&pdev->dev);
1363         struct ahci_host_priv *hpriv = host->private_data;
1364         void __iomem *mmio = host->mmio_base;
1365         int rc;
1366
1367         ata_pci_device_do_resume(pdev);
1368
1369         if (pdev->dev.power.power_state.event == PM_EVENT_SUSPEND) {
1370                 rc = ahci_reset_controller(mmio, pdev);
1371                 if (rc)
1372                         return rc;
1373
1374                 ahci_init_controller(mmio, pdev, host->n_ports,
1375                                      host->ports[0]->flags, hpriv);
1376         }
1377
1378         ata_host_resume(host);
1379
1380         return 0;
1381 }
1382
1383 static int ahci_port_start(struct ata_port *ap)
1384 {
1385         struct device *dev = ap->host->dev;
1386         struct ahci_host_priv *hpriv = ap->host->private_data;
1387         struct ahci_port_priv *pp;
1388         void __iomem *mmio = ap->host->mmio_base;
1389         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1390         void *mem;
1391         dma_addr_t mem_dma;
1392         int rc;
1393
1394         pp = kmalloc(sizeof(*pp), GFP_KERNEL);
1395         if (!pp)
1396                 return -ENOMEM;
1397         memset(pp, 0, sizeof(*pp));
1398
1399         rc = ata_pad_alloc(ap, dev);
1400         if (rc) {
1401                 kfree(pp);
1402                 return rc;
1403         }
1404
1405         mem = dma_alloc_coherent(dev, AHCI_PORT_PRIV_DMA_SZ, &mem_dma, GFP_KERNEL);
1406         if (!mem) {
1407                 ata_pad_free(ap, dev);
1408                 kfree(pp);
1409                 return -ENOMEM;
1410         }
1411         memset(mem, 0, AHCI_PORT_PRIV_DMA_SZ);
1412
1413         /*
1414          * First item in chunk of DMA memory: 32-slot command table,
1415          * 32 bytes each in size
1416          */
1417         pp->cmd_slot = mem;
1418         pp->cmd_slot_dma = mem_dma;
1419
1420         mem += AHCI_CMD_SLOT_SZ;
1421         mem_dma += AHCI_CMD_SLOT_SZ;
1422
1423         /*
1424          * Second item: Received-FIS area
1425          */
1426         pp->rx_fis = mem;
1427         pp->rx_fis_dma = mem_dma;
1428
1429         mem += AHCI_RX_FIS_SZ;
1430         mem_dma += AHCI_RX_FIS_SZ;
1431
1432         /*
1433          * Third item: data area for storing a single command
1434          * and its scatter-gather table
1435          */
1436         pp->cmd_tbl = mem;
1437         pp->cmd_tbl_dma = mem_dma;
1438
1439         ap->private_data = pp;
1440
1441         /* power up port */
1442         ahci_power_up(port_mmio, hpriv->cap);
1443
1444         /* initialize port */
1445         ahci_init_port(port_mmio, hpriv->cap, pp->cmd_slot_dma, pp->rx_fis_dma);
1446
1447         return 0;
1448 }
1449
1450 static void ahci_port_stop(struct ata_port *ap)
1451 {
1452         struct device *dev = ap->host->dev;
1453         struct ahci_host_priv *hpriv = ap->host->private_data;
1454         struct ahci_port_priv *pp = ap->private_data;
1455         void __iomem *mmio = ap->host->mmio_base;
1456         void __iomem *port_mmio = ahci_port_base(mmio, ap->port_no);
1457         const char *emsg = NULL;
1458         int rc;
1459
1460         /* de-initialize port */
1461         rc = ahci_deinit_port(port_mmio, hpriv->cap, &emsg);
1462         if (rc)
1463                 ata_port_printk(ap, KERN_WARNING, "%s (%d)\n", emsg, rc);
1464
1465         ap->private_data = NULL;
1466         dma_free_coherent(dev, AHCI_PORT_PRIV_DMA_SZ,
1467                           pp->cmd_slot, pp->cmd_slot_dma);
1468         ata_pad_free(ap, dev);
1469         kfree(pp);
1470 }
1471
1472 static void ahci_setup_port(struct ata_ioports *port, unsigned long base,
1473                             unsigned int port_idx)
1474 {
1475         VPRINTK("ENTER, base==0x%lx, port_idx %u\n", base, port_idx);
1476         base = ahci_port_base_ul(base, port_idx);
1477         VPRINTK("base now==0x%lx\n", base);
1478
1479         port->cmd_addr          = base;
1480         port->scr_addr          = base + PORT_SCR;
1481
1482         VPRINTK("EXIT\n");
1483 }
1484
1485 static int ahci_host_init(struct ata_probe_ent *probe_ent)
1486 {
1487         struct ahci_host_priv *hpriv = probe_ent->private_data;
1488         struct pci_dev *pdev = to_pci_dev(probe_ent->dev);
1489         void __iomem *mmio = probe_ent->mmio_base;
1490         unsigned int i, cap_n_ports, using_dac;
1491         int rc;
1492
1493         rc = ahci_reset_controller(mmio, pdev);
1494         if (rc)
1495                 return rc;
1496
1497         hpriv->cap = readl(mmio + HOST_CAP);
1498         hpriv->port_map = readl(mmio + HOST_PORTS_IMPL);
1499         cap_n_ports = ahci_nr_ports(hpriv->cap);
1500
1501         VPRINTK("cap 0x%x  port_map 0x%x  n_ports %d\n",
1502                 hpriv->cap, hpriv->port_map, cap_n_ports);
1503
1504         if (probe_ent->port_flags & AHCI_FLAG_HONOR_PI) {
1505                 unsigned int n_ports = cap_n_ports;
1506                 u32 port_map = hpriv->port_map;
1507                 int max_port = 0;
1508
1509                 for (i = 0; i < AHCI_MAX_PORTS && n_ports; i++) {
1510                         if (port_map & (1 << i)) {
1511                                 n_ports--;
1512                                 port_map &= ~(1 << i);
1513                                 max_port = i;
1514                         } else
1515                                 probe_ent->dummy_port_mask |= 1 << i;
1516                 }
1517
1518                 if (n_ports || port_map)
1519                         dev_printk(KERN_WARNING, &pdev->dev,
1520                                    "nr_ports (%u) and implemented port map "
1521                                    "(0x%x) don't match\n",
1522                                    cap_n_ports, hpriv->port_map);
1523
1524                 probe_ent->n_ports = max_port + 1;
1525         } else
1526                 probe_ent->n_ports = cap_n_ports;
1527
1528         using_dac = hpriv->cap & HOST_CAP_64;
1529         if (using_dac &&
1530             !pci_set_dma_mask(pdev, DMA_64BIT_MASK)) {
1531                 rc = pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK);
1532                 if (rc) {
1533                         rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
1534                         if (rc) {
1535                                 dev_printk(KERN_ERR, &pdev->dev,
1536                                            "64-bit DMA enable failed\n");
1537                                 return rc;
1538                         }
1539                 }
1540         } else {
1541                 rc = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
1542                 if (rc) {
1543                         dev_printk(KERN_ERR, &pdev->dev,
1544                                    "32-bit DMA enable failed\n");
1545                         return rc;
1546                 }
1547                 rc = pci_set_consistent_dma_mask(pdev, DMA_32BIT_MASK);
1548                 if (rc) {
1549                         dev_printk(KERN_ERR, &pdev->dev,
1550                                    "32-bit consistent DMA enable failed\n");
1551                         return rc;
1552                 }
1553         }
1554
1555         for (i = 0; i < probe_ent->n_ports; i++)
1556                 ahci_setup_port(&probe_ent->port[i], (unsigned long) mmio, i);
1557
1558         ahci_init_controller(mmio, pdev, probe_ent->n_ports,
1559                              probe_ent->port_flags, hpriv);
1560
1561         pci_set_master(pdev);
1562
1563         return 0;
1564 }
1565
1566 static void ahci_print_info(struct ata_probe_ent *probe_ent)
1567 {
1568         struct ahci_host_priv *hpriv = probe_ent->private_data;
1569         struct pci_dev *pdev = to_pci_dev(probe_ent->dev);
1570         void __iomem *mmio = probe_ent->mmio_base;
1571         u32 vers, cap, impl, speed;
1572         const char *speed_s;
1573         u16 cc;
1574         const char *scc_s;
1575
1576         vers = readl(mmio + HOST_VERSION);
1577         cap = hpriv->cap;
1578         impl = hpriv->port_map;
1579
1580         speed = (cap >> 20) & 0xf;
1581         if (speed == 1)
1582                 speed_s = "1.5";
1583         else if (speed == 2)
1584                 speed_s = "3";
1585         else
1586                 speed_s = "?";
1587
1588         pci_read_config_word(pdev, 0x0a, &cc);
1589         if (cc == 0x0101)
1590                 scc_s = "IDE";
1591         else if (cc == 0x0106)
1592                 scc_s = "SATA";
1593         else if (cc == 0x0104)
1594                 scc_s = "RAID";
1595         else
1596                 scc_s = "unknown";
1597
1598         dev_printk(KERN_INFO, &pdev->dev,
1599                 "AHCI %02x%02x.%02x%02x "
1600                 "%u slots %u ports %s Gbps 0x%x impl %s mode\n"
1601                 ,
1602
1603                 (vers >> 24) & 0xff,
1604                 (vers >> 16) & 0xff,
1605                 (vers >> 8) & 0xff,
1606                 vers & 0xff,
1607
1608                 ((cap >> 8) & 0x1f) + 1,
1609                 (cap & 0x1f) + 1,
1610                 speed_s,
1611                 impl,
1612                 scc_s);
1613
1614         dev_printk(KERN_INFO, &pdev->dev,
1615                 "flags: "
1616                 "%s%s%s%s%s%s"
1617                 "%s%s%s%s%s%s%s\n"
1618                 ,
1619
1620                 cap & (1 << 31) ? "64bit " : "",
1621                 cap & (1 << 30) ? "ncq " : "",
1622                 cap & (1 << 28) ? "ilck " : "",
1623                 cap & (1 << 27) ? "stag " : "",
1624                 cap & (1 << 26) ? "pm " : "",
1625                 cap & (1 << 25) ? "led " : "",
1626
1627                 cap & (1 << 24) ? "clo " : "",
1628                 cap & (1 << 19) ? "nz " : "",
1629                 cap & (1 << 18) ? "only " : "",
1630                 cap & (1 << 17) ? "pmp " : "",
1631                 cap & (1 << 15) ? "pio " : "",
1632                 cap & (1 << 14) ? "slum " : "",
1633                 cap & (1 << 13) ? "part " : ""
1634                 );
1635 }
1636
1637 static int ahci_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
1638 {
1639         static int printed_version;
1640         struct ata_probe_ent *probe_ent = NULL;
1641         struct ahci_host_priv *hpriv;
1642         unsigned long base;
1643         void __iomem *mmio_base;
1644         unsigned int board_idx = (unsigned int) ent->driver_data;
1645         int have_msi, pci_dev_busy = 0;
1646         int rc;
1647
1648         VPRINTK("ENTER\n");
1649
1650         WARN_ON(ATA_MAX_QUEUE > AHCI_MAX_CMDS);
1651
1652         if (!printed_version++)
1653                 dev_printk(KERN_DEBUG, &pdev->dev, "version " DRV_VERSION "\n");
1654
1655         /* JMicron-specific fixup: make sure we're in AHCI mode */
1656         /* This is protected from races with ata_jmicron by the pci probe
1657            locking */
1658         if (pdev->vendor == PCI_VENDOR_ID_JMICRON) {
1659                 /* AHCI enable, AHCI on function 0 */
1660                 pci_write_config_byte(pdev, 0x41, 0xa1);
1661                 /* Function 1 is the PATA controller */
1662                 if (PCI_FUNC(pdev->devfn))
1663                         return -ENODEV;
1664         }
1665
1666         rc = pci_enable_device(pdev);
1667         if (rc)
1668                 return rc;
1669
1670         rc = pci_request_regions(pdev, DRV_NAME);
1671         if (rc) {
1672                 pci_dev_busy = 1;
1673                 goto err_out;
1674         }
1675
1676         if (pci_enable_msi(pdev) == 0)
1677                 have_msi = 1;
1678         else {
1679                 pci_intx(pdev, 1);
1680                 have_msi = 0;
1681         }
1682
1683         probe_ent = kmalloc(sizeof(*probe_ent), GFP_KERNEL);
1684         if (probe_ent == NULL) {
1685                 rc = -ENOMEM;
1686                 goto err_out_msi;
1687         }
1688
1689         memset(probe_ent, 0, sizeof(*probe_ent));
1690         probe_ent->dev = pci_dev_to_dev(pdev);
1691         INIT_LIST_HEAD(&probe_ent->node);
1692
1693         mmio_base = pci_iomap(pdev, AHCI_PCI_BAR, 0);
1694         if (mmio_base == NULL) {
1695                 rc = -ENOMEM;
1696                 goto err_out_free_ent;
1697         }
1698         base = (unsigned long) mmio_base;
1699
1700         hpriv = kmalloc(sizeof(*hpriv), GFP_KERNEL);
1701         if (!hpriv) {
1702                 rc = -ENOMEM;
1703                 goto err_out_iounmap;
1704         }
1705         memset(hpriv, 0, sizeof(*hpriv));
1706
1707         probe_ent->sht          = ahci_port_info[board_idx].sht;
1708         probe_ent->port_flags   = ahci_port_info[board_idx].flags;
1709         probe_ent->pio_mask     = ahci_port_info[board_idx].pio_mask;
1710         probe_ent->udma_mask    = ahci_port_info[board_idx].udma_mask;
1711         probe_ent->port_ops     = ahci_port_info[board_idx].port_ops;
1712
1713         probe_ent->irq = pdev->irq;
1714         probe_ent->irq_flags = IRQF_SHARED;
1715         probe_ent->mmio_base = mmio_base;
1716         probe_ent->private_data = hpriv;
1717
1718         if (have_msi)
1719                 hpriv->flags |= AHCI_FLAG_MSI;
1720
1721         /* initialize adapter */
1722         rc = ahci_host_init(probe_ent);
1723         if (rc)
1724                 goto err_out_hpriv;
1725
1726         if (!(probe_ent->port_flags & AHCI_FLAG_NO_NCQ) &&
1727             (hpriv->cap & HOST_CAP_NCQ))
1728                 probe_ent->port_flags |= ATA_FLAG_NCQ;
1729
1730         ahci_print_info(probe_ent);
1731
1732         /* FIXME: check ata_device_add return value */
1733         ata_device_add(probe_ent);
1734         kfree(probe_ent);
1735
1736         return 0;
1737
1738 err_out_hpriv:
1739         kfree(hpriv);
1740 err_out_iounmap:
1741         pci_iounmap(pdev, mmio_base);
1742 err_out_free_ent:
1743         kfree(probe_ent);
1744 err_out_msi:
1745         if (have_msi)
1746                 pci_disable_msi(pdev);
1747         else
1748                 pci_intx(pdev, 0);
1749         pci_release_regions(pdev);
1750 err_out:
1751         if (!pci_dev_busy)
1752                 pci_disable_device(pdev);
1753         return rc;
1754 }
1755
1756 static void ahci_remove_one (struct pci_dev *pdev)
1757 {
1758         struct device *dev = pci_dev_to_dev(pdev);
1759         struct ata_host *host = dev_get_drvdata(dev);
1760         struct ahci_host_priv *hpriv = host->private_data;
1761         unsigned int i;
1762         int have_msi;
1763
1764         for (i = 0; i < host->n_ports; i++)
1765                 ata_port_detach(host->ports[i]);
1766
1767         have_msi = hpriv->flags & AHCI_FLAG_MSI;
1768         free_irq(host->irq, host);
1769
1770         for (i = 0; i < host->n_ports; i++) {
1771                 struct ata_port *ap = host->ports[i];
1772
1773                 ata_scsi_release(ap->scsi_host);
1774                 scsi_host_put(ap->scsi_host);
1775         }
1776
1777         kfree(hpriv);
1778         pci_iounmap(pdev, host->mmio_base);
1779         kfree(host);
1780
1781         if (have_msi)
1782                 pci_disable_msi(pdev);
1783         else
1784                 pci_intx(pdev, 0);
1785         pci_release_regions(pdev);
1786         pci_disable_device(pdev);
1787         dev_set_drvdata(dev, NULL);
1788 }
1789
1790 static int __init ahci_init(void)
1791 {
1792         return pci_register_driver(&ahci_pci_driver);
1793 }
1794
1795 static void __exit ahci_exit(void)
1796 {
1797         pci_unregister_driver(&ahci_pci_driver);
1798 }
1799
1800
1801 MODULE_AUTHOR("Jeff Garzik");
1802 MODULE_DESCRIPTION("AHCI SATA low-level driver");
1803 MODULE_LICENSE("GPL");
1804 MODULE_DEVICE_TABLE(pci, ahci_pci_tbl);
1805 MODULE_VERSION(DRV_VERSION);
1806
1807 module_init(ahci_init);
1808 module_exit(ahci_exit);