PCI: remove pcibios_scan_all_fns()
[linux-2.6.git] / arch / sparc / include / asm / pci_64.h
1 #ifndef __SPARC64_PCI_H
2 #define __SPARC64_PCI_H
3
4 #ifdef __KERNEL__
5
6 #include <linux/dma-mapping.h>
7
8 /* Can be used to override the logic in pci_scan_bus for skipping
9  * already-configured bus numbers - to be used for buggy BIOSes
10  * or architectures with incomplete PCI setup by the loader.
11  */
12 #define pcibios_assign_all_busses()     0
13
14 #define PCIBIOS_MIN_IO          0UL
15 #define PCIBIOS_MIN_MEM         0UL
16
17 #define PCI_IRQ_NONE            0xffffffff
18
19 #define PCI_CACHE_LINE_BYTES    64
20
21 static inline void pcibios_set_master(struct pci_dev *dev)
22 {
23         /* No special bus mastering setup handling */
24 }
25
26 static inline void pcibios_penalize_isa_irq(int irq, int active)
27 {
28         /* We don't do dynamic PCI IRQ allocation */
29 }
30
31 /* The PCI address space does not equal the physical memory
32  * address space.  The networking and block device layers use
33  * this boolean for bounce buffer decisions.
34  */
35 #define PCI_DMA_BUS_IS_PHYS     (0)
36
37 static inline void *pci_alloc_consistent(struct pci_dev *pdev, size_t size,
38                                          dma_addr_t *dma_handle)
39 {
40         return dma_alloc_coherent(&pdev->dev, size, dma_handle, GFP_ATOMIC);
41 }
42
43 static inline void pci_free_consistent(struct pci_dev *pdev, size_t size,
44                                        void *vaddr, dma_addr_t dma_handle)
45 {
46         return dma_free_coherent(&pdev->dev, size, vaddr, dma_handle);
47 }
48
49 static inline dma_addr_t pci_map_single(struct pci_dev *pdev, void *ptr,
50                                         size_t size, int direction)
51 {
52         return dma_map_single(&pdev->dev, ptr, size,
53                               (enum dma_data_direction) direction);
54 }
55
56 static inline void pci_unmap_single(struct pci_dev *pdev, dma_addr_t dma_addr,
57                                     size_t size, int direction)
58 {
59         dma_unmap_single(&pdev->dev, dma_addr, size,
60                          (enum dma_data_direction) direction);
61 }
62
63 #define pci_map_page(dev, page, off, size, dir) \
64         pci_map_single(dev, (page_address(page) + (off)), size, dir)
65 #define pci_unmap_page(dev,addr,sz,dir) \
66         pci_unmap_single(dev,addr,sz,dir)
67
68 /* pci_unmap_{single,page} is not a nop, thus... */
69 #define DECLARE_PCI_UNMAP_ADDR(ADDR_NAME)       \
70         dma_addr_t ADDR_NAME;
71 #define DECLARE_PCI_UNMAP_LEN(LEN_NAME)         \
72         __u32 LEN_NAME;
73 #define pci_unmap_addr(PTR, ADDR_NAME)                  \
74         ((PTR)->ADDR_NAME)
75 #define pci_unmap_addr_set(PTR, ADDR_NAME, VAL)         \
76         (((PTR)->ADDR_NAME) = (VAL))
77 #define pci_unmap_len(PTR, LEN_NAME)                    \
78         ((PTR)->LEN_NAME)
79 #define pci_unmap_len_set(PTR, LEN_NAME, VAL)           \
80         (((PTR)->LEN_NAME) = (VAL))
81
82 static inline int pci_map_sg(struct pci_dev *pdev, struct scatterlist *sg,
83                              int nents, int direction)
84 {
85         return dma_map_sg(&pdev->dev, sg, nents,
86                           (enum dma_data_direction) direction);
87 }
88
89 static inline void pci_unmap_sg(struct pci_dev *pdev, struct scatterlist *sg,
90                                 int nents, int direction)
91 {
92         dma_unmap_sg(&pdev->dev, sg, nents,
93                      (enum dma_data_direction) direction);
94 }
95
96 static inline void pci_dma_sync_single_for_cpu(struct pci_dev *pdev,
97                                                dma_addr_t dma_handle,
98                                                size_t size, int direction)
99 {
100         dma_sync_single_for_cpu(&pdev->dev, dma_handle, size,
101                                 (enum dma_data_direction) direction);
102 }
103
104 static inline void pci_dma_sync_single_for_device(struct pci_dev *pdev,
105                                                   dma_addr_t dma_handle,
106                                                   size_t size, int direction)
107 {
108         /* No flushing needed to sync cpu writes to the device.  */
109 }
110
111 static inline void pci_dma_sync_sg_for_cpu(struct pci_dev *pdev,
112                                            struct scatterlist *sg,
113                                            int nents, int direction)
114 {
115         dma_sync_sg_for_cpu(&pdev->dev, sg, nents,
116                             (enum dma_data_direction) direction);
117 }
118
119 static inline void pci_dma_sync_sg_for_device(struct pci_dev *pdev,
120                                               struct scatterlist *sg,
121                                               int nelems, int direction)
122 {
123         /* No flushing needed to sync cpu writes to the device.  */
124 }
125
126 /* Return whether the given PCI device DMA address mask can
127  * be supported properly.  For example, if your device can
128  * only drive the low 24-bits during PCI bus mastering, then
129  * you would pass 0x00ffffff as the mask to this function.
130  */
131 extern int pci_dma_supported(struct pci_dev *hwdev, u64 mask);
132
133 /* PCI IOMMU mapping bypass support. */
134
135 /* PCI 64-bit addressing works for all slots on all controller
136  * types on sparc64.  However, it requires that the device
137  * can drive enough of the 64 bits.
138  */
139 #define PCI64_REQUIRED_MASK     (~(dma64_addr_t)0)
140 #define PCI64_ADDR_BASE         0xfffc000000000000UL
141
142 static inline int pci_dma_mapping_error(struct pci_dev *pdev,
143                                         dma_addr_t dma_addr)
144 {
145         return dma_mapping_error(&pdev->dev, dma_addr);
146 }
147
148 #ifdef CONFIG_PCI
149 static inline void pci_dma_burst_advice(struct pci_dev *pdev,
150                                         enum pci_dma_burst_strategy *strat,
151                                         unsigned long *strategy_parameter)
152 {
153         unsigned long cacheline_size;
154         u8 byte;
155
156         pci_read_config_byte(pdev, PCI_CACHE_LINE_SIZE, &byte);
157         if (byte == 0)
158                 cacheline_size = 1024;
159         else
160                 cacheline_size = (int) byte * 4;
161
162         *strat = PCI_DMA_BURST_BOUNDARY;
163         *strategy_parameter = cacheline_size;
164 }
165 #endif
166
167 /* Return the index of the PCI controller for device PDEV. */
168
169 extern int pci_domain_nr(struct pci_bus *bus);
170 static inline int pci_proc_domain(struct pci_bus *bus)
171 {
172         return 1;
173 }
174
175 /* Platform support for /proc/bus/pci/X/Y mmap()s. */
176
177 #define HAVE_PCI_MMAP
178 #define HAVE_ARCH_PCI_GET_UNMAPPED_AREA
179 #define get_pci_unmapped_area get_fb_unmapped_area
180
181 extern int pci_mmap_page_range(struct pci_dev *dev, struct vm_area_struct *vma,
182                                enum pci_mmap_state mmap_state,
183                                int write_combine);
184
185 extern void
186 pcibios_resource_to_bus(struct pci_dev *dev, struct pci_bus_region *region,
187                         struct resource *res);
188
189 extern void
190 pcibios_bus_to_resource(struct pci_dev *dev, struct resource *res,
191                         struct pci_bus_region *region);
192
193 static inline int pci_get_legacy_ide_irq(struct pci_dev *dev, int channel)
194 {
195         return PCI_IRQ_NONE;
196 }
197
198 struct device_node;
199 extern struct device_node *pci_device_to_OF_node(struct pci_dev *pdev);
200
201 #define HAVE_ARCH_PCI_RESOURCE_TO_USER
202 extern void pci_resource_to_user(const struct pci_dev *dev, int bar,
203                                  const struct resource *rsrc,
204                                  resource_size_t *start, resource_size_t *end);
205 #endif /* __KERNEL__ */
206
207 #endif /* __SPARC64_PCI_H */