sh: intc - add support for sh7619
[linux-2.6.git] / arch / sh / mm / Kconfig
1 #
2 # Processor families
3 #
4 config CPU_SH2
5         bool
6
7 config CPU_SH2A
8         bool
9         select CPU_SH2
10
11 config CPU_SH3
12         bool
13         select CPU_HAS_INTEVT
14         select CPU_HAS_SR_RB
15
16 config CPU_SH4
17         bool
18         select CPU_HAS_INTEVT
19         select CPU_HAS_SR_RB
20         select CPU_HAS_PTEA if (!CPU_SUBTYPE_ST40 && !CPU_SH4A) || CPU_SHX2
21
22 config CPU_SH4A
23         bool
24         select CPU_SH4
25
26 config CPU_SH4AL_DSP
27         bool
28         select CPU_SH4A
29         select CPU_HAS_DSP
30
31 config CPU_SUBTYPE_ST40
32         bool
33         select CPU_SH4
34
35 config CPU_SHX2
36         bool
37
38 config CPU_SHX3
39         bool
40
41 choice
42         prompt "Processor sub-type selection"
43
44 #
45 # Processor subtypes
46 #
47
48 # SH-2 Processor Support
49
50 config CPU_SUBTYPE_SH7619
51         bool "Support SH7619 processor"
52         select CPU_SH2
53         select CPU_HAS_INTC_IRQ
54
55 # SH-2A Processor Support
56
57 config CPU_SUBTYPE_SH7206
58         bool "Support SH7206 processor"
59         select CPU_SH2A
60         select CPU_HAS_IPR_IRQ
61
62 # SH-3 Processor Support
63
64 config CPU_SUBTYPE_SH7705
65         bool "Support SH7705 processor"
66         select CPU_SH3
67         select CPU_HAS_INTC_IRQ
68
69 config CPU_SUBTYPE_SH7706
70         bool "Support SH7706 processor"
71         select CPU_SH3
72         select CPU_HAS_INTC_IRQ
73         help
74           Select SH7706 if you have a 133 Mhz SH-3 HD6417706 CPU.
75
76 config CPU_SUBTYPE_SH7707
77         bool "Support SH7707 processor"
78         select CPU_SH3
79         select CPU_HAS_INTC_IRQ
80         help
81           Select SH7707 if you have a  60 Mhz SH-3 HD6417707 CPU.
82
83 config CPU_SUBTYPE_SH7708
84         bool "Support SH7708 processor"
85         select CPU_SH3
86         select CPU_HAS_INTC_IRQ
87         help
88           Select SH7708 if you have a  60 Mhz SH-3 HD6417708S or
89           if you have a 100 Mhz SH-3 HD6417708R CPU.
90
91 config CPU_SUBTYPE_SH7709
92         bool "Support SH7709 processor"
93         select CPU_SH3
94         select CPU_HAS_INTC_IRQ
95         help
96           Select SH7709 if you have a  80 Mhz SH-3 HD6417709 CPU.
97
98 config CPU_SUBTYPE_SH7710
99         bool "Support SH7710 processor"
100         select CPU_SH3
101         select CPU_HAS_INTC_IRQ
102         select CPU_HAS_DSP
103         help
104           Select SH7710 if you have a SH3-DSP SH7710 CPU.
105
106 config CPU_SUBTYPE_SH7712
107         bool "Support SH7712 processor"
108         select CPU_SH3
109         select CPU_HAS_INTC_IRQ
110         select CPU_HAS_DSP
111         help
112           Select SH7712 if you have a SH3-DSP SH7712 CPU.
113
114 config CPU_SUBTYPE_SH7720
115         bool "Support SH7720 processor"
116         select CPU_SH3
117         select CPU_HAS_INTC_IRQ
118         select CPU_HAS_DSP
119         help
120           Select SH7720 if you have a SH3-DSP SH7720 CPU.
121
122 # SH-4 Processor Support
123
124 config CPU_SUBTYPE_SH7750
125         bool "Support SH7750 processor"
126         select CPU_SH4
127         select CPU_HAS_INTC_IRQ
128         help
129           Select SH7750 if you have a 200 Mhz SH-4 HD6417750 CPU.
130
131 config CPU_SUBTYPE_SH7091
132         bool "Support SH7091 processor"
133         select CPU_SH4
134         select CPU_HAS_INTC_IRQ
135         help
136           Select SH7091 if you have an SH-4 based Sega device (such as
137           the Dreamcast, Naomi, and Naomi 2).
138
139 config CPU_SUBTYPE_SH7750R
140         bool "Support SH7750R processor"
141         select CPU_SH4
142         select CPU_HAS_INTC_IRQ
143
144 config CPU_SUBTYPE_SH7750S
145         bool "Support SH7750S processor"
146         select CPU_SH4
147         select CPU_HAS_INTC_IRQ
148
149 config CPU_SUBTYPE_SH7751
150         bool "Support SH7751 processor"
151         select CPU_SH4
152         select CPU_HAS_INTC_IRQ
153         help
154           Select SH7751 if you have a 166 Mhz SH-4 HD6417751 CPU,
155           or if you have a HD6417751R CPU.
156
157 config CPU_SUBTYPE_SH7751R
158         bool "Support SH7751R processor"
159         select CPU_SH4
160         select CPU_HAS_INTC_IRQ
161
162 config CPU_SUBTYPE_SH7760
163         bool "Support SH7760 processor"
164         select CPU_SH4
165         select CPU_HAS_INTC_IRQ
166
167 config CPU_SUBTYPE_SH4_202
168         bool "Support SH4-202 processor"
169         select CPU_SH4
170
171 # ST40 Processor Support
172
173 config CPU_SUBTYPE_ST40STB1
174         bool "Support ST40STB1/ST40RA processors"
175         select CPU_SUBTYPE_ST40
176         help
177           Select ST40STB1 if you have a ST40RA CPU.
178           This was previously called the ST40STB1, hence the option name.
179
180 config CPU_SUBTYPE_ST40GX1
181         bool "Support ST40GX1 processor"
182         select CPU_SUBTYPE_ST40
183         help
184           Select ST40GX1 if you have a ST40GX1 CPU.
185
186 # SH-4A Processor Support
187
188 config CPU_SUBTYPE_SH7770
189         bool "Support SH7770 processor"
190         select CPU_SH4A
191
192 config CPU_SUBTYPE_SH7780
193         bool "Support SH7780 processor"
194         select CPU_SH4A
195         select CPU_HAS_INTC_IRQ
196
197 config CPU_SUBTYPE_SH7785
198         bool "Support SH7785 processor"
199         select CPU_SH4A
200         select CPU_SHX2
201         select CPU_HAS_INTC_IRQ
202
203 config CPU_SUBTYPE_SHX3
204         bool "Support SH-X3 processor"
205         select CPU_SH4A
206         select CPU_SHX3
207         select CPU_HAS_INTC_IRQ
208         select ARCH_SPARSEMEM_ENABLE
209         select SYS_SUPPORTS_NUMA
210
211 # SH4AL-DSP Processor Support
212
213 config CPU_SUBTYPE_SH7343
214         bool "Support SH7343 processor"
215         select CPU_SH4AL_DSP
216
217 config CPU_SUBTYPE_SH7722
218         bool "Support SH7722 processor"
219         select CPU_SH4AL_DSP
220         select CPU_SHX2
221         select CPU_HAS_INTC_IRQ
222         select ARCH_SPARSEMEM_ENABLE
223         select SYS_SUPPORTS_NUMA
224
225 endchoice
226
227 menu "Memory management options"
228
229 config QUICKLIST
230         def_bool y
231
232 config MMU
233         bool "Support for memory management hardware"
234         depends on !CPU_SH2
235         default y
236         help
237           Some SH processors (such as SH-2/SH-2A) lack an MMU. In order to
238           boot on these systems, this option must not be set.
239
240           On other systems (such as the SH-3 and 4) where an MMU exists,
241           turning this off will boot the kernel on these machines with the
242           MMU implicitly switched off.
243
244 config PAGE_OFFSET
245         hex
246         default "0x80000000" if MMU
247         default "0x00000000"
248
249 config MEMORY_START
250         hex "Physical memory start address"
251         default "0x08000000"
252         ---help---
253           Computers built with Hitachi SuperH processors always
254           map the ROM starting at address zero.  But the processor
255           does not specify the range that RAM takes.
256
257           The physical memory (RAM) start address will be automatically
258           set to 08000000. Other platforms, such as the Solution Engine
259           boards typically map RAM at 0C000000.
260
261           Tweak this only when porting to a new machine which does not
262           already have a defconfig. Changing it from the known correct
263           value on any of the known systems will only lead to disaster.
264
265 config MEMORY_SIZE
266         hex "Physical memory size"
267         default "0x00400000"
268         help
269           This sets the default memory size assumed by your SH kernel. It can
270           be overridden as normal by the 'mem=' argument on the kernel command
271           line. If unsure, consult your board specifications or just leave it
272           as 0x00400000 which was the default value before this became
273           configurable.
274
275 config 32BIT
276         bool "Support 32-bit physical addressing through PMB"
277         depends on MMU && (CPU_SUBTYPE_SH7780 || CPU_SUBTYPE_SH7785)
278         default y
279         help
280           If you say Y here, physical addressing will be extended to
281           32-bits through the SH-4A PMB. If this is not set, legacy
282           29-bit physical addressing will be used.
283
284 config X2TLB
285         bool "Enable extended TLB mode"
286         depends on CPU_SHX2 && MMU && EXPERIMENTAL
287         help
288           Selecting this option will enable the extended mode of the SH-X2
289           TLB. For legacy SH-X behaviour and interoperability, say N. For
290           all of the fun new features and a willingless to submit bug reports,
291           say Y.
292
293 config VSYSCALL
294         bool "Support vsyscall page"
295         depends on MMU
296         default y
297         help
298           This will enable support for the kernel mapping a vDSO page
299           in process space, and subsequently handing down the entry point
300           to the libc through the ELF auxiliary vector.
301
302           From the kernel side this is used for the signal trampoline.
303           For systems with an MMU that can afford to give up a page,
304           (the default value) say Y.
305
306 config NUMA
307         bool "Non Uniform Memory Access (NUMA) Support"
308         depends on MMU && SYS_SUPPORTS_NUMA && EXPERIMENTAL
309         default n
310         help
311           Some SH systems have many various memories scattered around
312           the address space, each with varying latencies. This enables
313           support for these blocks by binding them to nodes and allowing
314           memory policies to be used for prioritizing and controlling
315           allocation behaviour.
316
317 config NODES_SHIFT
318         int
319         default "3" if CPU_SUBTYPE_SHX3
320         default "1"
321         depends on NEED_MULTIPLE_NODES
322
323 config ARCH_FLATMEM_ENABLE
324         def_bool y
325         depends on !NUMA
326
327 config ARCH_SPARSEMEM_ENABLE
328         def_bool y
329         select SPARSEMEM_STATIC
330
331 config ARCH_SPARSEMEM_DEFAULT
332         def_bool y
333
334 config MAX_ACTIVE_REGIONS
335         int
336         default "6" if (CPU_SUBTYPE_SHX3 && SPARSEMEM)
337         default "2" if (CPU_SUBTYPE_SH7722 && SPARSEMEM)
338         default "1"
339
340 config ARCH_POPULATES_NODE_MAP
341         def_bool y
342
343 config ARCH_SELECT_MEMORY_MODEL
344         def_bool y
345
346 config ARCH_ENABLE_MEMORY_HOTPLUG
347         def_bool y
348         depends on SPARSEMEM
349
350 config ARCH_MEMORY_PROBE
351         def_bool y
352         depends on MEMORY_HOTPLUG
353
354 choice
355         prompt "Kernel page size"
356         default PAGE_SIZE_4KB
357
358 config PAGE_SIZE_4KB
359         bool "4kB"
360         help
361           This is the default page size used by all SuperH CPUs.
362
363 config PAGE_SIZE_8KB
364         bool "8kB"
365         depends on EXPERIMENTAL && X2TLB
366         help
367           This enables 8kB pages as supported by SH-X2 and later MMUs.
368
369 config PAGE_SIZE_64KB
370         bool "64kB"
371         depends on EXPERIMENTAL && CPU_SH4
372         help
373           This enables support for 64kB pages, possible on all SH-4
374           CPUs and later. Highly experimental, not recommended.
375
376 endchoice
377
378 choice
379         prompt "HugeTLB page size"
380         depends on HUGETLB_PAGE && CPU_SH4 && MMU
381         default HUGETLB_PAGE_SIZE_64K
382
383 config HUGETLB_PAGE_SIZE_64K
384         bool "64kB"
385
386 config HUGETLB_PAGE_SIZE_256K
387         bool "256kB"
388         depends on X2TLB
389
390 config HUGETLB_PAGE_SIZE_1MB
391         bool "1MB"
392
393 config HUGETLB_PAGE_SIZE_4MB
394         bool "4MB"
395         depends on X2TLB
396
397 config HUGETLB_PAGE_SIZE_64MB
398         bool "64MB"
399         depends on X2TLB
400
401 endchoice
402
403 source "mm/Kconfig"
404
405 endmenu
406
407 menu "Cache configuration"
408
409 config SH7705_CACHE_32KB
410         bool "Enable 32KB cache size for SH7705"
411         depends on CPU_SUBTYPE_SH7705
412         default y
413
414 config SH_DIRECT_MAPPED
415         bool "Use direct-mapped caching"
416         default n
417         help
418           Selecting this option will configure the caches to be direct-mapped,
419           even if the cache supports a 2 or 4-way mode. This is useful primarily
420           for debugging on platforms with 2 and 4-way caches (SH7750R/SH7751R,
421           SH4-202, SH4-501, etc.)
422
423           Turn this option off for platforms that do not have a direct-mapped
424           cache, and you have no need to run the caches in such a configuration.
425
426 choice
427         prompt "Cache mode"
428         default CACHE_WRITEBACK if CPU_SH2A || CPU_SH3 || CPU_SH4
429         default CACHE_WRITETHROUGH if (CPU_SH2 && !CPU_SH2A)
430
431 config CACHE_WRITEBACK
432         bool "Write-back"
433         depends on CPU_SH2A || CPU_SH3 || CPU_SH4
434
435 config CACHE_WRITETHROUGH
436         bool "Write-through"
437         help
438           Selecting this option will configure the caches in write-through
439           mode, as opposed to the default write-back configuration.
440
441           Since there's sill some aliasing issues on SH-4, this option will
442           unfortunately still require the majority of flushing functions to
443           be implemented to deal with aliasing.
444
445           If unsure, say N.
446
447 config CACHE_OFF
448         bool "Off"
449
450 endchoice
451
452 endmenu