b1cf30f423af2915a3857f816889c2cbb8593a8e
[linux-2.6.git] / arch / sh / include / asm / cacheflush.h
1 #ifndef __ASM_SH_CACHEFLUSH_H
2 #define __ASM_SH_CACHEFLUSH_H
3
4 #include <linux/mm.h>
5
6 #ifdef __KERNEL__
7
8 #ifdef CONFIG_CACHE_OFF
9 /*
10  * Nothing to do when the cache is disabled, initial flush and explicit
11  * disabling is handled at CPU init time.
12  *
13  * See arch/sh/kernel/cpu/init.c:cache_init().
14  */
15 #define flush_cache_all()                       do { } while (0)
16 #define flush_cache_mm(mm)                      do { } while (0)
17 #define flush_cache_dup_mm(mm)                  do { } while (0)
18 #define flush_cache_range(vma, start, end)      do { } while (0)
19 #define flush_cache_page(vma, vmaddr, pfn)      do { } while (0)
20 #define flush_dcache_page(page)                 do { } while (0)
21 #define flush_icache_range(start, end)          do { } while (0)
22 #define flush_icache_page(vma,pg)               do { } while (0)
23 #define flush_cache_sigtramp(vaddr)             do { } while (0)
24 #define __flush_wback_region(start, size)       do { (void)(start); } while (0)
25 #define __flush_purge_region(start, size)       do { (void)(start); } while (0)
26 #define __flush_invalidate_region(start, size)  do { (void)(start); } while (0)
27 #else
28 #include <cpu/cacheflush.h>
29
30 /*
31  * Consistent DMA requires that the __flush_xxx() primitives must be set
32  * for any of the enabled non-coherent caches (most of the UP CPUs),
33  * regardless of PIPT or VIPT cache configurations.
34  */
35
36 /* Flush (write-back only) a region (smaller than a page) */
37 extern void __flush_wback_region(void *start, int size);
38 /* Flush (write-back & invalidate) a region (smaller than a page) */
39 extern void __flush_purge_region(void *start, int size);
40 /* Flush (invalidate only) a region (smaller than a page) */
41 extern void __flush_invalidate_region(void *start, int size);
42 #endif
43
44 #define ARCH_HAS_FLUSH_ANON_PAGE
45 extern void __flush_anon_page(struct page *page, unsigned long);
46
47 static inline void flush_anon_page(struct vm_area_struct *vma,
48                                    struct page *page, unsigned long vmaddr)
49 {
50         if (boot_cpu_data.dcache.n_aliases && PageAnon(page))
51                 __flush_anon_page(page, vmaddr);
52 }
53
54 #define ARCH_HAS_FLUSH_KERNEL_DCACHE_PAGE
55 static inline void flush_kernel_dcache_page(struct page *page)
56 {
57         flush_dcache_page(page);
58 }
59
60 extern void copy_to_user_page(struct vm_area_struct *vma,
61         struct page *page, unsigned long vaddr, void *dst, const void *src,
62         unsigned long len);
63
64 extern void copy_from_user_page(struct vm_area_struct *vma,
65         struct page *page, unsigned long vaddr, void *dst, const void *src,
66         unsigned long len);
67
68 #define flush_cache_vmap(start, end)            flush_cache_all()
69 #define flush_cache_vunmap(start, end)          flush_cache_all()
70
71 #define flush_dcache_mmap_lock(mapping)         do { } while (0)
72 #define flush_dcache_mmap_unlock(mapping)       do { } while (0)
73
74 void kmap_coherent_init(void);
75 void *kmap_coherent(struct page *page, unsigned long addr);
76 void kunmap_coherent(void);
77
78 #define PG_dcache_dirty PG_arch_1
79
80 void cpu_cache_init(void);
81
82 #endif /* __KERNEL__ */
83 #endif /* __ASM_SH_CACHEFLUSH_H */