[PATCH] powerpc: fix trigger handling in the new irq code
[linux-2.6.git] / arch / powerpc / platforms / cell / spider-pic.c
1 /*
2  * External Interrupt Controller on Spider South Bridge
3  *
4  * (C) Copyright IBM Deutschland Entwicklung GmbH 2005
5  *
6  * Author: Arnd Bergmann <arndb@de.ibm.com>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2, or (at your option)
11  * any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
21  */
22
23 #include <linux/interrupt.h>
24 #include <linux/irq.h>
25 #include <linux/ioport.h>
26
27 #include <asm/pgtable.h>
28 #include <asm/prom.h>
29 #include <asm/io.h>
30
31 #include "interrupt.h"
32
33 /* register layout taken from Spider spec, table 7.4-4 */
34 enum {
35         TIR_DEN         = 0x004, /* Detection Enable Register */
36         TIR_MSK         = 0x084, /* Mask Level Register */
37         TIR_EDC         = 0x0c0, /* Edge Detection Clear Register */
38         TIR_PNDA        = 0x100, /* Pending Register A */
39         TIR_PNDB        = 0x104, /* Pending Register B */
40         TIR_CS          = 0x144, /* Current Status Register */
41         TIR_LCSA        = 0x150, /* Level Current Status Register A */
42         TIR_LCSB        = 0x154, /* Level Current Status Register B */
43         TIR_LCSC        = 0x158, /* Level Current Status Register C */
44         TIR_LCSD        = 0x15c, /* Level Current Status Register D */
45         TIR_CFGA        = 0x200, /* Setting Register A0 */
46         TIR_CFGB        = 0x204, /* Setting Register B0 */
47                         /* 0x208 ... 0x3ff Setting Register An/Bn */
48         TIR_PPNDA       = 0x400, /* Packet Pending Register A */
49         TIR_PPNDB       = 0x404, /* Packet Pending Register B */
50         TIR_PIERA       = 0x408, /* Packet Output Error Register A */
51         TIR_PIERB       = 0x40c, /* Packet Output Error Register B */
52         TIR_PIEN        = 0x444, /* Packet Output Enable Register */
53         TIR_PIPND       = 0x454, /* Packet Output Pending Register */
54         TIRDID          = 0x484, /* Spider Device ID Register */
55         REISTIM         = 0x500, /* Reissue Command Timeout Time Setting */
56         REISTIMEN       = 0x504, /* Reissue Command Timeout Setting */
57         REISWAITEN      = 0x508, /* Reissue Wait Control*/
58 };
59
60 #define SPIDER_CHIP_COUNT       4
61 #define SPIDER_SRC_COUNT        64
62 #define SPIDER_IRQ_INVALID      63
63
64 struct spider_pic {
65         struct irq_host         *host;
66         struct device_node      *of_node;
67         void __iomem            *regs;
68         unsigned int            node_id;
69 };
70 static struct spider_pic spider_pics[SPIDER_CHIP_COUNT];
71
72 static struct spider_pic *spider_virq_to_pic(unsigned int virq)
73 {
74         return irq_map[virq].host->host_data;
75 }
76
77 static void __iomem *spider_get_irq_config(struct spider_pic *pic,
78                                            unsigned int src)
79 {
80         return pic->regs + TIR_CFGA + 8 * src;
81 }
82
83 static void spider_unmask_irq(unsigned int virq)
84 {
85         struct spider_pic *pic = spider_virq_to_pic(virq);
86         void __iomem *cfg = spider_get_irq_config(pic, irq_map[virq].hwirq);
87
88         out_be32(cfg, in_be32(cfg) | 0x30000000u);
89 }
90
91 static void spider_mask_irq(unsigned int virq)
92 {
93         struct spider_pic *pic = spider_virq_to_pic(virq);
94         void __iomem *cfg = spider_get_irq_config(pic, irq_map[virq].hwirq);
95
96         out_be32(cfg, in_be32(cfg) & ~0x30000000u);
97 }
98
99 static void spider_ack_irq(unsigned int virq)
100 {
101         struct spider_pic *pic = spider_virq_to_pic(virq);
102         unsigned int src = irq_map[virq].hwirq;
103
104         /* Reset edge detection logic if necessary
105          */
106         if (get_irq_desc(virq)->status & IRQ_LEVEL)
107                 return;
108
109         /* Only interrupts 47 to 50 can be set to edge */
110         if (src < 47 || src > 50)
111                 return;
112
113         /* Perform the clear of the edge logic */
114         out_be32(pic->regs + TIR_EDC, 0x100 | (src & 0xf));
115 }
116
117 static int spider_set_irq_type(unsigned int virq, unsigned int type)
118 {
119         unsigned int sense = type & IRQ_TYPE_SENSE_MASK;
120         struct spider_pic *pic = spider_virq_to_pic(virq);
121         unsigned int hw = irq_map[virq].hwirq;
122         void __iomem *cfg = spider_get_irq_config(pic, hw);
123         struct irq_desc *desc = get_irq_desc(virq);
124         u32 old_mask;
125         u32 ic;
126
127         /* Note that only level high is supported for most interrupts */
128         if (sense != IRQ_TYPE_NONE && sense != IRQ_TYPE_LEVEL_HIGH &&
129             (hw < 47 || hw > 50))
130                 return -EINVAL;
131
132         /* Decode sense type */
133         switch(sense) {
134         case IRQ_TYPE_EDGE_RISING:
135                 ic = 0x3;
136                 break;
137         case IRQ_TYPE_EDGE_FALLING:
138                 ic = 0x2;
139                 break;
140         case IRQ_TYPE_LEVEL_LOW:
141                 ic = 0x0;
142                 break;
143         case IRQ_TYPE_LEVEL_HIGH:
144         case IRQ_TYPE_NONE:
145                 ic = 0x1;
146                 break;
147         default:
148                 return -EINVAL;
149         }
150
151         /* Update irq_desc */
152         desc->status &= ~(IRQ_TYPE_SENSE_MASK | IRQ_LEVEL);
153         desc->status |= type & IRQ_TYPE_SENSE_MASK;
154         if (type & (IRQ_TYPE_LEVEL_HIGH | IRQ_TYPE_LEVEL_LOW))
155                 desc->status |= IRQ_LEVEL;
156
157         /* Configure the source. One gross hack that was there before and
158          * that I've kept around is the priority to the BE which I set to
159          * be the same as the interrupt source number. I don't know wether
160          * that's supposed to make any kind of sense however, we'll have to
161          * decide that, but for now, I'm not changing the behaviour.
162          */
163         old_mask = in_be32(cfg) & 0x30000000u;
164         out_be32(cfg, old_mask | (ic << 24) | (0x7 << 16) |
165                  (pic->node_id << 4) | 0xe);
166         out_be32(cfg + 4, (0x2 << 16) | (hw & 0xff));
167
168         return 0;
169 }
170
171 static struct irq_chip spider_pic = {
172         .typename = " SPIDER   ",
173         .unmask = spider_unmask_irq,
174         .mask = spider_mask_irq,
175         .ack = spider_ack_irq,
176         .set_type = spider_set_irq_type,
177 };
178
179 static int spider_host_match(struct irq_host *h, struct device_node *node)
180 {
181         struct spider_pic *pic = h->host_data;
182         return node == pic->of_node;
183 }
184
185 static int spider_host_map(struct irq_host *h, unsigned int virq,
186                         irq_hw_number_t hw)
187 {
188         set_irq_chip_and_handler(virq, &spider_pic, handle_level_irq);
189
190         /* Set default irq type */
191         set_irq_type(virq, IRQ_TYPE_NONE);
192
193         return 0;
194 }
195
196 static int spider_host_xlate(struct irq_host *h, struct device_node *ct,
197                            u32 *intspec, unsigned int intsize,
198                            irq_hw_number_t *out_hwirq, unsigned int *out_flags)
199
200 {
201         /* Spider interrupts have 2 cells, first is the interrupt source,
202          * second, well, I don't know for sure yet ... We mask the top bits
203          * because old device-trees encode a node number in there
204          */
205         *out_hwirq = intspec[0] & 0x3f;
206         *out_flags = IRQ_TYPE_LEVEL_HIGH;
207         return 0;
208 }
209
210 static struct irq_host_ops spider_host_ops = {
211         .match = spider_host_match,
212         .map = spider_host_map,
213         .xlate = spider_host_xlate,
214 };
215
216 static void spider_irq_cascade(unsigned int irq, struct irq_desc *desc,
217                                struct pt_regs *regs)
218 {
219         struct spider_pic *pic = desc->handler_data;
220         unsigned int cs, virq;
221
222         cs = in_be32(pic->regs + TIR_CS) >> 24;
223         if (cs == SPIDER_IRQ_INVALID)
224                 virq = NO_IRQ;
225         else
226                 virq = irq_linear_revmap(pic->host, cs);
227         if (virq != NO_IRQ)
228                 generic_handle_irq(virq, regs);
229         desc->chip->eoi(irq);
230 }
231
232 /* For hooking up the cascace we have a problem. Our device-tree is
233  * crap and we don't know on which BE iic interrupt we are hooked on at
234  * least not the "standard" way. We can reconstitute it based on two
235  * informations though: which BE node we are connected to and wether
236  * we are connected to IOIF0 or IOIF1. Right now, we really only care
237  * about the IBM cell blade and we know that its firmware gives us an
238  * interrupt-map property which is pretty strange.
239  */
240 static unsigned int __init spider_find_cascade_and_node(struct spider_pic *pic)
241 {
242         unsigned int virq;
243         u32 *imap, *tmp;
244         int imaplen, intsize, unit;
245         struct device_node *iic;
246         struct irq_host *iic_host;
247
248 #if 0 /* Enable that when we have a way to retreive the node as well */
249         /* First, we check wether we have a real "interrupts" in the device
250          * tree in case the device-tree is ever fixed
251          */
252         struct of_irq oirq;
253         if (of_irq_map_one(pic->of_node, 0, &oirq) == 0) {
254                 virq = irq_create_of_mapping(oirq.controller, oirq.specifier,
255                                              oirq.size);
256                 goto bail;
257         }
258 #endif
259
260         /* Now do the horrible hacks */
261         tmp = (u32 *)get_property(pic->of_node, "#interrupt-cells", NULL);
262         if (tmp == NULL)
263                 return NO_IRQ;
264         intsize = *tmp;
265         imap = (u32 *)get_property(pic->of_node, "interrupt-map", &imaplen);
266         if (imap == NULL || imaplen < (intsize + 1))
267                 return NO_IRQ;
268         iic = of_find_node_by_phandle(imap[intsize]);
269         if (iic == NULL)
270                 return NO_IRQ;
271         imap += intsize + 1;
272         tmp = (u32 *)get_property(iic, "#interrupt-cells", NULL);
273         if (tmp == NULL)
274                 return NO_IRQ;
275         intsize = *tmp;
276         /* Assume unit is last entry of interrupt specifier */
277         unit = imap[intsize - 1];
278         /* Ok, we have a unit, now let's try to get the node */
279         tmp = (u32 *)get_property(iic, "ibm,interrupt-server-ranges", NULL);
280         if (tmp == NULL) {
281                 of_node_put(iic);
282                 return NO_IRQ;
283         }
284         /* ugly as hell but works for now */
285         pic->node_id = (*tmp) >> 1;
286         of_node_put(iic);
287
288         /* Ok, now let's get cracking. You may ask me why I just didn't match
289          * the iic host from the iic OF node, but that way I'm still compatible
290          * with really really old old firmwares for which we don't have a node
291          */
292         iic_host = iic_get_irq_host(pic->node_id);
293         if (iic_host == NULL)
294                 return NO_IRQ;
295         /* Manufacture an IIC interrupt number of class 2 */
296         virq = irq_create_mapping(iic_host, 0x20 | unit);
297         if (virq == NO_IRQ)
298                 printk(KERN_ERR "spider_pic: failed to map cascade !");
299         return virq;
300 }
301
302
303 static void __init spider_init_one(struct device_node *of_node, int chip,
304                                    unsigned long addr)
305 {
306         struct spider_pic *pic = &spider_pics[chip];
307         int i, virq;
308
309         /* Map registers */
310         pic->regs = ioremap(addr, 0x1000);
311         if (pic->regs == NULL)
312                 panic("spider_pic: can't map registers !");
313
314         /* Allocate a host */
315         pic->host = irq_alloc_host(IRQ_HOST_MAP_LINEAR, SPIDER_SRC_COUNT,
316                                    &spider_host_ops, SPIDER_IRQ_INVALID);
317         if (pic->host == NULL)
318                 panic("spider_pic: can't allocate irq host !");
319         pic->host->host_data = pic;
320
321         /* Fill out other bits */
322         pic->of_node = of_node_get(of_node);
323
324         /* Go through all sources and disable them */
325         for (i = 0; i < SPIDER_SRC_COUNT; i++) {
326                 void __iomem *cfg = pic->regs + TIR_CFGA + 8 * i;
327                 out_be32(cfg, in_be32(cfg) & ~0x30000000u);
328         }
329
330         /* do not mask any interrupts because of level */
331         out_be32(pic->regs + TIR_MSK, 0x0);
332
333         /* enable interrupt packets to be output */
334         out_be32(pic->regs + TIR_PIEN, in_be32(pic->regs + TIR_PIEN) | 0x1);
335
336         /* Hook up the cascade interrupt to the iic and nodeid */
337         virq = spider_find_cascade_and_node(pic);
338         if (virq == NO_IRQ)
339                 return;
340         set_irq_data(virq, pic);
341         set_irq_chained_handler(virq, spider_irq_cascade);
342
343         printk(KERN_INFO "spider_pic: node %d, addr: 0x%lx %s\n",
344                pic->node_id, addr, of_node->full_name);
345
346         /* Enable the interrupt detection enable bit. Do this last! */
347         out_be32(pic->regs + TIR_DEN, in_be32(pic->regs + TIR_DEN) | 0x1);
348 }
349
350 void __init spider_init_IRQ(void)
351 {
352         struct resource r;
353         struct device_node *dn;
354         int chip = 0;
355
356         /* XXX node numbers are totally bogus. We _hope_ we get the device
357          * nodes in the right order here but that's definitely not guaranteed,
358          * we need to get the node from the device tree instead.
359          * There is currently no proper property for it (but our whole
360          * device-tree is bogus anyway) so all we can do is pray or maybe test
361          * the address and deduce the node-id
362          */
363         for (dn = NULL;
364              (dn = of_find_node_by_name(dn, "interrupt-controller"));) {
365                 if (device_is_compatible(dn, "CBEA,platform-spider-pic")) {
366                         if (of_address_to_resource(dn, 0, &r)) {
367                                 printk(KERN_WARNING "spider-pic: Failed\n");
368                                 continue;
369                         }
370                 } else if (device_is_compatible(dn, "sti,platform-spider-pic")
371                            && (chip < 2)) {
372                         static long hard_coded_pics[] =
373                                 { 0x24000008000, 0x34000008000 };
374                         r.start = hard_coded_pics[chip];
375                 } else
376                         continue;
377                 spider_init_one(dn, chip++, r.start);
378         }
379 }