]> nv-tegra.nvidia Code Review - linux-2.6.git/blob - arch/powerpc/kernel/pci_64.c
Merge branch 'x86-asm-for-linus' of git://git.kernel.org/pub/scm/linux/kernel/git...
[linux-2.6.git] / arch / powerpc / kernel / pci_64.c
1 /*
2  * Port for PPC64 David Engebretsen, IBM Corp.
3  * Contains common pci routines for ppc64 platform, pSeries and iSeries brands.
4  * 
5  * Copyright (C) 2003 Anton Blanchard <anton@au.ibm.com>, IBM
6  *   Rework, based on alpha PCI code.
7  *
8  *      This program is free software; you can redistribute it and/or
9  *      modify it under the terms of the GNU General Public License
10  *      as published by the Free Software Foundation; either version
11  *      2 of the License, or (at your option) any later version.
12  */
13
14 #undef DEBUG
15
16 #include <linux/kernel.h>
17 #include <linux/pci.h>
18 #include <linux/string.h>
19 #include <linux/init.h>
20 #include <linux/bootmem.h>
21 #include <linux/mm.h>
22 #include <linux/list.h>
23 #include <linux/syscalls.h>
24 #include <linux/irq.h>
25 #include <linux/vmalloc.h>
26
27 #include <asm/processor.h>
28 #include <asm/io.h>
29 #include <asm/prom.h>
30 #include <asm/pci-bridge.h>
31 #include <asm/byteorder.h>
32 #include <asm/machdep.h>
33 #include <asm/ppc-pci.h>
34
35 unsigned long pci_probe_only = 1;
36
37 /* pci_io_base -- the base address from which io bars are offsets.
38  * This is the lowest I/O base address (so bar values are always positive),
39  * and it *must* be the start of ISA space if an ISA bus exists because
40  * ISA drivers use hard coded offsets.  If no ISA bus exists nothing
41  * is mapped on the first 64K of IO space
42  */
43 unsigned long pci_io_base = ISA_IO_BASE;
44 EXPORT_SYMBOL(pci_io_base);
45
46 static int __init pcibios_init(void)
47 {
48         struct pci_controller *hose, *tmp;
49
50         printk(KERN_INFO "PCI: Probing PCI hardware\n");
51
52         /* For now, override phys_mem_access_prot. If we need it,g
53          * later, we may move that initialization to each ppc_md
54          */
55         ppc_md.phys_mem_access_prot = pci_phys_mem_access_prot;
56
57         if (pci_probe_only)
58                 ppc_pci_flags |= PPC_PCI_PROBE_ONLY;
59
60         /* On ppc64, we always enable PCI domains and we keep domain 0
61          * backward compatible in /proc for video cards
62          */
63         ppc_pci_flags |= PPC_PCI_ENABLE_PROC_DOMAINS | PPC_PCI_COMPAT_DOMAIN_0;
64
65         /* Scan all of the recorded PCI controllers.  */
66         list_for_each_entry_safe(hose, tmp, &hose_list, list_node) {
67                 pcibios_scan_phb(hose, hose->dn);
68                 pci_bus_add_devices(hose->bus);
69         }
70
71         /* Call common code to handle resource allocation */
72         pcibios_resource_survey();
73
74         printk(KERN_DEBUG "PCI: Probing PCI hardware done\n");
75
76         return 0;
77 }
78
79 subsys_initcall(pcibios_init);
80
81 #ifdef CONFIG_HOTPLUG
82
83 int pcibios_unmap_io_space(struct pci_bus *bus)
84 {
85         struct pci_controller *hose;
86
87         WARN_ON(bus == NULL);
88
89         /* If this is not a PHB, we only flush the hash table over
90          * the area mapped by this bridge. We don't play with the PTE
91          * mappings since we might have to deal with sub-page alignemnts
92          * so flushing the hash table is the only sane way to make sure
93          * that no hash entries are covering that removed bridge area
94          * while still allowing other busses overlapping those pages
95          *
96          * Note: If we ever support P2P hotplug on Book3E, we'll have
97          * to do an appropriate TLB flush here too
98          */
99         if (bus->self) {
100 #ifdef CONFIG_PPC_STD_MMU_64
101                 struct resource *res = bus->resource[0];
102 #endif
103
104                 pr_debug("IO unmapping for PCI-PCI bridge %s\n",
105                          pci_name(bus->self));
106
107 #ifdef CONFIG_PPC_STD_MMU_64
108                 __flush_hash_table_range(&init_mm, res->start + _IO_BASE,
109                                          res->end + _IO_BASE + 1);
110 #endif
111                 return 0;
112         }
113
114         /* Get the host bridge */
115         hose = pci_bus_to_host(bus);
116
117         /* Check if we have IOs allocated */
118         if (hose->io_base_alloc == 0)
119                 return 0;
120
121         pr_debug("IO unmapping for PHB %s\n", hose->dn->full_name);
122         pr_debug("  alloc=0x%p\n", hose->io_base_alloc);
123
124         /* This is a PHB, we fully unmap the IO area */
125         vunmap(hose->io_base_alloc);
126
127         return 0;
128 }
129 EXPORT_SYMBOL_GPL(pcibios_unmap_io_space);
130
131 #endif /* CONFIG_HOTPLUG */
132
133 int __devinit pcibios_map_io_space(struct pci_bus *bus)
134 {
135         struct vm_struct *area;
136         unsigned long phys_page;
137         unsigned long size_page;
138         unsigned long io_virt_offset;
139         struct pci_controller *hose;
140
141         WARN_ON(bus == NULL);
142
143         /* If this not a PHB, nothing to do, page tables still exist and
144          * thus HPTEs will be faulted in when needed
145          */
146         if (bus->self) {
147                 pr_debug("IO mapping for PCI-PCI bridge %s\n",
148                          pci_name(bus->self));
149                 pr_debug("  virt=0x%016llx...0x%016llx\n",
150                          bus->resource[0]->start + _IO_BASE,
151                          bus->resource[0]->end + _IO_BASE);
152                 return 0;
153         }
154
155         /* Get the host bridge */
156         hose = pci_bus_to_host(bus);
157         phys_page = _ALIGN_DOWN(hose->io_base_phys, PAGE_SIZE);
158         size_page = _ALIGN_UP(hose->pci_io_size, PAGE_SIZE);
159
160         /* Make sure IO area address is clear */
161         hose->io_base_alloc = NULL;
162
163         /* If there's no IO to map on that bus, get away too */
164         if (hose->pci_io_size == 0 || hose->io_base_phys == 0)
165                 return 0;
166
167         /* Let's allocate some IO space for that guy. We don't pass
168          * VM_IOREMAP because we don't care about alignment tricks that
169          * the core does in that case. Maybe we should due to stupid card
170          * with incomplete address decoding but I'd rather not deal with
171          * those outside of the reserved 64K legacy region.
172          */
173         area = __get_vm_area(size_page, 0, PHB_IO_BASE, PHB_IO_END);
174         if (area == NULL)
175                 return -ENOMEM;
176         hose->io_base_alloc = area->addr;
177         hose->io_base_virt = (void __iomem *)(area->addr +
178                                               hose->io_base_phys - phys_page);
179
180         pr_debug("IO mapping for PHB %s\n", hose->dn->full_name);
181         pr_debug("  phys=0x%016llx, virt=0x%p (alloc=0x%p)\n",
182                  hose->io_base_phys, hose->io_base_virt, hose->io_base_alloc);
183         pr_debug("  size=0x%016llx (alloc=0x%016lx)\n",
184                  hose->pci_io_size, size_page);
185
186         /* Establish the mapping */
187         if (__ioremap_at(phys_page, area->addr, size_page,
188                          _PAGE_NO_CACHE | _PAGE_GUARDED) == NULL)
189                 return -ENOMEM;
190
191         /* Fixup hose IO resource */
192         io_virt_offset = (unsigned long)hose->io_base_virt - _IO_BASE;
193         hose->io_resource.start += io_virt_offset;
194         hose->io_resource.end += io_virt_offset;
195
196         pr_debug("  hose->io_resource=0x%016llx...0x%016llx\n",
197                  hose->io_resource.start, hose->io_resource.end);
198
199         return 0;
200 }
201 EXPORT_SYMBOL_GPL(pcibios_map_io_space);
202
203 void __devinit pcibios_setup_phb_io_space(struct pci_controller *hose)
204 {
205         pcibios_map_io_space(hose->bus);
206 }
207
208 #define IOBASE_BRIDGE_NUMBER    0
209 #define IOBASE_MEMORY           1
210 #define IOBASE_IO               2
211 #define IOBASE_ISA_IO           3
212 #define IOBASE_ISA_MEM          4
213
214 long sys_pciconfig_iobase(long which, unsigned long in_bus,
215                           unsigned long in_devfn)
216 {
217         struct pci_controller* hose;
218         struct list_head *ln;
219         struct pci_bus *bus = NULL;
220         struct device_node *hose_node;
221
222         /* Argh ! Please forgive me for that hack, but that's the
223          * simplest way to get existing XFree to not lockup on some
224          * G5 machines... So when something asks for bus 0 io base
225          * (bus 0 is HT root), we return the AGP one instead.
226          */
227         if (in_bus == 0 && machine_is_compatible("MacRISC4")) {
228                 struct device_node *agp;
229
230                 agp = of_find_compatible_node(NULL, NULL, "u3-agp");
231                 if (agp)
232                         in_bus = 0xf0;
233                 of_node_put(agp);
234         }
235
236         /* That syscall isn't quite compatible with PCI domains, but it's
237          * used on pre-domains setup. We return the first match
238          */
239
240         for (ln = pci_root_buses.next; ln != &pci_root_buses; ln = ln->next) {
241                 bus = pci_bus_b(ln);
242                 if (in_bus >= bus->number && in_bus <= bus->subordinate)
243                         break;
244                 bus = NULL;
245         }
246         if (bus == NULL || bus->sysdata == NULL)
247                 return -ENODEV;
248
249         hose_node = (struct device_node *)bus->sysdata;
250         hose = PCI_DN(hose_node)->phb;
251
252         switch (which) {
253         case IOBASE_BRIDGE_NUMBER:
254                 return (long)hose->first_busno;
255         case IOBASE_MEMORY:
256                 return (long)hose->pci_mem_offset;
257         case IOBASE_IO:
258                 return (long)hose->io_base_phys;
259         case IOBASE_ISA_IO:
260                 return (long)isa_io_base;
261         case IOBASE_ISA_MEM:
262                 return -EINVAL;
263         }
264
265         return -EOPNOTSUPP;
266 }
267
268 #ifdef CONFIG_NUMA
269 int pcibus_to_node(struct pci_bus *bus)
270 {
271         struct pci_controller *phb = pci_bus_to_host(bus);
272         return phb->node;
273 }
274 EXPORT_SYMBOL(pcibus_to_node);
275 #endif