get tegra3 compiling
[linux-2.6.git] / arch / arm / mach-tegra / pm.h
1 /*
2  * arch/arm/mach-tegra/include/mach/suspend.h
3  *
4  * Copyright (C) 2010 Google, Inc.
5  * Copyright (C) 2011 NVIDIA Corporation
6  *
7  * Author:
8  *      Colin Cross <ccross@google.com>
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21
22 #ifndef _MACH_TEGRA_SUSPEND_H_
23 #define _MACH_TEGRA_SUSPEND_H_
24
25 #include <linux/mutex.h>
26
27 enum tegra_suspend_mode {
28         TEGRA_SUSPEND_NONE = 0,
29         TEGRA_SUSPEND_LP2,      /* CPU voltage off */
30         TEGRA_SUSPEND_LP1,      /* CPU voltage off, DRAM self-refresh */
31         TEGRA_SUSPEND_LP0,      /* CPU + core voltage off, DRAM self-refresh */
32         TEGRA_MAX_SUSPEND_MODE,
33 };
34
35 struct tegra_suspend_platform_data {
36         unsigned long cpu_timer;   /* CPU power good time in us,  LP2/LP1 */
37         unsigned long cpu_off_timer;    /* CPU power off time us, LP2/LP1 */
38         unsigned long core_timer;  /* core power good time in ticks,  LP0 */
39         unsigned long core_off_timer;   /* core power off time ticks, LP0 */
40         bool corereq_high;         /* Core power request active-high */
41         bool sysclkreq_high;       /* System clock request is active-high */
42         enum tegra_suspend_mode suspend_mode;
43         unsigned long cpu_lp2_min_residency; /* Min LP2 state residency in us */
44 };
45
46 unsigned long tegra_cpu_power_good_time(void);
47 unsigned long tegra_cpu_power_off_time(void);
48 unsigned long tegra_cpu_lp2_min_residency(void);
49
50 int tegra_suspend_dram(enum tegra_suspend_mode mode);
51
52 #define TEGRA_POWER_SDRAM_SELFREFRESH   0x400   /* SDRAM is in self-refresh */
53
54 #define TEGRA_POWER_CLUSTER_G           0x1000  /* G CPU */
55 #define TEGRA_POWER_CLUSTER_LP          0x2000  /* LP CPU */
56 #define TEGRA_POWER_CLUSTER_MASK        0x3000
57 #define TEGRA_POWER_CLUSTER_IMMEDIATE   0x4000  /* Immediate wake */
58 #define TEGRA_POWER_CLUSTER_FORCE       0x8000  /* Force switch */
59
60 #define FLOW_CTRL_HALT_CPU(cpu) (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + \
61         ((cpu) == 0 ? 0x0 : 0x14 + ((cpu) - 1) * 0x8))
62 #define FLOW_CTRL_CPU_CSR(cpu)  (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + \
63         ((cpu) == 0 ? 0x8 : 0x18 + ((cpu) - 1) * 0x8))
64
65 #define FLOW_CTRL_CLUSTER_CONTROL \
66         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x2c)
67 #define FLOW_CTRL_CPU_CSR_IMMEDIATE_WAKE        (1<<3)
68 #define FLOW_CTRL_CPU_CSR_SWITCH_CLUSTER        (1<<2)
69
70 #define FUSE_SKU_DIRECT_CONFIG \
71         (IO_ADDRESS(TEGRA_FUSE_BASE) + 0x1F4)
72 #define FUSE_SKU_DISABLE_ALL_CPUS       (1<<5)
73 #define FUSE_SKU_NUM_DISABLED_CPUS(x)   (((x) >> 3) & 3)
74
75 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
76 void tegra2_lp0_suspend_init(void);
77 #else
78 static inline void tegra2_lp0_suspend_init(void)
79 {
80 }
81 #endif
82 void __init tegra_init_suspend(struct tegra_suspend_platform_data *plat);
83
84 void tegra_idle_lp2(void);
85
86 unsigned int tegra_count_slow_cpus(unsigned long speed_limit);
87 unsigned int tegra_get_slowest_cpu_n(void);
88 unsigned long tegra_cpu_lowest_speed(void);
89 unsigned long tegra_cpu_highest_speed(void);
90 int tegra_cpu_cap_highest_speed(unsigned int *speed_cap);
91
92 #if defined(CONFIG_TEGRA_AUTO_HOTPLUG) && !defined(CONFIG_ARCH_TEGRA_2x_SOC)
93 int tegra_auto_hotplug_init(struct mutex *cpu_lock);
94 void tegra_auto_hotplug_exit(void);
95 void tegra_auto_hotplug_governor(unsigned int cpu_freq);
96 #else
97 static inline int tegra_auto_hotplug_init(struct mutex *cpu_lock)
98 { return 0; }
99 static inline void tegra_auto_hotplug_exit(void)
100 { }
101 static inline void tegra_auto_hotplug_governor(unsigned int cpu_freq)
102 { }
103 #endif
104
105 u64 tegra_rtc_read_ms(void);
106
107 /*
108  * Callbacks for platform drivers to implement.
109  */
110 extern void (*tegra_deep_sleep)(int);
111
112 void tegra_idle_lp2_last(unsigned int flags);
113 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
114 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Must be zero for ARCH_TEGRA_2x_SOC */
115 #define DEBUG_CLUSTER_SWITCH 0          /* Must be zero for ARCH_TEGRA_2x_SOC */
116 #define PARAMETERIZE_CLUSTER_SWITCH 0   /* Must be zero for ARCH_TEGRA_2x_SOC */
117 static inline int tegra_cluster_control(unsigned int us, unsigned int flags)
118 { return -EPERM; }
119 #define tegra_cluster_switch_prolog(flags) do {} while(0)
120 #define tegra_cluster_switch_epilog(flags) do {} while(0)
121 static inline bool is_g_cluster_present(void)
122 { return true; }
123 static inline unsigned int is_lp_cluster(void)
124 { return 0; }
125 #define tegra_lp0_suspend_mc() do {} while(0)
126 #define tegra_lp0_resume_mc() do {} while(0)
127 #else
128 #define INSTRUMENT_CLUSTER_SWITCH 1     /* Should be zero for shipping code */
129 #define DEBUG_CLUSTER_SWITCH 1          /* Should be zero for shipping code */
130 #define PARAMETERIZE_CLUSTER_SWITCH 1   /* Should be zero for shipping code */
131 int tegra_cluster_control(unsigned int us, unsigned int flags);
132 void tegra_cluster_switch_prolog(unsigned int flags);
133 void tegra_cluster_switch_epilog(unsigned int flags);
134 static inline bool is_g_cluster_present(void)
135 {
136         u32 fuse_sku = readl(FUSE_SKU_DIRECT_CONFIG);
137         if (fuse_sku & FUSE_SKU_DISABLE_ALL_CPUS)
138                 return false;
139         return true;
140 }
141 static inline unsigned int is_lp_cluster(void)
142 {
143         unsigned int reg;
144         reg = readl(FLOW_CTRL_CLUSTER_CONTROL);
145         return (reg & 1); /* 0 == G, 1 == LP*/
146 }
147 void tegra_lp0_suspend_mc(void);
148 void tegra_lp0_resume_mc(void);
149 #endif
150
151 #if DEBUG_CLUSTER_SWITCH
152 extern unsigned int tegra_cluster_debug;
153 #define DEBUG_CLUSTER(x) do { if (tegra_cluster_debug) printk x; } while (0)
154 #else
155 #define DEBUG_CLUSTER(x) do { } while (0)
156 #endif
157 #if PARAMETERIZE_CLUSTER_SWITCH
158 void tegra_cluster_switch_set_parameters(unsigned int us, unsigned int flags);
159 #else
160 static inline void tegra_cluster_switch_set_parameters(
161         unsigned int us, unsigned int flags)
162 { }
163 #endif
164
165 static inline void flowctrl_writel(unsigned long val, void __iomem *addr)
166 {
167         writel(val, addr);
168 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
169         wmb();
170 #endif
171         (void)__raw_readl(addr);
172 }
173
174 #endif /* _MACH_TEGRA_SUSPEND_H_ */