a40d384d16ebe009d827ef89e685231ac1909a73
[linux-2.6.git] / arch / arm / mach-tegra / pm.h
1 /*
2  * arch/arm/mach-tegra/include/mach/pm.h
3  *
4  * Copyright (C) 2010 Google, Inc.
5  * Copyright (C) 2010-2012 NVIDIA Corporation
6  *
7  * Author:
8  *      Colin Cross <ccross@google.com>
9  *
10  * This software is licensed under the terms of the GNU General Public
11  * License version 2, as published by the Free Software Foundation, and
12  * may be copied, distributed, and modified under those terms.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  */
20
21
22 #ifndef _MACH_TEGRA_PM_H_
23 #define _MACH_TEGRA_PM_H_
24
25 #include <linux/mutex.h>
26 #include <linux/init.h>
27 #include <linux/errno.h>
28 #include <linux/clkdev.h>
29
30 #include <mach/iomap.h>
31
32 #define PMC_SCRATCH0            0x50
33 #define PMC_SCRATCH1            0x54
34 #define PMC_SCRATCH4            0x60
35
36 enum tegra_suspend_mode {
37         TEGRA_SUSPEND_NONE = 0,
38         TEGRA_SUSPEND_LP2,      /* CPU voltage off */
39         TEGRA_SUSPEND_LP1,      /* CPU voltage off, DRAM self-refresh */
40         TEGRA_SUSPEND_LP0,      /* CPU + core voltage off, DRAM self-refresh */
41         TEGRA_MAX_SUSPEND_MODE,
42 };
43
44 enum suspend_stage {
45         TEGRA_SUSPEND_BEFORE_PERIPHERAL,
46         TEGRA_SUSPEND_BEFORE_CPU,
47 };
48
49 enum resume_stage {
50         TEGRA_RESUME_AFTER_PERIPHERAL,
51         TEGRA_RESUME_AFTER_CPU,
52 };
53
54 struct tegra_suspend_platform_data {
55         unsigned long cpu_timer;   /* CPU power good time in us,  LP2/LP1 */
56         unsigned long cpu_off_timer;    /* CPU power off time us, LP2/LP1 */
57         unsigned long core_timer;  /* core power good time in ticks,  LP0 */
58         unsigned long core_off_timer;   /* core power off time ticks, LP0 */
59         bool corereq_high;         /* Core power request active-high */
60         bool sysclkreq_high;       /* System clock request is active-high */
61         bool combined_req;         /* if core & CPU power requests are combined */
62         enum tegra_suspend_mode suspend_mode;
63         unsigned long cpu_lp2_min_residency; /* Min LP2 state residency in us */
64         void (*board_suspend)(int lp_state, enum suspend_stage stg);
65         /* lp_state = 0 for LP0 state, 1 for LP1 state, 2 for LP2 state */
66         void (*board_resume)(int lp_state, enum resume_stage stg);
67         unsigned int cpu_resume_boost;  /* CPU frequency resume boost in kHz */
68 };
69
70 /* Tegra io dpd entry - for each supported driver */
71 struct tegra_io_dpd {
72         const char *name;       /* driver name */
73         u8 io_dpd_reg_index;    /* io dpd register index */
74         u8 io_dpd_bit;          /* bit position for driver in dpd register */
75 };
76
77 unsigned long tegra_cpu_power_good_time(void);
78 unsigned long tegra_cpu_power_off_time(void);
79 unsigned long tegra_cpu_lp2_min_residency(void);
80 void tegra_clear_cpu_in_lp2(int cpu);
81 bool tegra_set_cpu_in_lp2(int cpu);
82
83 int tegra_suspend_dram(enum tegra_suspend_mode mode, unsigned int flags);
84
85 #define FLOW_CTRL_CLUSTER_CONTROL \
86         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x2c)
87
88 #define FLOW_CTRL_CPU_PWR_CSR \
89         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x38)
90 #define FLOW_CTRL_CPU_PWR_CSR_RAIL_ENABLE       1
91
92 #define FLOW_CTRL_RAM_REPAIR \
93         (IO_ADDRESS(TEGRA_FLOW_CTRL_BASE) + 0x40)
94 #define FLOW_CTRL_RAM_REPAIR_BYPASS_EN  (1<<2)
95
96 #define FUSE_SKU_DIRECT_CONFIG \
97         (IO_ADDRESS(TEGRA_FUSE_BASE) + 0x1F4)
98 #define FUSE_SKU_DISABLE_ALL_CPUS       (1<<5)
99 #define FUSE_SKU_NUM_DISABLED_CPUS(x)   (((x) >> 3) & 3)
100
101 void __init tegra_init_suspend(struct tegra_suspend_platform_data *plat);
102
103 u64 tegra_rtc_read_ms(void);
104
105 /*
106  * Callbacks for platform drivers to implement.
107  */
108 extern void (*tegra_deep_sleep)(int);
109
110 unsigned int tegra_idle_lp2_last(unsigned int us, unsigned int flags);
111
112 #if defined(CONFIG_PM_SLEEP) && !defined(CONFIG_ARCH_TEGRA_2x_SOC)
113 void tegra_lp0_suspend_mc(void);
114 void tegra_lp0_resume_mc(void);
115 void tegra_lp0_cpu_mode(bool enter);
116 #else
117 static inline void tegra_lp0_suspend_mc(void) {}
118 static inline void tegra_lp0_resume_mc(void) {}
119 static inline void tegra_lp0_cpu_mode(bool enter) {}
120 #endif
121
122 #ifdef CONFIG_TEGRA_CLUSTER_CONTROL
123 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Should be zero for shipping code */
124 #define DEBUG_CLUSTER_SWITCH 0          /* Should be zero for shipping code */
125 #define PARAMETERIZE_CLUSTER_SWITCH 1   /* Should be zero for shipping code */
126
127 static inline bool is_g_cluster_present(void)
128 {
129         u32 fuse_sku = readl(FUSE_SKU_DIRECT_CONFIG);
130         if (fuse_sku & FUSE_SKU_DISABLE_ALL_CPUS)
131                 return false;
132         return true;
133 }
134 static inline unsigned int is_lp_cluster(void)
135 {
136         unsigned int reg;
137         reg = readl(FLOW_CTRL_CLUSTER_CONTROL);
138         return (reg & 1); /* 0 == G, 1 == LP*/
139 }
140 int tegra_cluster_control(unsigned int us, unsigned int flags);
141 void tegra_cluster_switch_prolog(unsigned int flags);
142 void tegra_cluster_switch_epilog(unsigned int flags);
143 #else
144 #define INSTRUMENT_CLUSTER_SWITCH 0     /* Must be zero for ARCH_TEGRA_2x_SOC */
145 #define DEBUG_CLUSTER_SWITCH 0          /* Must be zero for ARCH_TEGRA_2x_SOC */
146 #define PARAMETERIZE_CLUSTER_SWITCH 0   /* Must be zero for ARCH_TEGRA_2x_SOC */
147
148 static inline bool is_g_cluster_present(void)   { return true; }
149 static inline unsigned int is_lp_cluster(void)  { return 0; }
150 static inline int tegra_cluster_control(unsigned int us, unsigned int flags)
151 {
152         return -EPERM;
153 }
154 static inline void tegra_cluster_switch_prolog(unsigned int flags) {}
155 static inline void tegra_cluster_switch_epilog(unsigned int flags) {}
156 #endif
157
158 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
159 void tegra2_lp0_suspend_init(void);
160 void tegra2_lp2_set_trigger(unsigned long cycles);
161 unsigned long tegra2_lp2_timer_remain(void);
162 #else
163 void tegra3_lp2_set_trigger(unsigned long cycles);
164 unsigned long tegra3_lp2_timer_remain(void);
165 int tegra3_is_lp2_timer_ready(unsigned int cpu);
166 void tegra3_lp2_timer_cancel_secondary(void);
167 #endif
168
169 static inline void tegra_lp0_suspend_init(void)
170 {
171 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
172         tegra2_lp0_suspend_init();
173 #endif
174 }
175
176 static inline void tegra_lp2_set_trigger(unsigned long cycles)
177 {
178 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
179         tegra2_lp2_set_trigger(cycles);
180 #else
181         tegra3_lp2_set_trigger(cycles);
182 #endif
183 }
184
185 static inline unsigned long tegra_lp2_timer_remain(void)
186 {
187 #ifdef CONFIG_ARCH_TEGRA_2x_SOC
188         return tegra2_lp2_timer_remain();
189 #else
190         return tegra3_lp2_timer_remain();
191 #endif
192 }
193
194 static inline int tegra_is_lp2_timer_ready(unsigned int cpu)
195 {
196 #if defined(CONFIG_TEGRA_LP2_ARM_TWD) || defined(CONFIG_ARCH_TEGRA_2x_SOC)
197         return 1;
198 #else
199         return tegra3_is_lp2_timer_ready(cpu);
200 #endif
201 }
202
203 static inline void tegra_lp2_timer_cancel_secondary(void)
204 {
205 #ifndef CONFIG_ARCH_TEGRA_2x_SOC
206         tegra3_lp2_timer_cancel_secondary();
207 #endif
208 }
209
210 #if DEBUG_CLUSTER_SWITCH && 0 /* !!!FIXME!!! THIS IS BROKEN */
211 extern unsigned int tegra_cluster_debug;
212 #define DEBUG_CLUSTER(x) do { if (tegra_cluster_debug) printk x; } while (0)
213 #else
214 #define DEBUG_CLUSTER(x) do { } while (0)
215 #endif
216 #if PARAMETERIZE_CLUSTER_SWITCH
217 void tegra_cluster_switch_set_parameters(unsigned int us, unsigned int flags);
218 #else
219 static inline void tegra_cluster_switch_set_parameters(
220         unsigned int us, unsigned int flags)
221 { }
222 #endif
223
224 #ifdef CONFIG_SMP
225 extern bool tegra_all_cpus_booted __read_mostly;
226 #else
227 #define tegra_all_cpus_booted (true)
228 #endif
229
230 #ifdef CONFIG_TRUSTED_FOUNDATIONS
231 void tegra_generic_smc(u32 type, u32 subtype, u32 arg);
232 #endif
233
234 /* The debug channel uart base physical address */
235 extern unsigned long  debug_uart_port_base;
236
237 extern struct clk *debug_uart_clk;
238 void tegra_console_uart_suspend(void);
239 void tegra_console_uart_resume(void);
240
241 #endif /* _MACH_TEGRA_PM_H_ */