tegra: common: move pll_m initialization to common.c
[linux-2.6.git] / arch / arm / mach-tegra / board-whistler.c
1 /*
2  * arch/arm/mach-tegra/board-whistler.c
3  *
4  * Copyright (c) 2010, NVIDIA Corporation.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful, but WITHOUT
12  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
13  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
14  * more details.
15  *
16  * You should have received a copy of the GNU General Public License along
17  * with this program; if not, write to the Free Software Foundation, Inc.,
18  * 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
19  */
20
21 #include <linux/kernel.h>
22 #include <linux/init.h>
23 #include <linux/slab.h>
24 #include <linux/ctype.h>
25 #include <linux/platform_device.h>
26 #include <linux/clk.h>
27 #include <linux/serial_8250.h>
28 #include <linux/i2c.h>
29 #include <linux/i2c/panjit_ts.h>
30 #include <linux/dma-mapping.h>
31 #include <linux/delay.h>
32 #include <linux/i2c-tegra.h>
33 #include <linux/gpio.h>
34 #include <linux/gpio_keys.h>
35 #include <linux/input.h>
36 #include <linux/memblock.h>
37
38 #include <mach/clk.h>
39 #include <mach/iomap.h>
40 #include <mach/irqs.h>
41 #include <mach/pinmux.h>
42 #include <mach/iomap.h>
43 #include <mach/io.h>
44
45 #include <asm/mach-types.h>
46 #include <asm/mach/arch.h>
47
48 #include "board.h"
49 #include "clock.h"
50 #include "board-whistler.h"
51 #include "devices.h"
52 #include "gpio-names.h"
53 #include "fuse.h"
54
55 static struct plat_serial8250_port debug_uart_platform_data[] = {
56         {
57                 .membase        = IO_ADDRESS(TEGRA_UARTA_BASE),
58                 .mapbase        = TEGRA_UARTA_BASE,
59                 .irq            = INT_UARTA,
60                 .flags          = UPF_BOOT_AUTOCONF,
61                 .iotype         = UPIO_MEM,
62                 .regshift       = 2,
63                 .uartclk        = 216000000,
64         }, {
65                 .flags          = 0,
66         }
67 };
68
69 static struct platform_device debug_uart = {
70         .name = "serial8250",
71         .id = PLAT8250_DEV_PLATFORM,
72         .dev = {
73                 .platform_data = debug_uart_platform_data,
74         },
75 };
76
77 static __initdata struct tegra_clk_init_table whistler_clk_init_table[] = {
78         /* name         parent          rate            enabled */
79         { "uarta",      "pll_p",        216000000,      true},
80         { "pwm",        "clk_32k",      32768,          false},
81         { "kbc",        "clk_32k",      32768,          true},
82         { NULL,         NULL,           0,              0},
83 };
84
85 static struct tegra_i2c_platform_data whistler_i2c1_platform_data = {
86         .adapter_nr     = 0,
87         .bus_count      = 1,
88         .bus_clk_rate   = { 400000, 0 },
89 };
90
91 static struct tegra_i2c_platform_data whistler_i2c2_platform_data = {
92         .adapter_nr     = 1,
93         .bus_count      = 1,
94         .bus_clk_rate   = { 400000, 0 },
95 };
96
97 static struct tegra_i2c_platform_data whistler_i2c3_platform_data = {
98         .adapter_nr     = 3,
99         .bus_count      = 1,
100         .bus_clk_rate   = { 400000, 0 },
101 };
102
103 static struct tegra_i2c_platform_data whistler_dvc_platform_data = {
104         .adapter_nr     = 4,
105         .bus_count      = 1,
106         .bus_clk_rate   = { 400000, 0 },
107         .is_dvc         = true,
108 };
109
110 static void whistler_i2c_init(void)
111 {
112         tegra_i2c_device1.dev.platform_data = &whistler_i2c1_platform_data;
113         tegra_i2c_device2.dev.platform_data = &whistler_i2c2_platform_data;
114         tegra_i2c_device3.dev.platform_data = &whistler_i2c3_platform_data;
115         tegra_i2c_device4.dev.platform_data = &whistler_dvc_platform_data;
116
117         platform_device_register(&tegra_i2c_device4);
118         platform_device_register(&tegra_i2c_device3);
119         platform_device_register(&tegra_i2c_device2);
120         platform_device_register(&tegra_i2c_device1);
121 }
122
123 static struct platform_device *whistler_devices[] __initdata = {
124         &tegra_otg_device,
125         &debug_uart,
126         &pmu_device,
127         &tegra_udc_device,
128         &tegra_gart_device,
129         &tegra_wdt_device,
130         &tegra_avp_device,
131 };
132
133 static void __init tegra_whistler_init(void)
134 {
135         char serial[20];
136
137         tegra_common_init();
138         tegra_clk_init_from_table(whistler_clk_init_table);
139         whistler_pinmux_init();
140
141         platform_add_devices(whistler_devices, ARRAY_SIZE(whistler_devices));
142
143         whistler_sdhci_init();
144         whistler_i2c_init();
145         whistler_regulator_init();
146         whistler_panel_init();
147         whistler_kbc_init();
148 }
149
150 int __init tegra_whistler_protected_aperture_init(void)
151 {
152         tegra_protected_aperture_init(tegra_grhost_aperture);
153         return 0;
154 }
155
156 void __init tegra_whistler_reserve(void)
157 {
158         if (memblock_reserve(0x0, 4096) < 0)
159                 pr_warn("Cannot reserve first 4K of memory for safety\n");
160
161         tegra_reserve(SZ_128M, SZ_8M, SZ_16M);
162 }
163
164 MACHINE_START(WHISTLER, "whistler")
165         .boot_params    = 0x00000100,
166         .phys_io        = IO_APB_PHYS,
167         .io_pg_offst    = ((IO_APB_VIRT) >> 18) & 0xfffc,
168         .init_irq       = tegra_init_irq,
169         .init_machine   = tegra_whistler_init,
170         .map_io         = tegra_map_common_io,
171         .reserve        = tegra_whistler_reserve,
172         .timer          = &tegra_timer,
173 MACHINE_END