arm: tegra: Console suspend for all boards
[linux-2.6.git] / arch / arm / mach-tegra / board-enterprise.c
1 /*
2  * arch/arm/mach-tegra/board-enterprise.c
3  *
4  * Copyright (c) 2011, NVIDIA Corporation.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful, but WITHOUT
12  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
13  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
14  * more details.
15  *
16  * You should have received a copy of the GNU General Public License along
17  * with this program; if not, write to the Free Software Foundation, Inc.,
18  * 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
19  */
20
21 #include <linux/kernel.h>
22 #include <linux/init.h>
23 #include <linux/slab.h>
24 #include <linux/ctype.h>
25 #include <linux/platform_device.h>
26 #include <linux/clk.h>
27 #include <linux/serial_8250.h>
28 #include <linux/i2c.h>
29 #include <linux/dma-mapping.h>
30 #include <linux/delay.h>
31 #include <linux/i2c-tegra.h>
32 #include <linux/gpio.h>
33 #include <linux/input.h>
34 #include <linux/platform_data/tegra_usb.h>
35 #include <linux/spi/spi.h>
36 #include <linux/tegra_uart.h>
37
38 #include <mach/clk.h>
39 #include <mach/iomap.h>
40 #include <mach/irqs.h>
41 #include <mach/pinmux.h>
42 #include <mach/iomap.h>
43 #include <mach/io.h>
44 #include <asm/mach-types.h>
45 #include <asm/mach/arch.h>
46 #include <mach/usb_phy.h>
47
48 #include "board.h"
49 #include "clock.h"
50 #include "board-enterprise.h"
51 #include "devices.h"
52 #include "gpio-names.h"
53 #include "fuse.h"
54 #include "pm.h"
55
56 /* !!!TODO: Change for enterprise (Taken from Cardhu) */
57 static struct tegra_utmip_config utmi_phy_config[] = {
58         [0] = {
59                         .hssync_start_delay = 0,
60                         .idle_wait_delay = 17,
61                         .elastic_limit = 16,
62                         .term_range_adj = 6,
63                         .xcvr_setup = 15,
64                         .xcvr_lsfslew = 2,
65                         .xcvr_lsrslew = 2,
66         },
67         [1] = {
68                         .hssync_start_delay = 0,
69                         .idle_wait_delay = 17,
70                         .elastic_limit = 16,
71                         .term_range_adj = 6,
72                         .xcvr_setup = 15,
73                         .xcvr_lsfslew = 2,
74                         .xcvr_lsrslew = 2,
75         },
76         [2] = {
77                         .hssync_start_delay = 0,
78                         .idle_wait_delay = 17,
79                         .elastic_limit = 16,
80                         .term_range_adj = 6,
81                         .xcvr_setup = 8,
82                         .xcvr_lsfslew = 2,
83                         .xcvr_lsrslew = 2,
84         },
85 };
86
87 #ifdef CONFIG_BCM4329_RFKILL
88 static struct resource enterprise_bcm4329_rfkill_resources[] = {
89         {
90                 .name   = "bcm4329_nshutdown_gpio",
91                 .start  = TEGRA_GPIO_PE6,
92                 .end    = TEGRA_GPIO_PE6,
93                 .flags  = IORESOURCE_IO,
94         },
95 };
96
97 static struct platform_device enterprise_bcm4329_rfkill_device = {
98         .name = "bcm4329_rfkill",
99         .id             = -1,
100         .num_resources  = ARRAY_SIZE(enterprise_bcm4329_rfkill_resources),
101         .resource       = enterprise_bcm4329_rfkill_resources,
102 };
103
104 static noinline void __init enterprise_bt_rfkill(void)
105 {
106         platform_device_register(&enterprise_bcm4329_rfkill_device);
107
108         return;
109 }
110 #else
111 static inline void enterprise_bt_rfkill(void) { }
112 #endif
113
114 static void __init enterprise_setup_bluesleep(void)
115 {
116         struct platform_device *pdev = NULL;
117         struct resource *res;
118
119         pdev = platform_device_alloc("bluesleep", 0);
120         if (!pdev) {
121                 pr_err("unable to allocate platform device for bluesleep");
122                 return;
123         }
124
125         res = kzalloc(sizeof(struct resource) * 3, GFP_KERNEL);
126         if (!res) {
127                 pr_err("unable to allocate resource for bluesleep\n");
128                 goto err_free_dev;
129         }
130
131         res[0].name   = "gpio_host_wake";
132         res[0].start  = TEGRA_GPIO_PS2;
133         res[0].end    = TEGRA_GPIO_PS2;
134         res[0].flags  = IORESOURCE_IO;
135
136         res[1].name   = "gpio_ext_wake";
137         res[1].start  = TEGRA_GPIO_PE7;
138         res[1].end    = TEGRA_GPIO_PE7;
139         res[1].flags  = IORESOURCE_IO;
140
141         res[2].name   = "host_wake";
142         res[2].start  = gpio_to_irq(TEGRA_GPIO_PS2);
143         res[2].end    = gpio_to_irq(TEGRA_GPIO_PS2);
144         res[2].flags  = IORESOURCE_IRQ | IORESOURCE_IRQ_HIGHEDGE ;
145
146         if (platform_device_add_resources(pdev, res, 3)) {
147                 pr_err("unable to add resources to bluesleep device\n");
148                 goto err_free_res;
149         }
150
151         if (platform_device_add(pdev)) {
152                 pr_err("unable to add bluesleep device\n");
153                 goto err_free_res;
154         }
155         tegra_gpio_enable(TEGRA_GPIO_PS2);
156         tegra_gpio_enable(TEGRA_GPIO_PE7);
157
158         return;
159
160 err_free_res:
161         kfree(res);
162 err_free_dev:
163         platform_device_put(pdev);
164         return;
165 }
166
167 static __initdata struct tegra_clk_init_table enterprise_clk_init_table[] = {
168         /* name         parent          rate            enabled */
169         { "pll_m",      NULL,           0,              true},
170         { "hda",        "pll_p",        108000000,      false},
171         { "hda2codec_2x","pll_p",       48000000,       false},
172         { "pwm",        "clk_32k",      32768,          false},
173         { "blink",      "clk_32k",      32768,          true},
174         { "pll_a",      NULL,           564480000,      false},
175         { "pll_a_out0", NULL,           11289600,       false},
176         { NULL,         NULL,           0,              0},
177 };
178
179 static struct i2c_board_info __initdata enterprise_i2c_bus1_board_info[] = {
180         {
181                 I2C_BOARD_INFO("wm8903", 0x1a),
182         },
183 };
184
185 static struct tegra_i2c_platform_data enterprise_i2c1_platform_data = {
186         .adapter_nr     = 0,
187         .bus_count      = 1,
188         .bus_clk_rate   = { 100000, 0 },
189 };
190
191 static struct tegra_i2c_platform_data enterprise_i2c2_platform_data = {
192         .adapter_nr     = 1,
193         .bus_count      = 1,
194         .bus_clk_rate   = { 100000, 0 },
195         .is_clkon_always = true,
196 };
197
198 static struct tegra_i2c_platform_data enterprise_i2c3_platform_data = {
199         .adapter_nr     = 2,
200         .bus_count      = 1,
201         .bus_clk_rate   = { 100000, 0 },
202 };
203
204 static struct tegra_i2c_platform_data enterprise_i2c4_platform_data = {
205         .adapter_nr     = 3,
206         .bus_count      = 1,
207         .bus_clk_rate   = { 100000, 0 },
208 };
209
210 static struct tegra_i2c_platform_data enterprise_i2c5_platform_data = {
211         .adapter_nr     = 4,
212         .bus_count      = 1,
213         .bus_clk_rate   = { 100000, 0 },
214 };
215
216 static void enterprise_i2c_init(void)
217 {
218         tegra_i2c_device1.dev.platform_data = &enterprise_i2c1_platform_data;
219         tegra_i2c_device2.dev.platform_data = &enterprise_i2c2_platform_data;
220         tegra_i2c_device3.dev.platform_data = &enterprise_i2c3_platform_data;
221         tegra_i2c_device4.dev.platform_data = &enterprise_i2c4_platform_data;
222         tegra_i2c_device5.dev.platform_data = &enterprise_i2c5_platform_data;
223
224         platform_device_register(&tegra_i2c_device5);
225         platform_device_register(&tegra_i2c_device4);
226         platform_device_register(&tegra_i2c_device3);
227         platform_device_register(&tegra_i2c_device2);
228         platform_device_register(&tegra_i2c_device1);
229 }
230
231 static struct platform_device *enterprise_uart_devices[] __initdata = {
232         &tegra_uarta_device,
233         &tegra_uartb_device,
234         &tegra_uartc_device,
235         &tegra_uartd_device,
236         &tegra_uarte_device,
237 };
238
239 static struct uart_clk_parent uart_parent_clk[] = {
240         [0] = {.name = "pll_p"},
241         [1] = {.name = "pll_m"},
242         [2] = {.name = "clk_m"},
243 };
244 static struct tegra_uart_platform_data enterprise_uart_pdata;
245
246 static void __init uart_debug_init(void)
247 {
248         unsigned long rate;
249         struct clk *c;
250
251         /* UARTD is the debug port. */
252         pr_info("Selecting UARTD as the debug console\n");
253         enterprise_uart_devices[3] = &debug_uartd_device;
254         debug_uart_port_base = ((struct plat_serial8250_port *)(
255                         debug_uartd_device.dev.platform_data))->mapbase;
256         debug_uart_clk = clk_get_sys("serial8250.0", "uartd");
257
258         /* Clock enable for the debug channel */
259         if (!IS_ERR_OR_NULL(debug_uart_clk)) {
260                 rate = ((struct plat_serial8250_port *)(
261                         debug_uartd_device.dev.platform_data))->uartclk;
262                 pr_info("The debug console clock name is %s\n",
263                                                 debug_uart_clk->name);
264                 c = tegra_get_clock_by_name("pll_p");
265                 if (IS_ERR_OR_NULL(c))
266                         pr_err("Not getting the parent clock pll_p\n");
267                 else
268                         clk_set_parent(debug_uart_clk, c);
269
270                 clk_enable(debug_uart_clk);
271                 clk_set_rate(debug_uart_clk, rate);
272         } else {
273                 pr_err("Not getting the clock %s for debug console\n",
274                                 debug_uart_clk->name);
275         }
276 }
277
278 static void __init enterprise_uart_init(void)
279 {
280         int i;
281         struct clk *c;
282
283         for (i = 0; i < ARRAY_SIZE(uart_parent_clk); ++i) {
284                 c = tegra_get_clock_by_name(uart_parent_clk[i].name);
285                 if (IS_ERR_OR_NULL(c)) {
286                         pr_err("Not able to get the clock for %s\n",
287                                                 uart_parent_clk[i].name);
288                         continue;
289                 }
290                 uart_parent_clk[i].parent_clk = c;
291                 uart_parent_clk[i].fixed_clk_rate = clk_get_rate(c);
292         }
293         enterprise_uart_pdata.parent_clk_list = uart_parent_clk;
294         enterprise_uart_pdata.parent_clk_count = ARRAY_SIZE(uart_parent_clk);
295         tegra_uarta_device.dev.platform_data = &enterprise_uart_pdata;
296         tegra_uartb_device.dev.platform_data = &enterprise_uart_pdata;
297         tegra_uartc_device.dev.platform_data = &enterprise_uart_pdata;
298         tegra_uartd_device.dev.platform_data = &enterprise_uart_pdata;
299         tegra_uarte_device.dev.platform_data = &enterprise_uart_pdata;
300
301         /* Register low speed only if it is selected */
302         if (!is_tegra_debug_uartport_hs())
303                 uart_debug_init();
304
305         platform_add_devices(enterprise_uart_devices,
306                                 ARRAY_SIZE(enterprise_uart_devices));
307 }
308
309
310
311 static struct resource tegra_rtc_resources[] = {
312         [0] = {
313                 .start = TEGRA_RTC_BASE,
314                 .end = TEGRA_RTC_BASE + TEGRA_RTC_SIZE - 1,
315                 .flags = IORESOURCE_MEM,
316         },
317         [1] = {
318                 .start = INT_RTC,
319                 .end = INT_RTC,
320                 .flags = IORESOURCE_IRQ,
321         },
322 };
323
324 static struct platform_device tegra_rtc_device = {
325         .name = "tegra_rtc",
326         .id   = -1,
327         .resource = tegra_rtc_resources,
328         .num_resources = ARRAY_SIZE(tegra_rtc_resources),
329 };
330
331 static struct platform_device tegra_camera = {
332         .name = "tegra_camera",
333         .id = -1,
334 };
335
336 static struct platform_device *enterprise_devices[] __initdata = {
337         &tegra_pmu_device,
338         &tegra_rtc_device,
339         &tegra_udc_device,
340 #if defined(CONFIG_SND_HDA_TEGRA)
341         &tegra_hda_device,
342 #endif
343 #if defined(CONFIG_TEGRA_IOVMM_SMMU)
344         &tegra_smmu_device,
345 #endif
346         &tegra_wdt_device,
347         &tegra_avp_device,
348         &tegra_camera,
349         &tegra_spi_device4,
350 #if defined(CONFIG_CRYPTO_DEV_TEGRA_SE)
351         &tegra_se_device,
352 #endif
353 };
354
355 static struct usb_phy_plat_data tegra_usb_phy_pdata[] = {
356         [0] = {
357                         .instance = 0,
358                         .vbus_gpio = -1,
359                         .vbus_reg_supply = "usb_vbus",
360         },
361         [1] = {
362                         .instance = 1,
363                         .vbus_gpio = -1,
364         },
365         [2] = {
366                         .instance = 2,
367                         .vbus_gpio = -1,
368         },
369 };
370
371
372 static struct tegra_ehci_platform_data tegra_ehci_pdata[] = {
373         [0] = {
374                         .phy_config = &utmi_phy_config[0],
375                         .operating_mode = TEGRA_USB_HOST,
376                         .power_down_on_bus_suspend = 1,
377         },
378         [1] = {
379                         .phy_config = &utmi_phy_config[1],
380                         .operating_mode = TEGRA_USB_HOST,
381                         .power_down_on_bus_suspend = 1,
382         },
383         [2] = {
384                         .phy_config = &utmi_phy_config[2],
385                         .operating_mode = TEGRA_USB_HOST,
386                         .power_down_on_bus_suspend = 1,
387         },
388 };
389
390 static struct platform_device *tegra_usb_otg_host_register(void)
391 {
392         struct platform_device *pdev;
393         void *platform_data;
394         int val;
395
396         pdev = platform_device_alloc(tegra_ehci1_device.name,
397                 tegra_ehci1_device.id);
398         if (!pdev)
399                 return NULL;
400
401         val = platform_device_add_resources(pdev, tegra_ehci1_device.resource,
402                 tegra_ehci1_device.num_resources);
403         if (val)
404                 goto error;
405
406         pdev->dev.dma_mask =  tegra_ehci1_device.dev.dma_mask;
407         pdev->dev.coherent_dma_mask = tegra_ehci1_device.dev.coherent_dma_mask;
408
409         platform_data = kmalloc(sizeof(struct tegra_ehci_platform_data),
410                 GFP_KERNEL);
411         if (!platform_data)
412                 goto error;
413
414         memcpy(platform_data, &tegra_ehci_pdata[0],
415                                 sizeof(struct tegra_ehci_platform_data));
416         pdev->dev.platform_data = platform_data;
417
418         val = platform_device_add(pdev);
419         if (val)
420                 goto error_add;
421
422         return pdev;
423
424 error_add:
425         kfree(platform_data);
426 error:
427         pr_err("%s: failed to add the host contoller device\n", __func__);
428         platform_device_put(pdev);
429         return NULL;
430 }
431
432 static void tegra_usb_otg_host_unregister(struct platform_device *pdev)
433 {
434         platform_device_unregister(pdev);
435 }
436
437 static struct tegra_otg_platform_data tegra_otg_pdata = {
438         .host_register = &tegra_usb_otg_host_register,
439         .host_unregister = &tegra_usb_otg_host_unregister,
440 };
441
442 static void enterprise_usb_init(void)
443 {
444         tegra_usb_phy_init(tegra_usb_phy_pdata, ARRAY_SIZE(tegra_usb_phy_pdata));
445
446         tegra_otg_device.dev.platform_data = &tegra_otg_pdata;
447         platform_device_register(&tegra_otg_device);
448
449         tegra_ehci3_device.dev.platform_data = &tegra_ehci_pdata[2];
450         platform_device_register(&tegra_ehci3_device);
451
452 }
453
454 static void enterprise_gps_init(void)
455 {
456         tegra_gpio_enable(TEGRA_GPIO_PE4);
457         tegra_gpio_enable(TEGRA_GPIO_PE5);
458 }
459
460 static void enterprise_baseband_init(void)
461 {
462         int modem_id = tegra_get_modem_id();
463
464         switch (modem_id) {
465         case 1: /* PH450 ULPI */
466                 enterprise_modem_init();
467                 break;
468         case 2: /* 6260 HSIC */
469                 break;
470         }
471 }
472
473 static void __init tegra_enterprise_init(void)
474 {
475         tegra_clk_init_from_table(enterprise_clk_init_table);
476         enterprise_pinmux_init();
477         enterprise_i2c_init();
478         enterprise_uart_init();
479         tegra_tsensor_init();
480         platform_add_devices(enterprise_devices, ARRAY_SIZE(enterprise_devices));
481         enterprise_regulator_init();
482         enterprise_sdhci_init();
483         enterprise_usb_init();
484         /* enterprise_kbc_init(); */
485         enterprise_gps_init();
486         enterprise_baseband_init();
487         enterprise_panel_init();
488         enterprise_bt_rfkill();
489         enterprise_setup_bluesleep();
490         enterprise_emc_init();
491         enterprise_sensors_init();
492         enterprise_suspend_init();
493         tegra_release_bootloader_fb();
494 }
495
496 static void __init tegra_enterprise_reserve(void)
497 {
498 #if defined(CONFIG_NVMAP_CONVERT_CARVEOUT_TO_IOVMM)
499         tegra_reserve(0, SZ_4M, SZ_8M);
500 #else
501         tegra_reserve(SZ_128M, SZ_4M, SZ_8M);
502 #endif
503 }
504
505 MACHINE_START(TEGRA_ENTERPRISE, "tegra_enterprise")
506         .boot_params    = 0x80000100,
507         .map_io         = tegra_map_common_io,
508         .reserve        = tegra_enterprise_reserve,
509         .init_early     = tegra_init_early,
510         .init_irq       = tegra_init_irq,
511         .timer          = &tegra_timer,
512         .init_machine   = tegra_enterprise_init,
513 MACHINE_END