arm: tegra: cardhu: add support for TPS61050 flash driver
[linux-2.6.git] / arch / arm / mach-tegra / board-cardhu.h
1 /*
2  * arch/arm/mach-tegra/board-cardhu.h
3  *
4  * Copyright (c) 2011, NVIDIA Corporation.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License as published by
8  * the Free Software Foundation; either version 2 of the License, or
9  * (at your option) any later version.
10  *
11  * This program is distributed in the hope that it will be useful, but WITHOUT
12  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
13  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
14  * more details.
15  *
16  * You should have received a copy of the GNU General Public License along
17  * with this program; if not, write to the Free Software Foundation, Inc.,
18  * 51 Franklin Street, Fifth Floor, Boston, MA  02110-1301, USA.
19  */
20
21 #ifndef _MACH_TEGRA_BOARD_CARDHU_H
22 #define _MACH_TEGRA_BOARD_CARDHU_H
23
24 #include <mach/gpio.h>
25 #include <mach/irqs.h>
26 #include <linux/mfd/tps6591x.h>
27
28 /* Processor Board  ID */
29 #define BOARD_E1187   0x0B57
30 #define BOARD_E1186   0x0B56
31 #define BOARD_E1198   0x0B62
32 #define BOARD_E1291   0x0C5B
33 #define BOARD_PM267   0x0243
34 #define BOARD_PM269   0x0245
35
36 /* SKU Information */
37 #define SKU_DCDC_TPS62361_SUPPORT       0x1
38 #define SKU_SLT_ULPI_SUPPORT            0x2
39 #define SKU_T30S_SUPPORT                0x4
40
41 /* External peripheral act as gpio */
42 /* TPS6591x GPIOs */
43 #define TPS6591X_GPIO_BASE      TEGRA_NR_GPIOS
44 #define TPS6591X_GPIO_GP0       (TPS6591X_GPIO_BASE + 0)
45 #define TPS6591X_GPIO_GP1       (TPS6591X_GPIO_BASE + 1)
46 #define TPS6591X_GPIO_GP2       (TPS6591X_GPIO_BASE + 2)
47 #define TPS6591X_GPIO_GP3       (TPS6591X_GPIO_BASE + 3)
48 #define TPS6591X_GPIO_GP4       (TPS6591X_GPIO_BASE + 4)
49 #define TPS6591X_GPIO_GP5       (TPS6591X_GPIO_BASE + 5)
50 #define TPS6591X_GPIO_GP6       (TPS6591X_GPIO_BASE + 6)
51 #define TPS6591X_GPIO_GP7       (TPS6591X_GPIO_BASE + 7)
52 #define TPS6591X_GPIO_GP8       (TPS6591X_GPIO_BASE + 8)
53 #define TPS6591X_GPIO_END       (TPS6591X_GPIO_GP8 + 1)
54
55 /* PMU_TCA6416 GPIOs */
56 #define PMU_TCA6416_GPIO_BASE   (TPS6591X_GPIO_END)
57 #define PMU_TCA6416_GPIO_PORT00 (PMU_TCA6416_GPIO_BASE + 0)
58 #define PMU_TCA6416_GPIO_PORT01 (PMU_TCA6416_GPIO_BASE + 1)
59 #define PMU_TCA6416_GPIO_PORT02 (PMU_TCA6416_GPIO_BASE + 2)
60 #define PMU_TCA6416_GPIO_PORT03 (PMU_TCA6416_GPIO_BASE + 3)
61 #define PMU_TCA6416_GPIO_PORT04 (PMU_TCA6416_GPIO_BASE + 4)
62 #define PMU_TCA6416_GPIO_PORT05 (PMU_TCA6416_GPIO_BASE + 5)
63 #define PMU_TCA6416_GPIO_PORT06 (PMU_TCA6416_GPIO_BASE + 6)
64 #define PMU_TCA6416_GPIO_PORT07 (PMU_TCA6416_GPIO_BASE + 7)
65 #define PMU_TCA6416_GPIO_PORT10 (PMU_TCA6416_GPIO_BASE + 8)
66 #define PMU_TCA6416_GPIO_PORT11 (PMU_TCA6416_GPIO_BASE + 9)
67 #define PMU_TCA6416_GPIO_PORT12 (PMU_TCA6416_GPIO_BASE + 10)
68 #define PMU_TCA6416_GPIO_PORT13 (PMU_TCA6416_GPIO_BASE + 11)
69 #define PMU_TCA6416_GPIO_PORT14 (PMU_TCA6416_GPIO_BASE + 12)
70 #define PMU_TCA6416_GPIO_PORT15 (PMU_TCA6416_GPIO_BASE + 13)
71 #define PMU_TCA6416_GPIO_PORT16 (PMU_TCA6416_GPIO_BASE + 14)
72 #define PMU_TCA6416_GPIO_PORT17 (PMU_TCA6416_GPIO_BASE + 15)
73 #define PMU_TCA6416_GPIO_END    (PMU_TCA6416_GPIO_BASE + 16)
74
75 /* PMU_TCA6416 GPIO assignment */
76 #define EN_HSIC_GPIO                            PMU_TCA6416_GPIO_PORT11 /* PMU_GPIO25 */
77 #define PM267_SMSC4640_HSIC_HUB_RESET_GPIO      PMU_TCA6416_GPIO_PORT17 /* PMU_GPIO31 */
78
79 /* CAM_TCA6416 GPIOs */
80 #define CAM_TCA6416_GPIO_BASE           PMU_TCA6416_GPIO_END
81 #define CAM1_PWR_DN_GPIO                        CAM_TCA6416_GPIO_BASE + 0
82 #define CAM1_RST_L_GPIO                         CAM_TCA6416_GPIO_BASE + 1
83 #define CAM1_AF_PWR_DN_L_GPIO           CAM_TCA6416_GPIO_BASE + 2
84 #define CAM1_LDO_SHUTDN_L_GPIO          CAM_TCA6416_GPIO_BASE + 3
85 #define CAM2_PWR_DN_GPIO                        CAM_TCA6416_GPIO_BASE + 4
86 #define CAM2_RST_L_GPIO                         CAM_TCA6416_GPIO_BASE + 5
87 #define CAM2_AF_PWR_DN_L_GPIO           CAM_TCA6416_GPIO_BASE + 6
88 #define CAM2_LDO_SHUTDN_L_GPIO          CAM_TCA6416_GPIO_BASE + 7
89 #define CAM_FRONT_PWR_DN_GPIO           CAM_TCA6416_GPIO_BASE + 8
90 #define CAM_FRONT_RST_L_GPIO            CAM_TCA6416_GPIO_BASE + 9
91 #define CAM_FRONT_AF_PWR_DN_L_GPIO      CAM_TCA6416_GPIO_BASE + 10
92 #define CAM_FRONT_LDO_SHUTDN_L_GPIO     CAM_TCA6416_GPIO_BASE + 11
93 #define CAM_FRONT_LED_EXP                       CAM_TCA6416_GPIO_BASE + 12
94 #define CAM_SNN_LED_REAR_EXP            CAM_TCA6416_GPIO_BASE + 13
95 /* PIN 19 NOT USED and is reserved */
96 #define CAM_NOT_USED                            CAM_TCA6416_GPIO_BASE + 14
97 #define CAM_I2C_MUX_RST_EXP                     CAM_TCA6416_GPIO_BASE + 15
98 #define CAM_TCA6416_GPIO_END            CAM_TCA6416_GPIO_BASE + 16
99
100 /* WM8903 GPIOs */
101 #define CARDHU_GPIO_WM8903(_x_)         (CAM_TCA6416_GPIO_END + (_x_))
102 #define CARDHU_GPIO_WM8903_END          CARDHU_GPIO_WM8903(4)
103
104 /* Audio-related GPIOs */
105 #define TEGRA_GPIO_CDC_IRQ              TEGRA_GPIO_PW3
106 #define TEGRA_GPIO_SPKR_EN              CARDHU_GPIO_WM8903(2)
107 #define TEGRA_GPIO_HP_DET               TEGRA_GPIO_PW2
108
109 /* CAMERA RELATED GPIOs on CARDHU */
110 #define OV5650_RESETN_GPIO                      TEGRA_GPIO_PBB0
111 #define CAM1_POWER_DWN_GPIO                     TEGRA_GPIO_PBB5
112 #define CAM2_POWER_DWN_GPIO                     TEGRA_GPIO_PBB6
113 #define CAM3_POWER_DWN_GPIO                     TEGRA_GPIO_PBB7
114 #define CAMERA_CSI_CAM_SEL_GPIO         TEGRA_GPIO_PBB4
115 #define CAMERA_CSI_MUX_SEL_GPIO         TEGRA_GPIO_PCC1
116 #define CAM1_LDO_EN_GPIO                        TEGRA_GPIO_PR6
117 #define CAM2_LDO_EN_GPIO                        TEGRA_GPIO_PR7
118 #define CAM3_LDO_EN_GPIO                        TEGRA_GPIO_PS0
119
120 #define CAMERA_FLASH_SYNC_GPIO          TEGRA_GPIO_PBB3
121 #define CAMERA_FLASH_MAX_TORCH_AMP      7
122 #define CAMERA_FLASH_MAX_FLASH_AMP      7
123
124 /* PCA954x I2C bus expander bus addresses */
125 #define PCA954x_I2C_BUS_BASE    6
126 #define PCA954x_I2C_BUS0        (PCA954x_I2C_BUS_BASE + 0)
127 #define PCA954x_I2C_BUS1        (PCA954x_I2C_BUS_BASE + 1)
128 #define PCA954x_I2C_BUS2        (PCA954x_I2C_BUS_BASE + 2)
129 #define PCA954x_I2C_BUS3        (PCA954x_I2C_BUS_BASE + 3)
130
131 #define AC_PRESENT_GPIO         TPS6591X_GPIO_GP4
132
133 /*****************Interrupt tables ******************/
134 /* External peripheral act as interrupt controller */
135 /* TPS6591x IRQs */
136 #define TPS6591X_IRQ_BASE       TEGRA_NR_IRQS
137 #define TPS6591X_IRQ_END        (TPS6591X_IRQ_BASE + 18)
138
139 #define AC_PRESENT_INT          (TPS6591X_INT_GPIO4 + TPS6591X_IRQ_BASE)
140
141 int cardhu_charge_init(void);
142 int cardhu_regulator_init(void);
143 int cardhu_suspend_init(void);
144 int cardhu_sdhci_init(void);
145 int cardhu_pinmux_init(void);
146 int cardhu_panel_init(void);
147 int cardhu_sensors_init(void);
148 int cardhu_kbc_init(void);
149 int cardhu_scroll_init(void);
150 int cardhu_keys_init(void);
151 int cardhu_gpio_switch_regulator_init(void);
152 int cardhu_pins_state_init(void);
153 int cardhu_emc_init(void);
154 int cardhu_power_off_init(void);
155 int cardhu_edp_init(void);
156 int cardhu_pmon_init(void);
157
158 #endif