9f140c0c505ee57bd439ca50c82b3dc06d6d73ea
[linux-2.6.git] / arch / arm / Kconfig
1 # Copyright (c) 2012, NVIDIA CORPORATION.  All rights reserved.
2 #
3 # This program is free software; you can redistribute it and/or modify it
4 # under the terms and conditions of the GNU General Public License,
5 # version 2, as published by the Free Software Foundation.
6 #
7 # This program is distributed in the hope it will be useful, but WITHOUT
8 # ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
9 # FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
10 # more details.
11 #
12 # You should have received a copy of the GNU General Public License
13 # along with this program.  If not, see <http://www.gnu.org/licenses/>.
14 config ARM
15         bool
16         default y
17         select HAVE_AOUT
18         select HAVE_DMA_API_DEBUG
19         select HAVE_IDE if PCI || ISA || PCMCIA
20         select HAVE_MEMBLOCK
21         select RTC_LIB
22         select SYS_SUPPORTS_APM_EMULATION
23         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
24         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
25         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
26         select HAVE_ARCH_KGDB
27         select HAVE_KPROBES if !XIP_KERNEL
28         select HAVE_KRETPROBES if (HAVE_KPROBES)
29         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
30         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
31         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
32         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
33         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
34         select HAVE_GENERIC_DMA_COHERENT
35         select HAVE_KERNEL_GZIP
36         select HAVE_KERNEL_LZO
37         select HAVE_KERNEL_LZMA
38         select HAVE_KERNEL_XZ
39         select HAVE_IRQ_WORK
40         select HAVE_PERF_EVENTS
41         select PERF_USE_VMALLOC
42         select HAVE_REGS_AND_STACK_ACCESS_API
43         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
44         select HAVE_C_RECORDMCOUNT
45         select HAVE_GENERIC_HARDIRQS
46         select GENERIC_IRQ_SHOW
47         select CPU_PM if (SUSPEND || CPU_IDLE)
48         select GENERIC_PCI_IOMAP
49         select HAVE_BPF_JIT if NET
50         help
51           The ARM series is a line of low-power-consumption RISC chip designs
52           licensed by ARM Ltd and targeted at embedded applications and
53           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
54           manufactured, but legacy ARM-based PC hardware remains popular in
55           Europe.  There is an ARM Linux project with a web page at
56           <http://www.arm.linux.org.uk/>.
57
58 config ARM_HAS_SG_CHAIN
59         bool
60
61 config HAVE_PWM
62         bool
63
64 config MIGHT_HAVE_PCI
65         bool
66
67 config SYS_SUPPORTS_APM_EMULATION
68         bool
69
70 config GENERIC_GPIO
71         bool
72
73 config ARCH_USES_GETTIMEOFFSET
74         bool
75         default n
76
77 config GENERIC_CLOCKEVENTS
78         bool
79
80 config GENERIC_CLOCKEVENTS_BROADCAST
81         bool
82         depends on GENERIC_CLOCKEVENTS
83         default y if SMP
84
85 config KTIME_SCALAR
86         bool
87         default y
88
89 config HAVE_TCM
90         bool
91         select GENERIC_ALLOCATOR
92
93 config HAVE_PROC_CPU
94         bool
95
96 config NO_IOPORT
97         bool
98
99 config EISA
100         bool
101         ---help---
102           The Extended Industry Standard Architecture (EISA) bus was
103           developed as an open alternative to the IBM MicroChannel bus.
104
105           The EISA bus provided some of the features of the IBM MicroChannel
106           bus while maintaining backward compatibility with cards made for
107           the older ISA bus.  The EISA bus saw limited use between 1988 and
108           1995 when it was made obsolete by the PCI bus.
109
110           Say Y here if you are building a kernel for an EISA-based machine.
111
112           Otherwise, say N.
113
114 config SBUS
115         bool
116
117 config MCA
118         bool
119         help
120           MicroChannel Architecture is found in some IBM PS/2 machines and
121           laptops.  It is a bus system similar to PCI or ISA. See
122           <file:Documentation/mca.txt> (and especially the web page given
123           there) before attempting to build an MCA bus kernel.
124
125 config STACKTRACE_SUPPORT
126         bool
127         default y
128
129 config HAVE_LATENCYTOP_SUPPORT
130         bool
131         depends on !SMP
132         default y
133
134 config LOCKDEP_SUPPORT
135         bool
136         default y
137
138 config TRACE_IRQFLAGS_SUPPORT
139         bool
140         default y
141
142 config HARDIRQS_SW_RESEND
143         bool
144         default y
145
146 config GENERIC_IRQ_PROBE
147         bool
148         default y
149
150 config GENERIC_LOCKBREAK
151         bool
152         default y
153         depends on SMP && PREEMPT
154
155 config RWSEM_GENERIC_SPINLOCK
156         bool
157         default y
158
159 config RWSEM_XCHGADD_ALGORITHM
160         bool
161
162 config ARCH_HAS_ILOG2_U32
163         bool
164
165 config ARCH_HAS_ILOG2_U64
166         bool
167
168 config ARCH_HAS_CPUFREQ
169         bool
170         help
171           Internal node to signify that the ARCH has CPUFREQ support
172           and that the relevant menu configurations are displayed for
173           it.
174
175 config ARCH_HAS_CPU_IDLE_WAIT
176        def_bool y
177
178 config GENERIC_HWEIGHT
179         bool
180         default y
181
182 config GENERIC_CALIBRATE_DELAY
183         bool
184         default y
185
186 config ARCH_MAY_HAVE_PC_FDC
187         bool
188
189 config ZONE_DMA
190         bool
191
192 config NEED_DMA_MAP_STATE
193        def_bool y
194
195 config ARCH_HAS_DMA_SET_COHERENT_MASK
196         bool
197
198 config GENERIC_ISA_DMA
199         bool
200
201 config FIQ
202         bool
203
204 config NEED_RET_TO_USER
205         bool
206
207 config ARCH_MTD_XIP
208         bool
209
210 config ARCH_PROVIDES_UDELAY
211   bool
212
213 config VECTORS_BASE
214         hex
215         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
216         default DRAM_BASE if REMAP_VECTORS_TO_RAM
217         default 0x00000000
218         help
219           The base address of exception vectors.
220
221 config ARM_PATCH_PHYS_VIRT
222         bool "Patch physical to virtual translations at runtime" if EMBEDDED
223         default y
224         depends on !XIP_KERNEL && MMU
225         depends on !ARCH_REALVIEW || !SPARSEMEM
226         help
227           Patch phys-to-virt and virt-to-phys translation functions at
228           boot and module load time according to the position of the
229           kernel in system memory.
230
231           This can only be used with non-XIP MMU kernels where the base
232           of physical memory is at a 16MB boundary.
233
234           Only disable this option if you know that you do not require
235           this feature (eg, building a kernel for a single machine) and
236           you need to shrink the kernel to the minimal size.
237
238 config NEED_MACH_IO_H
239         bool
240         help
241           Select this when mach/io.h is required to provide special
242           definitions for this platform.  The need for mach/io.h should
243           be avoided when possible.
244
245 config NEED_MACH_MEMORY_H
246         bool
247         help
248           Select this when mach/memory.h is required to provide special
249           definitions for this platform.  The need for mach/memory.h should
250           be avoided when possible.
251
252 config PHYS_OFFSET
253         hex "Physical address of main memory" if MMU
254         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
255         default DRAM_BASE if !MMU
256         help
257           Please provide the physical address corresponding to the
258           location of main memory in your system.
259
260 config GENERIC_BUG
261         def_bool y
262         depends on BUG
263
264 config GENERIC_BUG
265         def_bool y
266         depends on BUG
267
268 source "init/Kconfig"
269
270 source "kernel/Kconfig.freezer"
271
272 menu "System Type"
273
274 config MMU
275         bool "MMU-based Paged Memory Management Support"
276         default y
277         help
278           Select if you want MMU-based virtualised addressing space
279           support by paged memory management. If unsure, say 'Y'.
280
281 #
282 # The "ARM system type" choice list is ordered alphabetically by option
283 # text.  Please add new entries in the option alphabetic order.
284 #
285 choice
286         prompt "ARM system type"
287         default ARCH_VERSATILE
288
289 config ARCH_INTEGRATOR
290         bool "ARM Ltd. Integrator family"
291         select ARM_AMBA
292         select ARCH_HAS_CPUFREQ
293         select CLKDEV_LOOKUP
294         select HAVE_MACH_CLKDEV
295         select HAVE_TCM
296         select ICST
297         select GENERIC_CLOCKEVENTS
298         select PLAT_VERSATILE
299         select PLAT_VERSATILE_FPGA_IRQ
300         select NEED_MACH_IO_H
301         select NEED_MACH_MEMORY_H
302         select SPARSE_IRQ
303         help
304           Support for ARM's Integrator platform.
305
306 config ARCH_REALVIEW
307         bool "ARM Ltd. RealView family"
308         select ARM_AMBA
309         select CLKDEV_LOOKUP
310         select HAVE_MACH_CLKDEV
311         select ICST
312         select GENERIC_CLOCKEVENTS
313         select ARCH_WANT_OPTIONAL_GPIOLIB
314         select PLAT_VERSATILE
315         select PLAT_VERSATILE_CLCD
316         select ARM_TIMER_SP804
317         select GPIO_PL061 if GPIOLIB
318         select NEED_MACH_MEMORY_H
319         help
320           This enables support for ARM Ltd RealView boards.
321
322 config ARCH_VERSATILE
323         bool "ARM Ltd. Versatile family"
324         select ARM_AMBA
325         select ARM_VIC
326         select CLKDEV_LOOKUP
327         select HAVE_MACH_CLKDEV
328         select ICST
329         select GENERIC_CLOCKEVENTS
330         select ARCH_WANT_OPTIONAL_GPIOLIB
331         select PLAT_VERSATILE
332         select PLAT_VERSATILE_CLCD
333         select PLAT_VERSATILE_FPGA_IRQ
334         select ARM_TIMER_SP804
335         help
336           This enables support for ARM Ltd Versatile board.
337
338 config ARCH_VEXPRESS
339         bool "ARM Ltd. Versatile Express family"
340         select ARCH_WANT_OPTIONAL_GPIOLIB
341         select ARM_AMBA
342         select ARM_TIMER_SP804
343         select CLKDEV_LOOKUP
344         select HAVE_MACH_CLKDEV
345         select GENERIC_CLOCKEVENTS
346         select HAVE_CLK
347         select HAVE_PATA_PLATFORM
348         select ICST
349         select NO_IOPORT
350         select PLAT_VERSATILE
351         select PLAT_VERSATILE_CLCD
352         help
353           This enables support for the ARM Ltd Versatile Express boards.
354
355 config ARCH_AT91
356         bool "Atmel AT91"
357         select ARCH_REQUIRE_GPIOLIB
358         select HAVE_CLK
359         select CLKDEV_LOOKUP
360         select IRQ_DOMAIN
361         select NEED_MACH_IO_H if PCCARD
362         help
363           This enables support for systems based on the Atmel AT91RM9200,
364           AT91SAM9 processors.
365
366 config ARCH_BCMRING
367         bool "Broadcom BCMRING"
368         depends on MMU
369         select CPU_V6
370         select ARM_AMBA
371         select ARM_TIMER_SP804
372         select CLKDEV_LOOKUP
373         select GENERIC_CLOCKEVENTS
374         select ARCH_WANT_OPTIONAL_GPIOLIB
375         help
376           Support for Broadcom's BCMRing platform.
377
378 config ARCH_HIGHBANK
379         bool "Calxeda Highbank-based"
380         select ARCH_WANT_OPTIONAL_GPIOLIB
381         select ARM_AMBA
382         select ARM_GIC
383         select ARM_TIMER_SP804
384         select CACHE_L2X0
385         select CLKDEV_LOOKUP
386         select CPU_V7
387         select GENERIC_CLOCKEVENTS
388         select HAVE_ARM_SCU
389         select HAVE_SMP
390         select SPARSE_IRQ
391         select USE_OF
392         help
393           Support for the Calxeda Highbank SoC based boards.
394
395 config ARCH_CLPS711X
396         bool "Cirrus Logic CLPS711x/EP721x-based"
397         select CPU_ARM720T
398         select ARCH_USES_GETTIMEOFFSET
399         select NEED_MACH_MEMORY_H
400         help
401           Support for Cirrus Logic 711x/721x based boards.
402
403 config ARCH_CNS3XXX
404         bool "Cavium Networks CNS3XXX family"
405         select CPU_V6K
406         select GENERIC_CLOCKEVENTS
407         select ARM_GIC
408         select MIGHT_HAVE_CACHE_L2X0
409         select MIGHT_HAVE_PCI
410         select PCI_DOMAINS if PCI
411         help
412           Support for Cavium Networks CNS3XXX platform.
413
414 config ARCH_GEMINI
415         bool "Cortina Systems Gemini"
416         select CPU_FA526
417         select ARCH_REQUIRE_GPIOLIB
418         select ARCH_USES_GETTIMEOFFSET
419         help
420           Support for the Cortina Systems Gemini family SoCs
421
422 config ARCH_PRIMA2
423         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
424         select CPU_V7
425         select NO_IOPORT
426         select GENERIC_CLOCKEVENTS
427         select CLKDEV_LOOKUP
428         select GENERIC_IRQ_CHIP
429         select MIGHT_HAVE_CACHE_L2X0
430         select USE_OF
431         select ZONE_DMA
432         help
433           Support for CSR SiRFSoC ARM Cortex A9 Platform
434
435 config ARCH_EBSA110
436         bool "EBSA-110"
437         select CPU_SA110
438         select ISA
439         select NO_IOPORT
440         select ARCH_USES_GETTIMEOFFSET
441         select NEED_MACH_IO_H
442         select NEED_MACH_MEMORY_H
443         help
444           This is an evaluation board for the StrongARM processor available
445           from Digital. It has limited hardware on-board, including an
446           Ethernet interface, two PCMCIA sockets, two serial ports and a
447           parallel port.
448
449 config ARCH_EP93XX
450         bool "EP93xx-based"
451         select CPU_ARM920T
452         select ARM_AMBA
453         select ARM_VIC
454         select CLKDEV_LOOKUP
455         select ARCH_REQUIRE_GPIOLIB
456         select ARCH_HAS_HOLES_MEMORYMODEL
457         select ARCH_USES_GETTIMEOFFSET
458         select NEED_MACH_MEMORY_H
459         help
460           This enables support for the Cirrus EP93xx series of CPUs.
461
462 config ARCH_FOOTBRIDGE
463         bool "FootBridge"
464         select CPU_SA110
465         select FOOTBRIDGE
466         select GENERIC_CLOCKEVENTS
467         select HAVE_IDE
468         select NEED_MACH_IO_H
469         select NEED_MACH_MEMORY_H
470         help
471           Support for systems based on the DC21285 companion chip
472           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
473
474 config ARCH_MXC
475         bool "Freescale MXC/iMX-based"
476         select GENERIC_CLOCKEVENTS
477         select ARCH_REQUIRE_GPIOLIB
478         select CLKDEV_LOOKUP
479         select CLKSRC_MMIO
480         select GENERIC_IRQ_CHIP
481         select MULTI_IRQ_HANDLER
482         help
483           Support for Freescale MXC/iMX-based family of processors
484
485 config ARCH_MXS
486         bool "Freescale MXS-based"
487         select GENERIC_CLOCKEVENTS
488         select ARCH_REQUIRE_GPIOLIB
489         select CLKDEV_LOOKUP
490         select CLKSRC_MMIO
491         select HAVE_CLK_PREPARE
492         help
493           Support for Freescale MXS-based family of processors
494
495 config ARCH_NETX
496         bool "Hilscher NetX based"
497         select CLKSRC_MMIO
498         select CPU_ARM926T
499         select ARM_VIC
500         select GENERIC_CLOCKEVENTS
501         help
502           This enables support for systems based on the Hilscher NetX Soc
503
504 config ARCH_H720X
505         bool "Hynix HMS720x-based"
506         select CPU_ARM720T
507         select ISA_DMA_API
508         select ARCH_USES_GETTIMEOFFSET
509         help
510           This enables support for systems based on the Hynix HMS720x
511
512 config ARCH_IOP13XX
513         bool "IOP13xx-based"
514         depends on MMU
515         select CPU_XSC3
516         select PLAT_IOP
517         select PCI
518         select ARCH_SUPPORTS_MSI
519         select VMSPLIT_1G
520         select NEED_MACH_IO_H
521         select NEED_MACH_MEMORY_H
522         select NEED_RET_TO_USER
523         help
524           Support for Intel's IOP13XX (XScale) family of processors.
525
526 config ARCH_IOP32X
527         bool "IOP32x-based"
528         depends on MMU
529         select CPU_XSCALE
530         select NEED_MACH_IO_H
531         select NEED_RET_TO_USER
532         select PLAT_IOP
533         select PCI
534         select ARCH_REQUIRE_GPIOLIB
535         help
536           Support for Intel's 80219 and IOP32X (XScale) family of
537           processors.
538
539 config ARCH_IOP33X
540         bool "IOP33x-based"
541         depends on MMU
542         select CPU_XSCALE
543         select NEED_MACH_IO_H
544         select NEED_RET_TO_USER
545         select PLAT_IOP
546         select PCI
547         select ARCH_REQUIRE_GPIOLIB
548         help
549           Support for Intel's IOP33X (XScale) family of processors.
550
551 config ARCH_IXP23XX
552         bool "IXP23XX-based"
553         depends on MMU
554         select CPU_XSC3
555         select PCI
556         select ARCH_USES_GETTIMEOFFSET
557         select NEED_MACH_IO_H
558         select NEED_MACH_MEMORY_H
559         help
560           Support for Intel's IXP23xx (XScale) family of processors.
561
562 config ARCH_IXP2000
563         bool "IXP2400/2800-based"
564         depends on MMU
565         select CPU_XSCALE
566         select PCI
567         select ARCH_USES_GETTIMEOFFSET
568         select NEED_MACH_IO_H
569         select NEED_MACH_MEMORY_H
570         help
571           Support for Intel's IXP2400/2800 (XScale) family of processors.
572
573 config ARCH_IXP4XX
574         bool "IXP4xx-based"
575         depends on MMU
576         select ARCH_HAS_DMA_SET_COHERENT_MASK
577         select CLKSRC_MMIO
578         select CPU_XSCALE
579         select ARCH_REQUIRE_GPIOLIB
580         select GENERIC_CLOCKEVENTS
581         select MIGHT_HAVE_PCI
582         select NEED_MACH_IO_H
583         select DMABOUNCE if PCI
584         help
585           Support for Intel's IXP4XX (XScale) family of processors.
586
587 config ARCH_DOVE
588         bool "Marvell Dove"
589         select CPU_V7
590         select PCI
591         select ARCH_REQUIRE_GPIOLIB
592         select GENERIC_CLOCKEVENTS
593         select NEED_MACH_IO_H
594         select PLAT_ORION
595         help
596           Support for the Marvell Dove SoC 88AP510
597
598 config ARCH_KIRKWOOD
599         bool "Marvell Kirkwood"
600         select CPU_FEROCEON
601         select PCI
602         select ARCH_REQUIRE_GPIOLIB
603         select GENERIC_CLOCKEVENTS
604         select NEED_MACH_IO_H
605         select PLAT_ORION
606         help
607           Support for the following Marvell Kirkwood series SoCs:
608           88F6180, 88F6192 and 88F6281.
609
610 config ARCH_LPC32XX
611         bool "NXP LPC32XX"
612         select CLKSRC_MMIO
613         select CPU_ARM926T
614         select ARCH_REQUIRE_GPIOLIB
615         select HAVE_IDE
616         select ARM_AMBA
617         select USB_ARCH_HAS_OHCI
618         select CLKDEV_LOOKUP
619         select GENERIC_CLOCKEVENTS
620         help
621           Support for the NXP LPC32XX family of processors
622
623 config ARCH_MV78XX0
624         bool "Marvell MV78xx0"
625         select CPU_FEROCEON
626         select PCI
627         select ARCH_REQUIRE_GPIOLIB
628         select GENERIC_CLOCKEVENTS
629         select NEED_MACH_IO_H
630         select PLAT_ORION
631         help
632           Support for the following Marvell MV78xx0 series SoCs:
633           MV781x0, MV782x0.
634
635 config ARCH_ORION5X
636         bool "Marvell Orion"
637         depends on MMU
638         select CPU_FEROCEON
639         select PCI
640         select ARCH_REQUIRE_GPIOLIB
641         select GENERIC_CLOCKEVENTS
642         select PLAT_ORION
643         help
644           Support for the following Marvell Orion 5x series SoCs:
645           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
646           Orion-2 (5281), Orion-1-90 (6183).
647
648 config ARCH_MMP
649         bool "Marvell PXA168/910/MMP2"
650         depends on MMU
651         select ARCH_REQUIRE_GPIOLIB
652         select CLKDEV_LOOKUP
653         select GENERIC_CLOCKEVENTS
654         select GPIO_PXA
655         select TICK_ONESHOT
656         select PLAT_PXA
657         select SPARSE_IRQ
658         select GENERIC_ALLOCATOR
659         help
660           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
661
662 config ARCH_KS8695
663         bool "Micrel/Kendin KS8695"
664         select CPU_ARM922T
665         select ARCH_REQUIRE_GPIOLIB
666         select ARCH_USES_GETTIMEOFFSET
667         select NEED_MACH_MEMORY_H
668         help
669           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
670           System-on-Chip devices.
671
672 config ARCH_W90X900
673         bool "Nuvoton W90X900 CPU"
674         select CPU_ARM926T
675         select ARCH_REQUIRE_GPIOLIB
676         select CLKDEV_LOOKUP
677         select CLKSRC_MMIO
678         select GENERIC_CLOCKEVENTS
679         help
680           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
681           At present, the w90x900 has been renamed nuc900, regarding
682           the ARM series product line, you can login the following
683           link address to know more.
684
685           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
686                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
687
688 config ARCH_TEGRA
689         bool "NVIDIA Tegra"
690         select CLKDEV_LOOKUP
691         select CLKSRC_MMIO
692         select GENERIC_CLOCKEVENTS
693         select GENERIC_GPIO
694         select HAVE_CLK
695         select HAVE_SMP
696         select MIGHT_HAVE_CACHE_L2X0
697         select NEED_MACH_IO_H if PCI
698         select ARCH_HAS_CPUFREQ
699         select ARCH_PROVIDES_UDELAY
700         select FIQ
701         select PCI
702         help
703           This enables support for NVIDIA Tegra based systems (Tegra APX,
704           Tegra 6xx and Tegra 2 series).
705
706 config ARCH_PICOXCELL
707         bool "Picochip picoXcell"
708         select ARCH_REQUIRE_GPIOLIB
709         select ARM_PATCH_PHYS_VIRT
710         select ARM_VIC
711         select CPU_V6K
712         select DW_APB_TIMER
713         select GENERIC_CLOCKEVENTS
714         select GENERIC_GPIO
715         select HAVE_TCM
716         select NO_IOPORT
717         select SPARSE_IRQ
718         select USE_OF
719         help
720           This enables support for systems based on the Picochip picoXcell
721           family of Femtocell devices.  The picoxcell support requires device tree
722           for all boards.
723
724 config ARCH_PNX4008
725         bool "Philips Nexperia PNX4008 Mobile"
726         select CPU_ARM926T
727         select CLKDEV_LOOKUP
728         select ARCH_USES_GETTIMEOFFSET
729         help
730           This enables support for Philips PNX4008 mobile platform.
731
732 config ARCH_PXA
733         bool "PXA2xx/PXA3xx-based"
734         depends on MMU
735         select ARCH_MTD_XIP
736         select ARCH_HAS_CPUFREQ
737         select CLKDEV_LOOKUP
738         select CLKSRC_MMIO
739         select ARCH_REQUIRE_GPIOLIB
740         select GENERIC_CLOCKEVENTS
741         select GPIO_PXA
742         select TICK_ONESHOT
743         select PLAT_PXA
744         select SPARSE_IRQ
745         select AUTO_ZRELADDR
746         select MULTI_IRQ_HANDLER
747         select ARM_CPU_SUSPEND if PM
748         select HAVE_IDE
749         help
750           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
751
752 config ARCH_MSM
753         bool "Qualcomm MSM"
754         select HAVE_CLK
755         select GENERIC_CLOCKEVENTS
756         select ARCH_REQUIRE_GPIOLIB
757         select CLKDEV_LOOKUP
758         help
759           Support for Qualcomm MSM/QSD based systems.  This runs on the
760           apps processor of the MSM/QSD and depends on a shared memory
761           interface to the modem processor which runs the baseband
762           stack and controls some vital subsystems
763           (clock and power control, etc).
764
765 config ARCH_SHMOBILE
766         bool "Renesas SH-Mobile / R-Mobile"
767         select HAVE_CLK
768         select CLKDEV_LOOKUP
769         select HAVE_MACH_CLKDEV
770         select HAVE_SMP
771         select GENERIC_CLOCKEVENTS
772         select MIGHT_HAVE_CACHE_L2X0
773         select NO_IOPORT
774         select SPARSE_IRQ
775         select MULTI_IRQ_HANDLER
776         select PM_GENERIC_DOMAINS if PM
777         select NEED_MACH_MEMORY_H
778         help
779           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
780
781 config ARCH_RPC
782         bool "RiscPC"
783         select ARCH_ACORN
784         select FIQ
785         select ARCH_MAY_HAVE_PC_FDC
786         select HAVE_PATA_PLATFORM
787         select ISA_DMA_API
788         select NO_IOPORT
789         select ARCH_SPARSEMEM_ENABLE
790         select ARCH_USES_GETTIMEOFFSET
791         select HAVE_IDE
792         select NEED_MACH_IO_H
793         select NEED_MACH_MEMORY_H
794         help
795           On the Acorn Risc-PC, Linux can support the internal IDE disk and
796           CD-ROM interface, serial and parallel port, and the floppy drive.
797
798 config ARCH_SA1100
799         bool "SA1100-based"
800         select CLKSRC_MMIO
801         select CPU_SA1100
802         select ISA
803         select ARCH_SPARSEMEM_ENABLE
804         select ARCH_MTD_XIP
805         select ARCH_HAS_CPUFREQ
806         select CPU_FREQ
807         select GENERIC_CLOCKEVENTS
808         select CLKDEV_LOOKUP
809         select TICK_ONESHOT
810         select ARCH_REQUIRE_GPIOLIB
811         select HAVE_IDE
812         select NEED_MACH_MEMORY_H
813         select SPARSE_IRQ
814         help
815           Support for StrongARM 11x0 based boards.
816
817 config ARCH_S3C24XX
818         bool "Samsung S3C24XX SoCs"
819         select GENERIC_GPIO
820         select ARCH_HAS_CPUFREQ
821         select HAVE_CLK
822         select CLKDEV_LOOKUP
823         select ARCH_USES_GETTIMEOFFSET
824         select HAVE_S3C2410_I2C if I2C
825         select HAVE_S3C_RTC if RTC_CLASS
826         select HAVE_S3C2410_WATCHDOG if WATCHDOG
827         select NEED_MACH_IO_H
828         help
829           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
830           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
831           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
832           Samsung SMDK2410 development board (and derivatives).
833
834 config ARCH_S3C64XX
835         bool "Samsung S3C64XX"
836         select PLAT_SAMSUNG
837         select CPU_V6
838         select ARM_VIC
839         select HAVE_CLK
840         select HAVE_TCM
841         select CLKDEV_LOOKUP
842         select NO_IOPORT
843         select ARCH_USES_GETTIMEOFFSET
844         select ARCH_HAS_CPUFREQ
845         select ARCH_REQUIRE_GPIOLIB
846         select SAMSUNG_CLKSRC
847         select SAMSUNG_IRQ_VIC_TIMER
848         select S3C_GPIO_TRACK
849         select S3C_DEV_NAND
850         select USB_ARCH_HAS_OHCI
851         select SAMSUNG_GPIOLIB_4BIT
852         select HAVE_S3C2410_I2C if I2C
853         select HAVE_S3C2410_WATCHDOG if WATCHDOG
854         help
855           Samsung S3C64XX series based systems
856
857 config ARCH_S5P64X0
858         bool "Samsung S5P6440 S5P6450"
859         select CPU_V6
860         select GENERIC_GPIO
861         select HAVE_CLK
862         select CLKDEV_LOOKUP
863         select CLKSRC_MMIO
864         select HAVE_S3C2410_WATCHDOG if WATCHDOG
865         select GENERIC_CLOCKEVENTS
866         select HAVE_S3C2410_I2C if I2C
867         select HAVE_S3C_RTC if RTC_CLASS
868         help
869           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
870           SMDK6450.
871
872 config ARCH_S5PC100
873         bool "Samsung S5PC100"
874         select GENERIC_GPIO
875         select HAVE_CLK
876         select CLKDEV_LOOKUP
877         select CPU_V7
878         select ARCH_USES_GETTIMEOFFSET
879         select HAVE_S3C2410_I2C if I2C
880         select HAVE_S3C_RTC if RTC_CLASS
881         select HAVE_S3C2410_WATCHDOG if WATCHDOG
882         help
883           Samsung S5PC100 series based systems
884
885 config ARCH_S5PV210
886         bool "Samsung S5PV210/S5PC110"
887         select CPU_V7
888         select ARCH_SPARSEMEM_ENABLE
889         select ARCH_HAS_HOLES_MEMORYMODEL
890         select GENERIC_GPIO
891         select HAVE_CLK
892         select CLKDEV_LOOKUP
893         select CLKSRC_MMIO
894         select ARCH_HAS_CPUFREQ
895         select GENERIC_CLOCKEVENTS
896         select HAVE_S3C2410_I2C if I2C
897         select HAVE_S3C_RTC if RTC_CLASS
898         select HAVE_S3C2410_WATCHDOG if WATCHDOG
899         select NEED_MACH_MEMORY_H
900         help
901           Samsung S5PV210/S5PC110 series based systems
902
903 config ARCH_EXYNOS
904         bool "SAMSUNG EXYNOS"
905         select CPU_V7
906         select ARCH_SPARSEMEM_ENABLE
907         select ARCH_HAS_HOLES_MEMORYMODEL
908         select GENERIC_GPIO
909         select HAVE_CLK
910         select CLKDEV_LOOKUP
911         select ARCH_HAS_CPUFREQ
912         select GENERIC_CLOCKEVENTS
913         select HAVE_S3C_RTC if RTC_CLASS
914         select HAVE_S3C2410_I2C if I2C
915         select HAVE_S3C2410_WATCHDOG if WATCHDOG
916         select NEED_MACH_MEMORY_H
917         help
918           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
919
920 config ARCH_SHARK
921         bool "Shark"
922         select CPU_SA110
923         select ISA
924         select ISA_DMA
925         select ZONE_DMA
926         select PCI
927         select ARCH_USES_GETTIMEOFFSET
928         select NEED_MACH_MEMORY_H
929         select NEED_MACH_IO_H
930         help
931           Support for the StrongARM based Digital DNARD machine, also known
932           as "Shark" (<http://www.shark-linux.de/shark.html>).
933
934 config ARCH_U300
935         bool "ST-Ericsson U300 Series"
936         depends on MMU
937         select CLKSRC_MMIO
938         select CPU_ARM926T
939         select HAVE_TCM
940         select ARM_AMBA
941         select ARM_PATCH_PHYS_VIRT
942         select ARM_VIC
943         select GENERIC_CLOCKEVENTS
944         select CLKDEV_LOOKUP
945         select HAVE_MACH_CLKDEV
946         select GENERIC_GPIO
947         select ARCH_REQUIRE_GPIOLIB
948         help
949           Support for ST-Ericsson U300 series mobile platforms.
950
951 config ARCH_U8500
952         bool "ST-Ericsson U8500 Series"
953         depends on MMU
954         select CPU_V7
955         select ARM_AMBA
956         select GENERIC_CLOCKEVENTS
957         select CLKDEV_LOOKUP
958         select ARCH_REQUIRE_GPIOLIB
959         select ARCH_HAS_CPUFREQ
960         select HAVE_SMP
961         select MIGHT_HAVE_CACHE_L2X0
962         help
963           Support for ST-Ericsson's Ux500 architecture
964
965 config ARCH_NOMADIK
966         bool "STMicroelectronics Nomadik"
967         select ARM_AMBA
968         select ARM_VIC
969         select CPU_ARM926T
970         select CLKDEV_LOOKUP
971         select GENERIC_CLOCKEVENTS
972         select MIGHT_HAVE_CACHE_L2X0
973         select ARCH_REQUIRE_GPIOLIB
974         help
975           Support for the Nomadik platform by ST-Ericsson
976
977 config ARCH_DAVINCI
978         bool "TI DaVinci"
979         select GENERIC_CLOCKEVENTS
980         select ARCH_REQUIRE_GPIOLIB
981         select ZONE_DMA
982         select HAVE_IDE
983         select CLKDEV_LOOKUP
984         select GENERIC_ALLOCATOR
985         select GENERIC_IRQ_CHIP
986         select ARCH_HAS_HOLES_MEMORYMODEL
987         help
988           Support for TI's DaVinci platform.
989
990 config ARCH_OMAP
991         bool "TI OMAP"
992         select HAVE_CLK
993         select ARCH_REQUIRE_GPIOLIB
994         select ARCH_HAS_CPUFREQ
995         select CLKSRC_MMIO
996         select GENERIC_CLOCKEVENTS
997         select ARCH_HAS_HOLES_MEMORYMODEL
998         help
999           Support for TI's OMAP platform (OMAP1/2/3/4).
1000
1001 config PLAT_SPEAR
1002         bool "ST SPEAr"
1003         select ARM_AMBA
1004         select ARCH_REQUIRE_GPIOLIB
1005         select CLKDEV_LOOKUP
1006         select CLKSRC_MMIO
1007         select GENERIC_CLOCKEVENTS
1008         select HAVE_CLK
1009         help
1010           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
1011
1012 config ARCH_VT8500
1013         bool "VIA/WonderMedia 85xx"
1014         select CPU_ARM926T
1015         select GENERIC_GPIO
1016         select ARCH_HAS_CPUFREQ
1017         select GENERIC_CLOCKEVENTS
1018         select ARCH_REQUIRE_GPIOLIB
1019         select HAVE_PWM
1020         help
1021           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
1022
1023 config ARCH_ZYNQ
1024         bool "Xilinx Zynq ARM Cortex A9 Platform"
1025         select CPU_V7
1026         select GENERIC_CLOCKEVENTS
1027         select CLKDEV_LOOKUP
1028         select ARM_GIC
1029         select ARM_AMBA
1030         select ICST
1031         select MIGHT_HAVE_CACHE_L2X0
1032         select USE_OF
1033         help
1034           Support for Xilinx Zynq ARM Cortex A9 Platform
1035 endchoice
1036
1037 #
1038 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1039 # Kconfigs may be included either alphabetically (according to the
1040 # plat- suffix) or along side the corresponding mach-* source.
1041 #
1042 source "arch/arm/mach-at91/Kconfig"
1043
1044 source "arch/arm/mach-bcmring/Kconfig"
1045
1046 source "arch/arm/mach-clps711x/Kconfig"
1047
1048 source "arch/arm/mach-cns3xxx/Kconfig"
1049
1050 source "arch/arm/mach-davinci/Kconfig"
1051
1052 source "arch/arm/mach-dove/Kconfig"
1053
1054 source "arch/arm/mach-ep93xx/Kconfig"
1055
1056 source "arch/arm/mach-footbridge/Kconfig"
1057
1058 source "arch/arm/mach-gemini/Kconfig"
1059
1060 source "arch/arm/mach-h720x/Kconfig"
1061
1062 source "arch/arm/mach-integrator/Kconfig"
1063
1064 source "arch/arm/mach-iop32x/Kconfig"
1065
1066 source "arch/arm/mach-iop33x/Kconfig"
1067
1068 source "arch/arm/mach-iop13xx/Kconfig"
1069
1070 source "arch/arm/mach-ixp4xx/Kconfig"
1071
1072 source "arch/arm/mach-ixp2000/Kconfig"
1073
1074 source "arch/arm/mach-ixp23xx/Kconfig"
1075
1076 source "arch/arm/mach-kirkwood/Kconfig"
1077
1078 source "arch/arm/mach-ks8695/Kconfig"
1079
1080 source "arch/arm/mach-lpc32xx/Kconfig"
1081
1082 source "arch/arm/mach-msm/Kconfig"
1083
1084 source "arch/arm/mach-mv78xx0/Kconfig"
1085
1086 source "arch/arm/plat-mxc/Kconfig"
1087
1088 source "arch/arm/mach-mxs/Kconfig"
1089
1090 source "arch/arm/mach-netx/Kconfig"
1091
1092 source "arch/arm/mach-nomadik/Kconfig"
1093 source "arch/arm/plat-nomadik/Kconfig"
1094
1095 source "arch/arm/plat-omap/Kconfig"
1096
1097 source "arch/arm/mach-omap1/Kconfig"
1098
1099 source "arch/arm/mach-omap2/Kconfig"
1100
1101 source "arch/arm/mach-orion5x/Kconfig"
1102
1103 source "arch/arm/mach-pxa/Kconfig"
1104 source "arch/arm/plat-pxa/Kconfig"
1105
1106 source "arch/arm/mach-mmp/Kconfig"
1107
1108 source "arch/arm/mach-realview/Kconfig"
1109
1110 source "arch/arm/mach-sa1100/Kconfig"
1111
1112 source "arch/arm/plat-samsung/Kconfig"
1113 source "arch/arm/plat-s3c24xx/Kconfig"
1114 source "arch/arm/plat-s5p/Kconfig"
1115
1116 source "arch/arm/plat-spear/Kconfig"
1117
1118 source "arch/arm/mach-s3c24xx/Kconfig"
1119 if ARCH_S3C24XX
1120 source "arch/arm/mach-s3c2412/Kconfig"
1121 source "arch/arm/mach-s3c2440/Kconfig"
1122 endif
1123
1124 if ARCH_S3C64XX
1125 source "arch/arm/mach-s3c64xx/Kconfig"
1126 endif
1127
1128 source "arch/arm/mach-s5p64x0/Kconfig"
1129
1130 source "arch/arm/mach-s5pc100/Kconfig"
1131
1132 source "arch/arm/mach-s5pv210/Kconfig"
1133
1134 source "arch/arm/mach-exynos/Kconfig"
1135
1136 source "arch/arm/mach-shmobile/Kconfig"
1137
1138 source "arch/arm/mach-tegra/Kconfig"
1139
1140 source "arch/arm/mach-u300/Kconfig"
1141
1142 source "arch/arm/mach-ux500/Kconfig"
1143
1144 source "arch/arm/mach-versatile/Kconfig"
1145
1146 source "arch/arm/mach-vexpress/Kconfig"
1147 source "arch/arm/plat-versatile/Kconfig"
1148
1149 source "arch/arm/mach-vt8500/Kconfig"
1150
1151 source "arch/arm/mach-w90x900/Kconfig"
1152
1153 # Definitions to make life easier
1154 config ARCH_ACORN
1155         bool
1156
1157 config PLAT_IOP
1158         bool
1159         select GENERIC_CLOCKEVENTS
1160
1161 config PLAT_ORION
1162         bool
1163         select CLKSRC_MMIO
1164         select GENERIC_IRQ_CHIP
1165
1166 config PLAT_PXA
1167         bool
1168
1169 config PLAT_VERSATILE
1170         bool
1171
1172 config ARM_TIMER_SP804
1173         bool
1174         select CLKSRC_MMIO
1175         select HAVE_SCHED_CLOCK
1176
1177 source arch/arm/mm/Kconfig
1178
1179 config ARM_NR_BANKS
1180         int
1181         default 16 if ARCH_EP93XX
1182         default 16 if ARCH_TEGRA_4GB_MEMORY
1183         default 8
1184
1185 config IWMMXT
1186         bool "Enable iWMMXt support"
1187         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1188         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1189         help
1190           Enable support for iWMMXt context switching at run time if
1191           running on a CPU that supports it.
1192
1193 config XSCALE_PMU
1194         bool
1195         depends on CPU_XSCALE
1196         default y
1197
1198 config CPU_HAS_PMU
1199         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1200                    (!ARCH_OMAP3 || OMAP3_EMU)
1201         default y
1202         bool
1203
1204 config MULTI_IRQ_HANDLER
1205         bool
1206         help
1207           Allow each machine to specify it's own IRQ handler at run time.
1208
1209 if !MMU
1210 source "arch/arm/Kconfig-nommu"
1211 endif
1212
1213 config ARM_ERRATA_326103
1214         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1215         depends on CPU_V6
1216         help
1217           Executing a SWP instruction to read-only memory does not set bit 11
1218           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1219           treat the access as a read, preventing a COW from occurring and
1220           causing the faulting task to livelock.
1221
1222 config ARM_ERRATA_411920
1223         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1224         depends on CPU_V6 || CPU_V6K
1225         help
1226           Invalidation of the Instruction Cache operation can
1227           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1228           It does not affect the MPCore. This option enables the ARM Ltd.
1229           recommended workaround.
1230
1231 config ARM_ERRATA_430973
1232         bool "ARM errata: Stale prediction on replaced interworking branch"
1233         depends on CPU_V7
1234         help
1235           This option enables the workaround for the 430973 Cortex-A8
1236           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1237           interworking branch is replaced with another code sequence at the
1238           same virtual address, whether due to self-modifying code or virtual
1239           to physical address re-mapping, Cortex-A8 does not recover from the
1240           stale interworking branch prediction. This results in Cortex-A8
1241           executing the new code sequence in the incorrect ARM or Thumb state.
1242           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1243           and also flushes the branch target cache at every context switch.
1244           Note that setting specific bits in the ACTLR register may not be
1245           available in non-secure mode.
1246
1247 config ARM_ERRATA_458693
1248         bool "ARM errata: Processor deadlock when a false hazard is created"
1249         depends on CPU_V7
1250         help
1251           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1252           erratum. For very specific sequences of memory operations, it is
1253           possible for a hazard condition intended for a cache line to instead
1254           be incorrectly associated with a different cache line. This false
1255           hazard might then cause a processor deadlock. The workaround enables
1256           the L1 caching of the NEON accesses and disables the PLD instruction
1257           in the ACTLR register. Note that setting specific bits in the ACTLR
1258           register may not be available in non-secure mode.
1259
1260 config ARM_ERRATA_460075
1261         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1262         depends on CPU_V7
1263         help
1264           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1265           erratum. Any asynchronous access to the L2 cache may encounter a
1266           situation in which recent store transactions to the L2 cache are lost
1267           and overwritten with stale memory contents from external memory. The
1268           workaround disables the write-allocate mode for the L2 cache via the
1269           ACTLR register. Note that setting specific bits in the ACTLR register
1270           may not be available in non-secure mode.
1271
1272 config ARM_ERRATA_716044
1273         bool "ARM errata: an uncacheable load multiple instruction can cause a deadlock"
1274         depends on CPU_V7
1275         help
1276          Under some rare circumstances, an uncacheable load multiple
1277          instruction (LDRD, LDM, VLDM, VLD1, VLD2, VLD3, VLD4) can cause
1278          a processor deadlock.
1279
1280 config ARM_ERRATA_742230
1281         bool "ARM errata: DMB operation may be faulty"
1282         depends on CPU_V7 && SMP
1283         help
1284           This option enables the workaround for the 742230 Cortex-A9
1285           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1286           between two write operations may not ensure the correct visibility
1287           ordering of the two writes. This workaround sets a specific bit in
1288           the diagnostic register of the Cortex-A9 which causes the DMB
1289           instruction to behave as a DSB, ensuring the correct behaviour of
1290           the two writes.
1291
1292 config ARM_ERRATA_742231
1293         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1294         depends on CPU_V7 && SMP
1295         help
1296           This option enables the workaround for the 742231 Cortex-A9
1297           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1298           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1299           accessing some data located in the same cache line, may get corrupted
1300           data due to bad handling of the address hazard when the line gets
1301           replaced from one of the CPUs at the same time as another CPU is
1302           accessing it. This workaround sets specific bits in the diagnostic
1303           register of the Cortex-A9 which reduces the linefill issuing
1304           capabilities of the processor.
1305
1306 config PL310_ERRATA_588369
1307         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1308         depends on CACHE_L2X0
1309         help
1310            The PL310 L2 cache controller implements three types of Clean &
1311            Invalidate maintenance operations: by Physical Address
1312            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1313            They are architecturally defined to behave as the execution of a
1314            clean operation followed immediately by an invalidate operation,
1315            both performing to the same memory location. This functionality
1316            is not correctly implemented in PL310 as clean lines are not
1317            invalidated as a result of these operations.
1318
1319 config ARM_ERRATA_720789
1320         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1321         depends on CPU_V7
1322         help
1323           This option enables the workaround for the 720789 Cortex-A9 (prior to
1324           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1325           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1326           As a consequence of this erratum, some TLB entries which should be
1327           invalidated are not, resulting in an incoherency in the system page
1328           tables. The workaround changes the TLB flushing routines to invalidate
1329           entries regardless of the ASID.
1330
1331 config PL310_ERRATA_727915
1332         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1333         depends on CACHE_L2X0
1334         help
1335           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1336           operation (offset 0x7FC). This operation runs in background so that
1337           PL310 can handle normal accesses while it is in progress. Under very
1338           rare circumstances, due to this erratum, write data can be lost when
1339           PL310 treats a cacheable write transaction during a Clean &
1340           Invalidate by Way operation.
1341
1342 config ARM_ERRATA_743622
1343         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1344         depends on CPU_V7
1345         help
1346           This option enables the workaround for the 743622 Cortex-A9
1347           (r2p*) erratum. Under very rare conditions, a faulty
1348           optimisation in the Cortex-A9 Store Buffer may lead to data
1349           corruption. This workaround sets a specific bit in the diagnostic
1350           register of the Cortex-A9 which disables the Store Buffer
1351           optimisation, preventing the defect from occurring. This has no
1352           visible impact on the overall performance or power consumption of the
1353           processor.
1354
1355 config ARM_ERRATA_751472
1356         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1357         depends on CPU_V7
1358         help
1359           This option enables the workaround for the 751472 Cortex-A9 (prior
1360           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1361           completion of a following broadcasted operation if the second
1362           operation is received by a CPU before the ICIALLUIS has completed,
1363           potentially leading to corrupted entries in the cache or TLB.
1364
1365 config PL310_ERRATA_753970
1366         bool "PL310 errata: cache sync operation may be faulty"
1367         depends on CACHE_PL310
1368         help
1369           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1370
1371           Under some condition the effect of cache sync operation on
1372           the store buffer still remains when the operation completes.
1373           This means that the store buffer is always asked to drain and
1374           this prevents it from merging any further writes. The workaround
1375           is to replace the normal offset of cache sync operation (0x730)
1376           by another offset targeting an unmapped PL310 register 0x740.
1377           This has the same effect as the cache sync operation: store buffer
1378           drain and waiting for all buffers empty.
1379
1380 config ARM_ERRATA_754322
1381         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1382         depends on CPU_V7
1383         help
1384           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1385           r3p*) erratum. A speculative memory access may cause a page table walk
1386           which starts prior to an ASID switch but completes afterwards. This
1387           can populate the micro-TLB with a stale entry which may be hit with
1388           the new ASID. This workaround places two dsb instructions in the mm
1389           switching code so that no page table walks can cross the ASID switch.
1390
1391 config ARM_ERRATA_754327
1392         bool "ARM errata: no automatic Store Buffer drain"
1393         depends on CPU_V7 && SMP
1394         help
1395           This option enables the workaround for the 754327 Cortex-A9 (prior to
1396           r2p0) erratum. The Store Buffer does not have any automatic draining
1397           mechanism and therefore a livelock may occur if an external agent
1398           continuously polls a memory location waiting to observe an update.
1399           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1400           written polling loops from denying visibility of updates to memory.
1401
1402 config ARM_ERRATA_364296
1403         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1404         depends on CPU_V6 && !SMP
1405         help
1406           This options enables the workaround for the 364296 ARM1136
1407           r0p2 erratum (possible cache data corruption with
1408           hit-under-miss enabled). It sets the undocumented bit 31 in
1409           the auxiliary control register and the FI bit in the control
1410           register, thus disabling hit-under-miss without putting the
1411           processor into full low interrupt latency mode. ARM11MPCore
1412           is not affected.
1413
1414 config ARM_ERRATA_764369
1415         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1416         depends on CPU_V7 && SMP
1417         help
1418           This option enables the workaround for erratum 764369
1419           affecting Cortex-A9 MPCore with two or more processors (all
1420           current revisions). Under certain timing circumstances, a data
1421           cache line maintenance operation by MVA targeting an Inner
1422           Shareable memory region may fail to proceed up to either the
1423           Point of Coherency or to the Point of Unification of the
1424           system. This workaround adds a DSB instruction before the
1425           relevant cache maintenance functions and sets a specific bit
1426           in the diagnostic control register of the SCU.
1427
1428 config ARM_ERRATA_720791
1429         bool "ARM errata: Dynamic high-level clock gating corrupts the Jazelle instruction stream"
1430         depends on CPU_V7
1431         help
1432           This option enables the workaround for the 720791 Cortex-A9
1433           (r1p0..r1p2) erratum.  The Jazelle instruction stream may be
1434           corrupted when dynamic high-level clock gating is enabled.
1435           This workaround disables gating the Core clock when the Instruction
1436           side is waiting for a Page Table Walk answer or linefill completion.
1437
1438 config ARM_ERRATA_752520
1439         bool "ARM errata: Faulty arbitration between PLD and Cacheable TLB requests may create a system deadlock"
1440         depends on CPU_V7
1441         help
1442           Under rare circumstances, PLDs may interfere with a Cacheable page table walk,
1443           creating a processor deadlock. The erratum can only happen when the Data Cache
1444           and MMU are enabled, with the TLB descriptors marked as L1 cacheable,
1445           so that Page Table Walks are performed as cache linefills.
1446
1447 config PL310_ERRATA_769419
1448         bool "PL310 errata: no automatic Store Buffer drain"
1449         depends on CACHE_L2X0
1450         help
1451           On revisions of the PL310 prior to r3p2, the Store Buffer does
1452           not automatically drain. This can cause normal, non-cacheable
1453           writes to be retained when the memory system is idle, leading
1454           to suboptimal I/O performance for drivers using coherent DMA.
1455           This option adds a write barrier to the cpu_idle loop so that,
1456           on systems with an outer cache, the store buffer is drained
1457           explicitly.
1458
1459 endmenu
1460
1461 source "arch/arm/common/Kconfig"
1462
1463 menu "Bus support"
1464
1465 config ARM_AMBA
1466         bool
1467
1468 config ISA
1469         bool
1470         help
1471           Find out whether you have ISA slots on your motherboard.  ISA is the
1472           name of a bus system, i.e. the way the CPU talks to the other stuff
1473           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1474           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1475           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1476
1477 # Select ISA DMA controller support
1478 config ISA_DMA
1479         bool
1480         select ISA_DMA_API
1481
1482 # Select ISA DMA interface
1483 config ISA_DMA_API
1484         bool
1485
1486 config PCI
1487         bool "PCI support" if MIGHT_HAVE_PCI
1488         help
1489           Find out whether you have a PCI motherboard. PCI is the name of a
1490           bus system, i.e. the way the CPU talks to the other stuff inside
1491           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1492           VESA. If you have PCI, say Y, otherwise N.
1493
1494 config PCI_DOMAINS
1495         bool
1496         depends on PCI
1497
1498 config PCI_NANOENGINE
1499         bool "BSE nanoEngine PCI support"
1500         depends on SA1100_NANOENGINE
1501         help
1502           Enable PCI on the BSE nanoEngine board.
1503
1504 config PCI_SYSCALL
1505         def_bool PCI
1506
1507 # Select the host bridge type
1508 config PCI_HOST_VIA82C505
1509         bool
1510         depends on PCI && ARCH_SHARK
1511         default y
1512
1513 config PCI_HOST_ITE8152
1514         bool
1515         depends on PCI && MACH_ARMCORE
1516         default y
1517         select DMABOUNCE
1518
1519 source "drivers/pci/Kconfig"
1520
1521 source "drivers/pci/pcie/Kconfig"
1522
1523 source "drivers/pcmcia/Kconfig"
1524
1525 endmenu
1526
1527 menu "Kernel Features"
1528
1529 source "kernel/time/Kconfig"
1530
1531 config HAVE_SMP
1532         bool
1533         help
1534           This option should be selected by machines which have an SMP-
1535           capable CPU.
1536
1537           The only effect of this option is to make the SMP-related
1538           options available to the user for configuration.
1539
1540 config SMP
1541         bool "Symmetric Multi-Processing"
1542         depends on CPU_V6K || CPU_V7
1543         depends on GENERIC_CLOCKEVENTS
1544         depends on HAVE_SMP
1545         depends on MMU
1546         select USE_GENERIC_SMP_HELPERS
1547         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP && \
1548                  (!ARCH_TEGRA || ARCH_TEGRA_HAS_ARM_SCU)
1549         help
1550           This enables support for systems with more than one CPU. If you have
1551           a system with only one CPU, like most personal computers, say N. If
1552           you have a system with more than one CPU, say Y.
1553
1554           If you say N here, the kernel will run on single and multiprocessor
1555           machines, but will use only one CPU of a multiprocessor machine. If
1556           you say Y here, the kernel will run on many, but not all, single
1557           processor machines. On a single processor machine, the kernel will
1558           run faster if you say N here.
1559
1560           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1561           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1562           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1563
1564           If you don't know what to do here, say N.
1565
1566 config SMP_ON_UP
1567         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1568         depends on EXPERIMENTAL
1569         depends on SMP && !XIP_KERNEL
1570         default y
1571         help
1572           SMP kernels contain instructions which fail on non-SMP processors.
1573           Enabling this option allows the kernel to modify itself to make
1574           these instructions safe.  Disabling it allows about 1K of space
1575           savings.
1576
1577           If you don't know what to do here, say Y.
1578
1579 config ARM_CPU_TOPOLOGY
1580         bool "Support cpu topology definition"
1581         depends on SMP && CPU_V7
1582         default y
1583         help
1584           Support ARM cpu topology definition. The MPIDR register defines
1585           affinity between processors which is then used to describe the cpu
1586           topology of an ARM System.
1587
1588 config SCHED_MC
1589         bool "Multi-core scheduler support"
1590         depends on ARM_CPU_TOPOLOGY
1591         help
1592           Multi-core scheduler support improves the CPU scheduler's decision
1593           making when dealing with multi-core CPU chips at a cost of slightly
1594           increased overhead in some places. If unsure say N here.
1595
1596 config SCHED_SMT
1597         bool "SMT scheduler support"
1598         depends on ARM_CPU_TOPOLOGY
1599         help
1600           Improves the CPU scheduler's decision making when dealing with
1601           MultiThreading at a cost of slightly increased overhead in some
1602           places. If unsure say N here.
1603
1604 config HAVE_ARM_SCU
1605         bool
1606         help
1607           This option enables support for the ARM system coherency unit
1608
1609 config ARM_ARCH_TIMER
1610         bool "Architected timer support"
1611         depends on CPU_V7
1612         select TICK_ONESHOT
1613         help
1614           This option enables support for the ARM architected timer
1615
1616 config HAVE_ARM_TWD
1617         bool
1618         depends on SMP
1619         select TICK_ONESHOT
1620         help
1621           This options enables support for the ARM timer and watchdog unit
1622
1623 choice
1624         prompt "Memory split"
1625         default VMSPLIT_3G
1626         help
1627           Select the desired split between kernel and user memory.
1628
1629           If you are not absolutely sure what you are doing, leave this
1630           option alone!
1631
1632         config VMSPLIT_3G
1633                 bool "3G/1G user/kernel split"
1634         config VMSPLIT_2G
1635                 bool "2G/2G user/kernel split"
1636         config VMSPLIT_1G
1637                 bool "1G/3G user/kernel split"
1638 endchoice
1639
1640 config PAGE_OFFSET
1641         hex
1642         default 0x40000000 if VMSPLIT_1G
1643         default 0x80000000 if VMSPLIT_2G
1644         default 0xC0000000
1645
1646 choice
1647         prompt "Task size"
1648         depends on MMU
1649         default TASK_SIZE_1G_LESS_16M if VMSPLIT_1G
1650         default TASK_SIZE_2G_LESS_16M if VMSPLIT_2G
1651         default TASK_SIZE_3G_LESS_16M
1652
1653 config TASK_SIZE_1G_LESS_16M
1654         bool "Task size is 1GiB less 16MiB"
1655         depends on VMSPLIT_1G
1656
1657 config TASK_SIZE_1G_LESS_24M
1658         bool "Task size is 1GiB less 24MiB"
1659         depends on VMSPLIT_1G
1660
1661 config TASK_SIZE_2G_LESS_16M
1662         bool "Task size is 2GiB less 16MiB"
1663         depends on VMSPLIT_2G
1664
1665 config TASK_SIZE_2G_LESS_24M
1666         bool "Task size is 2GiB less 24MiB"
1667         depends on VMSPLIT_2G
1668
1669 config TASK_SIZE_3G_LESS_16M
1670         bool "Task size is 3GiB less 16MiB"
1671         depends on VMSPLIT_3G
1672
1673 config TASK_SIZE_3G_LESS_24M
1674         bool "Task size is 3GiB less 24MiB"
1675         depends on VMSPLIT_3G
1676
1677 endchoice
1678
1679 config TASK_SIZE
1680         hex
1681         depends on MMU
1682         default 0x3E800000 if TASK_SIZE_1G_LESS_24M
1683         default 0x3F000000 if TASK_SIZE_1G_LESS_16M
1684         default 0x7E800000 if TASK_SIZE_2G_LESS_24M
1685         default 0x7F000000 if TASK_SIZE_2G_LESS_16M
1686         default 0xBE800000 if TASK_SIZE_3G_LESS_24M
1687         default 0xBF000000
1688
1689 config NR_CPUS
1690         int "Maximum number of CPUs (2-32)"
1691         range 2 32
1692         depends on SMP
1693         default "4"
1694
1695 config HOTPLUG_CPU
1696         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1697         depends on SMP && HOTPLUG && EXPERIMENTAL
1698         help
1699           Say Y here to experiment with turning CPUs off and on.  CPUs
1700           can be controlled through /sys/devices/system/cpu.
1701
1702 config LOCAL_TIMERS
1703         bool "Use local timer interrupts"
1704         depends on SMP
1705         default y
1706         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT && !ARM_ARCH_TIMER)
1707         help
1708           Enable support for local timers on SMP platforms, rather then the
1709           legacy IPI broadcast method.  Local timers allows the system
1710           accounting to be spread across the timer interval, preventing a
1711           "thundering herd" at every timer tick.
1712
1713 config ARCH_NR_GPIO
1714         int
1715         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1716         default 355 if ARCH_U8500
1717         default 264 if MACH_H4700
1718         default 0
1719         help
1720           Maximum number of GPIOs in the system.
1721
1722           If unsure, leave the default value.
1723
1724 source kernel/Kconfig.preempt
1725
1726 config HZ
1727         int
1728         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1729                 ARCH_S5PV210 || ARCH_EXYNOS4
1730         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1731         default AT91_TIMER_HZ if ARCH_AT91
1732         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1733         default 100
1734
1735 config THUMB2_KERNEL
1736         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1737         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1738         select AEABI
1739         select ARM_ASM_UNIFIED
1740         select ARM_UNWIND
1741         help
1742           By enabling this option, the kernel will be compiled in
1743           Thumb-2 mode. A compiler/assembler that understand the unified
1744           ARM-Thumb syntax is needed.
1745
1746           If unsure, say N.
1747
1748 config THUMB2_AVOID_R_ARM_THM_JUMP11
1749         bool "Work around buggy Thumb-2 short branch relocations in gas"
1750         depends on THUMB2_KERNEL && MODULES
1751         default y
1752         help
1753           Various binutils versions can resolve Thumb-2 branches to
1754           locally-defined, preemptible global symbols as short-range "b.n"
1755           branch instructions.
1756
1757           This is a problem, because there's no guarantee the final
1758           destination of the symbol, or any candidate locations for a
1759           trampoline, are within range of the branch.  For this reason, the
1760           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1761           relocation in modules at all, and it makes little sense to add
1762           support.
1763
1764           The symptom is that the kernel fails with an "unsupported
1765           relocation" error when loading some modules.
1766
1767           Until fixed tools are available, passing
1768           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1769           code which hits this problem, at the cost of a bit of extra runtime
1770           stack usage in some cases.
1771
1772           The problem is described in more detail at:
1773               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1774
1775           Only Thumb-2 kernels are affected.
1776
1777           Unless you are sure your tools don't have this problem, say Y.
1778
1779 config ARM_ASM_UNIFIED
1780         bool
1781
1782 config AEABI
1783         bool "Use the ARM EABI to compile the kernel"
1784         help
1785           This option allows for the kernel to be compiled using the latest
1786           ARM ABI (aka EABI).  This is only useful if you are using a user
1787           space environment that is also compiled with EABI.
1788
1789           Since there are major incompatibilities between the legacy ABI and
1790           EABI, especially with regard to structure member alignment, this
1791           option also changes the kernel syscall calling convention to
1792           disambiguate both ABIs and allow for backward compatibility support
1793           (selected with CONFIG_OABI_COMPAT).
1794
1795           To use this you need GCC version 4.0.0 or later.
1796
1797 config OABI_COMPAT
1798         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1799         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1800         default y
1801         help
1802           This option preserves the old syscall interface along with the
1803           new (ARM EABI) one. It also provides a compatibility layer to
1804           intercept syscalls that have structure arguments which layout
1805           in memory differs between the legacy ABI and the new ARM EABI
1806           (only for non "thumb" binaries). This option adds a tiny
1807           overhead to all syscalls and produces a slightly larger kernel.
1808           If you know you'll be using only pure EABI user space then you
1809           can say N here. If this option is not selected and you attempt
1810           to execute a legacy ABI binary then the result will be
1811           UNPREDICTABLE (in fact it can be predicted that it won't work
1812           at all). If in doubt say Y.
1813
1814 config ARCH_HAS_HOLES_MEMORYMODEL
1815         bool
1816
1817 config ARCH_SPARSEMEM_ENABLE
1818         bool
1819
1820 config ARCH_SPARSEMEM_DEFAULT
1821         def_bool ARCH_SPARSEMEM_ENABLE
1822
1823 config ARCH_SELECT_MEMORY_MODEL
1824         def_bool ARCH_SPARSEMEM_ENABLE
1825
1826 config HAVE_ARCH_PFN_VALID
1827         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1828
1829 config HIGHMEM
1830         bool "High Memory Support"
1831         depends on MMU
1832         help
1833           The address space of ARM processors is only 4 Gigabytes large
1834           and it has to accommodate user address space, kernel address
1835           space as well as some memory mapped IO. That means that, if you
1836           have a large amount of physical memory and/or IO, not all of the
1837           memory can be "permanently mapped" by the kernel. The physical
1838           memory that is not permanently mapped is called "high memory".
1839
1840           Depending on the selected kernel/user memory split, minimum
1841           vmalloc space and actual amount of RAM, you may not need this
1842           option which should result in a slightly faster kernel.
1843
1844           If unsure, say n.
1845
1846 config HIGHPTE
1847         bool "Allocate 2nd-level pagetables from highmem"
1848         depends on HIGHMEM
1849
1850 config HW_PERF_EVENTS
1851         bool "Enable hardware performance counter support for perf events"
1852         depends on PERF_EVENTS && CPU_HAS_PMU
1853         default y
1854         help
1855           Enable hardware performance counter support for perf events. If
1856           disabled, perf events will use software events only.
1857
1858 source "mm/Kconfig"
1859
1860 config FORCE_MAX_ZONEORDER
1861         int "Maximum zone order" if ARCH_SHMOBILE
1862         range 11 64 if ARCH_SHMOBILE
1863         default "9" if SA1111
1864         default "11"
1865         help
1866           The kernel memory allocator divides physically contiguous memory
1867           blocks into "zones", where each zone is a power of two number of
1868           pages.  This option selects the largest power of two that the kernel
1869           keeps in the memory allocator.  If you need to allocate very large
1870           blocks of physically contiguous memory, then you may need to
1871           increase this value.
1872
1873           This config option is actually maximum order plus one. For example,
1874           a value of 11 means that the largest free memory block is 2^10 pages.
1875
1876 config LEDS
1877         bool "Timer and CPU usage LEDs"
1878         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1879                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1880                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1881                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1882                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1883                    ARCH_AT91 || ARCH_DAVINCI || \
1884                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1885         help
1886           If you say Y here, the LEDs on your machine will be used
1887           to provide useful information about your current system status.
1888
1889           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1890           be able to select which LEDs are active using the options below. If
1891           you are compiling a kernel for the EBSA-110 or the LART however, the
1892           red LED will simply flash regularly to indicate that the system is
1893           still functional. It is safe to say Y here if you have a CATS
1894           system, but the driver will do nothing.
1895
1896 config LEDS_TIMER
1897         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1898                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1899                             || MACH_OMAP_PERSEUS2
1900         depends on LEDS
1901         depends on !GENERIC_CLOCKEVENTS
1902         default y if ARCH_EBSA110
1903         help
1904           If you say Y here, one of the system LEDs (the green one on the
1905           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1906           will flash regularly to indicate that the system is still
1907           operational. This is mainly useful to kernel hackers who are
1908           debugging unstable kernels.
1909
1910           The LART uses the same LED for both Timer LED and CPU usage LED
1911           functions. You may choose to use both, but the Timer LED function
1912           will overrule the CPU usage LED.
1913
1914 config LEDS_CPU
1915         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1916                         !ARCH_OMAP) \
1917                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1918                         || MACH_OMAP_PERSEUS2
1919         depends on LEDS
1920         help
1921           If you say Y here, the red LED will be used to give a good real
1922           time indication of CPU usage, by lighting whenever the idle task
1923           is not currently executing.
1924
1925           The LART uses the same LED for both Timer LED and CPU usage LED
1926           functions. You may choose to use both, but the Timer LED function
1927           will overrule the CPU usage LED.
1928
1929 config ALIGNMENT_TRAP
1930         bool
1931         depends on CPU_CP15_MMU
1932         default y if !ARCH_EBSA110
1933         select HAVE_PROC_CPU if PROC_FS
1934         help
1935           ARM processors cannot fetch/store information which is not
1936           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1937           address divisible by 4. On 32-bit ARM processors, these non-aligned
1938           fetch/store instructions will be emulated in software if you say
1939           here, which has a severe performance impact. This is necessary for
1940           correct operation of some network protocols. With an IP-only
1941           configuration it is safe to say N, otherwise say Y.
1942
1943 config UACCESS_WITH_MEMCPY
1944         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1945         depends on MMU && EXPERIMENTAL
1946         default y if CPU_FEROCEON
1947         help
1948           Implement faster copy_to_user and clear_user methods for CPU
1949           cores where a 8-word STM instruction give significantly higher
1950           memory write throughput than a sequence of individual 32bit stores.
1951
1952           A possible side effect is a slight increase in scheduling latency
1953           between threads sharing the same address space if they invoke
1954           such copy operations with large buffers.
1955
1956           However, if the CPU data cache is using a write-allocate mode,
1957           this option is unlikely to provide any performance gain.
1958
1959 config SECCOMP
1960         bool
1961         prompt "Enable seccomp to safely compute untrusted bytecode"
1962         ---help---
1963           This kernel feature is useful for number crunching applications
1964           that may need to compute untrusted bytecode during their
1965           execution. By using pipes or other transports made available to
1966           the process as file descriptors supporting the read/write
1967           syscalls, it's possible to isolate those applications in
1968           their own address space using seccomp. Once seccomp is
1969           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1970           and the task is only allowed to execute a few safe syscalls
1971           defined by each seccomp mode.
1972
1973 config CC_STACKPROTECTOR
1974         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1975         depends on EXPERIMENTAL
1976         help
1977           This option turns on the -fstack-protector GCC feature. This
1978           feature puts, at the beginning of functions, a canary value on
1979           the stack just before the return address, and validates
1980           the value just before actually returning.  Stack based buffer
1981           overflows (that need to overwrite this return address) now also
1982           overwrite the canary, which gets detected and the attack is then
1983           neutralized via a kernel panic.
1984           This feature requires gcc version 4.2 or above.
1985
1986 config DEPRECATED_PARAM_STRUCT
1987         bool "Provide old way to pass kernel parameters"
1988         help
1989           This was deprecated in 2001 and announced to live on for 5 years.
1990           Some old boot loaders still use this way.
1991
1992 config ARM_FLUSH_CONSOLE_ON_RESTART
1993         bool "Force flush the console on restart"
1994         help
1995           If the console is locked while the system is rebooted, the messages
1996           in the temporary logbuffer would not have propogated to all the
1997           console drivers. This option forces the console lock to be
1998           released if it failed to be acquired, which will cause all the
1999           pending messages to be flushed.
2000
2001 endmenu
2002
2003 menu "Boot options"
2004
2005 config USE_OF
2006         bool "Flattened Device Tree support"
2007         select OF
2008         select OF_EARLY_FLATTREE
2009         select IRQ_DOMAIN
2010         help
2011           Include support for flattened device tree machine descriptions.
2012
2013 # Compressed boot loader in ROM.  Yes, we really want to ask about
2014 # TEXT and BSS so we preserve their values in the config files.
2015 config ZBOOT_ROM_TEXT
2016         hex "Compressed ROM boot loader base address"
2017         default "0"
2018         help
2019           The physical address at which the ROM-able zImage is to be
2020           placed in the target.  Platforms which normally make use of
2021           ROM-able zImage formats normally set this to a suitable
2022           value in their defconfig file.
2023
2024           If ZBOOT_ROM is not enabled, this has no effect.
2025
2026 config ZBOOT_ROM_BSS
2027         hex "Compressed ROM boot loader BSS address"
2028         default "0"
2029         help
2030           The base address of an area of read/write memory in the target
2031           for the ROM-able zImage which must be available while the
2032           decompressor is running. It must be large enough to hold the
2033           entire decompressed kernel plus an additional 128 KiB.
2034           Platforms which normally make use of ROM-able zImage formats
2035           normally set this to a suitable value in their defconfig file.
2036
2037           If ZBOOT_ROM is not enabled, this has no effect.
2038
2039 config ZBOOT_ROM
2040         bool "Compressed boot loader in ROM/flash"
2041         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
2042         help
2043           Say Y here if you intend to execute your compressed kernel image
2044           (zImage) directly from ROM or flash.  If unsure, say N.
2045
2046 choice
2047         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
2048         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
2049         default ZBOOT_ROM_NONE
2050         help
2051           Include experimental SD/MMC loading code in the ROM-able zImage.
2052           With this enabled it is possible to write the the ROM-able zImage
2053           kernel image to an MMC or SD card and boot the kernel straight
2054           from the reset vector. At reset the processor Mask ROM will load
2055           the first part of the the ROM-able zImage which in turn loads the
2056           rest the kernel image to RAM.
2057
2058 config ZBOOT_ROM_NONE
2059         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
2060         help
2061           Do not load image from SD or MMC
2062
2063 config ZBOOT_ROM_MMCIF
2064         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
2065         help
2066           Load image from MMCIF hardware block.
2067
2068 config ZBOOT_ROM_SH_MOBILE_SDHI
2069         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
2070         help
2071           Load image from SDHI hardware block
2072
2073 endchoice
2074
2075 config ARM_APPENDED_DTB
2076         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2077         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
2078         help
2079           With this option, the boot code will look for a device tree binary
2080           (DTB) appended to zImage
2081           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2082
2083           This is meant as a backward compatibility convenience for those
2084           systems with a bootloader that can't be upgraded to accommodate
2085           the documented boot protocol using a device tree.
2086
2087           Beware that there is very little in terms of protection against
2088           this option being confused by leftover garbage in memory that might
2089           look like a DTB header after a reboot if no actual DTB is appended
2090           to zImage.  Do not leave this option active in a production kernel
2091           if you don't intend to always append a DTB.  Proper passing of the
2092           location into r2 of a bootloader provided DTB is always preferable
2093           to this option.
2094
2095 config ARM_ATAG_DTB_COMPAT
2096         bool "Supplement the appended DTB with traditional ATAG information"
2097         depends on ARM_APPENDED_DTB
2098         help
2099           Some old bootloaders can't be updated to a DTB capable one, yet
2100           they provide ATAGs with memory configuration, the ramdisk address,
2101           the kernel cmdline string, etc.  Such information is dynamically
2102           provided by the bootloader and can't always be stored in a static
2103           DTB.  To allow a device tree enabled kernel to be used with such
2104           bootloaders, this option allows zImage to extract the information
2105           from the ATAG list and store it at run time into the appended DTB.
2106
2107 config CMDLINE
2108         string "Default kernel command string"
2109         default ""
2110         help
2111           On some architectures (EBSA110 and CATS), there is currently no way
2112           for the boot loader to pass arguments to the kernel. For these
2113           architectures, you should supply some command-line options at build
2114           time by entering them here. As a minimum, you should specify the
2115           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2116
2117 choice
2118         prompt "Kernel command line type" if CMDLINE != ""
2119         default CMDLINE_FROM_BOOTLOADER
2120
2121 config CMDLINE_FROM_BOOTLOADER
2122         bool "Use bootloader kernel arguments if available"
2123         help
2124           Uses the command-line options passed by the boot loader. If
2125           the boot loader doesn't provide any, the default kernel command
2126           string provided in CMDLINE will be used.
2127
2128 config CMDLINE_EXTEND
2129         bool "Extend bootloader kernel arguments"
2130         help
2131           The command-line arguments provided by the boot loader will be
2132           appended to the default kernel command string.
2133
2134 config CMDLINE_FORCE
2135         bool "Always use the default kernel command string"
2136         help
2137           Always use the default kernel command string, even if the boot
2138           loader passes other arguments to the kernel.
2139           This is useful if you cannot or don't want to change the
2140           command-line options your boot loader passes to the kernel.
2141 endchoice
2142
2143 config XIP_KERNEL
2144         bool "Kernel Execute-In-Place from ROM"
2145         depends on !ZBOOT_ROM && !ARM_LPAE
2146         help
2147           Execute-In-Place allows the kernel to run from non-volatile storage
2148           directly addressable by the CPU, such as NOR flash. This saves RAM
2149           space since the text section of the kernel is not loaded from flash
2150           to RAM.  Read-write sections, such as the data section and stack,
2151           are still copied to RAM.  The XIP kernel is not compressed since
2152           it has to run directly from flash, so it will take more space to
2153           store it.  The flash address used to link the kernel object files,
2154           and for storing it, is configuration dependent. Therefore, if you
2155           say Y here, you must know the proper physical address where to
2156           store the kernel image depending on your own flash memory usage.
2157
2158           Also note that the make target becomes "make xipImage" rather than
2159           "make zImage" or "make Image".  The final kernel binary to put in
2160           ROM memory will be arch/arm/boot/xipImage.
2161
2162           If unsure, say N.
2163
2164 config XIP_PHYS_ADDR
2165         hex "XIP Kernel Physical Location"
2166         depends on XIP_KERNEL
2167         default "0x00080000"
2168         help
2169           This is the physical address in your flash memory the kernel will
2170           be linked for and stored to.  This address is dependent on your
2171           own flash usage.
2172
2173 config KEXEC
2174         bool "Kexec system call (EXPERIMENTAL)"
2175         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2176         help
2177           kexec is a system call that implements the ability to shutdown your
2178           current kernel, and to start another kernel.  It is like a reboot
2179           but it is independent of the system firmware.   And like a reboot
2180           you can start any kernel with it, not just Linux.
2181
2182           It is an ongoing process to be certain the hardware in a machine
2183           is properly shutdown, so do not be surprised if this code does not
2184           initially work for you.  It may help to enable device hotplugging
2185           support.
2186
2187 config ATAGS_PROC
2188         bool "Export atags in procfs"
2189         depends on KEXEC
2190         default y
2191         help
2192           Should the atags used to boot the kernel be exported in an "atags"
2193           file in procfs. Useful with kexec.
2194
2195 config CRASH_DUMP
2196         bool "Build kdump crash kernel (EXPERIMENTAL)"
2197         depends on EXPERIMENTAL
2198         help
2199           Generate crash dump after being started by kexec. This should
2200           be normally only set in special crash dump kernels which are
2201           loaded in the main kernel with kexec-tools into a specially
2202           reserved region and then later executed after a crash by
2203           kdump/kexec. The crash dump kernel must be compiled to a
2204           memory address not used by the main kernel
2205
2206           For more details see Documentation/kdump/kdump.txt
2207
2208 config AUTO_ZRELADDR
2209         bool "Auto calculation of the decompressed kernel image address"
2210         depends on !ZBOOT_ROM && !ARCH_U300
2211         help
2212           ZRELADDR is the physical address where the decompressed kernel
2213           image will be placed. If AUTO_ZRELADDR is selected, the address
2214           will be determined at run-time by masking the current IP with
2215           0xf8000000. This assumes the zImage being placed in the first 128MB
2216           from start of memory.
2217
2218 endmenu
2219
2220 menu "CPU Power Management"
2221
2222 if ARCH_HAS_CPUFREQ
2223
2224 source "drivers/cpufreq/Kconfig"
2225
2226 config CPU_FREQ_IMX
2227         tristate "CPUfreq driver for i.MX CPUs"
2228         depends on ARCH_MXC && CPU_FREQ
2229         help
2230           This enables the CPUfreq driver for i.MX CPUs.
2231
2232 config CPU_FREQ_SA1100
2233         bool
2234
2235 config CPU_FREQ_SA1110
2236         bool
2237
2238 config CPU_FREQ_INTEGRATOR
2239         tristate "CPUfreq driver for ARM Integrator CPUs"
2240         depends on ARCH_INTEGRATOR && CPU_FREQ
2241         default y
2242         help
2243           This enables the CPUfreq driver for ARM Integrator CPUs.
2244
2245           For details, take a look at <file:Documentation/cpu-freq>.
2246
2247           If in doubt, say Y.
2248
2249 config CPU_FREQ_PXA
2250         bool
2251         depends on CPU_FREQ && ARCH_PXA && PXA25x
2252         default y
2253         select CPU_FREQ_TABLE
2254         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2255
2256 config CPU_FREQ_S3C
2257         bool
2258         help
2259           Internal configuration node for common cpufreq on Samsung SoC
2260
2261 config CPU_FREQ_S3C24XX
2262         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2263         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2264         select CPU_FREQ_S3C
2265         help
2266           This enables the CPUfreq driver for the Samsung S3C24XX family
2267           of CPUs.
2268
2269           For details, take a look at <file:Documentation/cpu-freq>.
2270
2271           If in doubt, say N.
2272
2273 config CPU_FREQ_S3C24XX_PLL
2274         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2275         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2276         help
2277           Compile in support for changing the PLL frequency from the
2278           S3C24XX series CPUfreq driver. The PLL takes time to settle
2279           after a frequency change, so by default it is not enabled.
2280
2281           This also means that the PLL tables for the selected CPU(s) will
2282           be built which may increase the size of the kernel image.
2283
2284 config CPU_FREQ_S3C24XX_DEBUG
2285         bool "Debug CPUfreq Samsung driver core"
2286         depends on CPU_FREQ_S3C24XX
2287         help
2288           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2289
2290 config CPU_FREQ_S3C24XX_IODEBUG
2291         bool "Debug CPUfreq Samsung driver IO timing"
2292         depends on CPU_FREQ_S3C24XX
2293         help
2294           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2295
2296 config CPU_FREQ_S3C24XX_DEBUGFS
2297         bool "Export debugfs for CPUFreq"
2298         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2299         help
2300           Export status information via debugfs.
2301
2302 endif
2303
2304 source "drivers/cpuidle/Kconfig"
2305
2306 source "drivers/cpuquiet/Kconfig"
2307
2308 source "drivers/edp/Kconfig"
2309
2310 endmenu
2311
2312 menu "Floating point emulation"
2313
2314 comment "At least one emulation must be selected"
2315
2316 config FPE_NWFPE
2317         bool "NWFPE math emulation"
2318         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2319         ---help---
2320           Say Y to include the NWFPE floating point emulator in the kernel.
2321           This is necessary to run most binaries. Linux does not currently
2322           support floating point hardware so you need to say Y here even if
2323           your machine has an FPA or floating point co-processor podule.
2324
2325           You may say N here if you are going to load the Acorn FPEmulator
2326           early in the bootup.
2327
2328 config FPE_NWFPE_XP
2329         bool "Support extended precision"
2330         depends on FPE_NWFPE
2331         help
2332           Say Y to include 80-bit support in the kernel floating-point
2333           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2334           Note that gcc does not generate 80-bit operations by default,
2335           so in most cases this option only enlarges the size of the
2336           floating point emulator without any good reason.
2337
2338           You almost surely want to say N here.
2339
2340 config FPE_FASTFPE
2341         bool "FastFPE math emulation (EXPERIMENTAL)"
2342         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2343         ---help---
2344           Say Y here to include the FAST floating point emulator in the kernel.
2345           This is an experimental much faster emulator which now also has full
2346           precision for the mantissa.  It does not support any exceptions.
2347           It is very simple, and approximately 3-6 times faster than NWFPE.
2348
2349           It should be sufficient for most programs.  It may be not suitable
2350           for scientific calculations, but you have to check this for yourself.
2351           If you do not feel you need a faster FP emulation you should better
2352           choose NWFPE.
2353
2354 config VFP
2355         bool "VFP-format floating point maths"
2356         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2357         help
2358           Say Y to include VFP support code in the kernel. This is needed
2359           if your hardware includes a VFP unit.
2360
2361           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2362           release notes and additional status information.
2363
2364           Say N if your target does not have VFP hardware.
2365
2366 config VFPv3
2367         bool
2368         depends on VFP
2369         default y if CPU_V7
2370
2371 config NEON
2372         bool "Advanced SIMD (NEON) Extension support"
2373         depends on VFPv3 && CPU_V7
2374         help
2375           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2376           Extension.
2377
2378 endmenu
2379
2380 menu "Userspace binary formats"
2381
2382 source "fs/Kconfig.binfmt"
2383
2384 config ARTHUR
2385         tristate "RISC OS personality"
2386         depends on !AEABI
2387         help
2388           Say Y here to include the kernel code necessary if you want to run
2389           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2390           experimental; if this sounds frightening, say N and sleep in peace.
2391           You can also say M here to compile this support as a module (which
2392           will be called arthur).
2393
2394 endmenu
2395
2396 menu "Power management options"
2397
2398 source "kernel/power/Kconfig"
2399
2400 config ARCH_SUSPEND_POSSIBLE
2401         depends on !ARCH_S5PC100
2402         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2403                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2404         def_bool y
2405
2406 config ARM_CPU_SUSPEND
2407         def_bool PM_SLEEP
2408
2409 endmenu
2410
2411 source "net/Kconfig"
2412
2413 source "drivers/Kconfig"
2414
2415 source "fs/Kconfig"
2416
2417 source "arch/arm/Kconfig.debug"
2418
2419 source "security/Kconfig"
2420
2421 source "crypto/Kconfig"
2422
2423 source "lib/Kconfig"