First version
[3rdparty/ote_partner/tlk.git] / arch / arm / include / arch / arm / cache-l2x0.h
1 /*
2  * Copyright (c) 2012, NVIDIA CORPORATION. All rights reserved
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining
5  * a copy of this software and associated documentation files
6  * (the "Software"), to deal in the Software without restriction,
7  * including without limitation the rights to use, copy, modify, merge,
8  * publish, distribute, sublicense, and/or sell copies of the Software,
9  * and to permit persons to whom the Software is furnished to do so,
10  * subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice shall be
13  * included in all copies or substantial portions of the Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
16  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
17  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.
18  * IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY
19  * CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
20  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
21  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
22  */
23 #ifndef __ARM_CACHE_L2X0_H
24 #define __ARM_CACHE_L2X0_H
25
26 #define L2X0_CACHE_ID                   0x000
27 #define   L2X0_CACHE_ID_REV_MASK        (0x3f)
28 #define   L2X0_CACHE_ID_PART_MASK       (0xf << 6)
29 #define   L2X0_CACHE_ID_PART_L210       (1 << 6)
30 #define   L2X0_CACHE_ID_PART_L220       (2 << 6)
31 #define   L2X0_CACHE_ID_PART_L310       (3 << 6)
32 #define L2X0_CACHE_TYPE                 0x004
33 #define L2X0_CTRL                       0x100
34 #define L2X0_AUX_CTRL                   0x104
35 #define   L2X0_AUX_CTRL_WAY_SIZE_MASK   (0x7 << 17)
36 #define L2X0_TAG_LATENCY_CTRL           0x108
37 #define L2X0_DATA_LATENCY_CTRL          0x10C
38 #define L2X0_EVENT_CNT_CTRL             0x200
39 #define L2X0_EVENT_CNT1_CFG             0x204
40 #define L2X0_EVENT_CNT0_CFG             0x208
41 #define L2X0_EVENT_CNT1_VAL             0x20C
42 #define L2X0_EVENT_CNT0_VAL             0x210
43 #define L2X0_INTR_MASK                  0x214
44 #define L2X0_MASKED_INTR_STAT           0x218
45 #define L2X0_RAW_INTR_STAT              0x21C
46 #define L2X0_INTR_CLEAR                 0x220
47 #define L2X0_CACHE_SYNC                 0x730
48 #define L2X0_DUMMY_REG                  0x740
49 #define L2X0_INV_LINE_PA                0x770
50 #define L2X0_INV_WAY                    0x77C
51 #define L2X0_CLEAN_LINE_PA              0x7B0
52 #define L2X0_CLEAN_LINE_IDX             0x7B8
53 #define L2X0_CLEAN_WAY                  0x7BC
54 #define L2X0_CLEAN_INV_LINE_PA          0x7F0
55 #define L2X0_CLEAN_INV_LINE_IDX         0x7F8
56 #define L2X0_CLEAN_INV_WAY              0x7FC
57
58 #define REV_PL310_R2P0                  4
59 #define REV_PL310_R3P1_50               7
60
61 /*
62  * The lockdown registers repeat 8 times for L310, the L210 has only one
63  * D and one I lockdown register at 0x0900 and 0x0904.
64  */
65 #define L2X0_LOCKDOWN_WAY_D_BASE        0x900
66 #define L2X0_LOCKDOWN_WAY_I_BASE        0x904
67 #define L2X0_LOCKDOWN_STRIDE            0x08
68 #define L2X0_ADDR_FILTER_START          0xC00
69 #define L2X0_ADDR_FILTER_END            0xC04
70 #define L2X0_TEST_OPERATION             0xF00
71 #define L2X0_LINE_DATA                  0xF10
72 #define L2X0_LINE_TAG                   0xF30
73 #define L2X0_DEBUG_CTRL                 0xF40
74 #define L2X0_PREFETCH_CTRL              0xF60
75 #define L2X0_POWER_CTRL                 0xF80
76 #define   L2X0_DYNAMIC_CLK_GATING_EN    (1 << 1)
77 #define   L2X0_STNDBY_MODE_EN           (1 << 0)
78
79 void l2x0_setup(void);
80
81 #endif